Архив за 1984 год
Устройство для вывода информации
Номер патента: 1124278
Опубликовано: 15.11.1984
МПК: G06F 3/04
Метки: вывода, информации
...входом шестого элемента И и третьим входом девятого элемента И, выход которого соединен со входом первого демультиплексора, первый вход второго элемента ИЛИ соединен с третьими входами пятого и четвертого элементов И, выход последнего соединен с первым входом третьего элемента ИЛИ, выход которого соединен с входом второго демультиплексора, выход шестого элемента И соединен с первым выходом четвертого элемента ИЛИ, выход которого соединенс входом четвертого демультиплексора.Устройство (фиг. 1) содержит блок1 памяти, первый 2, второй 3, третий4, четвертый 5 мультиплексоры, выхо.ды 66 третьего мультиплексорф,группу первйх регистров 7 .,7 свыходами 8 8 первых разрядов,,группу вторых регйстров 9,..,9 пс выходами 1010 первых разря.дов, группу...
Устройство для вывода информации
Номер патента: 1124279
Опубликовано: 15.11.1984
Авторы: Зильберталь-Глобус, Яковлев
МПК: G06F 3/04
Метки: вывода, информации
...входом накопителя, вторые входы элементов И перСинхронизатор 13 (фиг. За) вклю" чает узел 23 выделения переднего фронта (фиг. Зб) и узел 24 выделения заднего фронта (фиг.Зв) .Генератор 19 считывания фиг.4 содержит счетчик 25, дешифратор 26, элемент 27 И, тактовый генератор 28.11242 35 В течение одного кадрового импульса КИ процессор 30 выдает в шину 3 прямого канала одно машинное слово из массива, определенного счетчиком Зб.Адрес этого машинного слова На фиг. 5 предствлена ЦВМ 1, содержащая кодовый преобразователь 29, процессор 30, блок 31 ввода-вывода; шину 32 ввода данных от датчиков, адресную шину 33, шину 34 запроса, 5 узел 35 ввода данных, первый и второй счетчики 36 и 37,генератор 38 цифровых импульсов, элемент 39 И,...
Устройство для сопряжения эвм с каналами связи
Номер патента: 1124280
Опубликовано: 15.11.1984
Авторы: Колесник, Масленников, Пономарев, Шарипов
МПК: G06F 3/04
Метки: каналами, связи, сопряжения, эвм
...которого соединен с информационным входом первого регистрачисла, вход разрешения выдачи информации которого соединен с управляющим входом блока сравнения и с выходом счетчика синхроимпульсов,входразрешения счета которого соединенсо входом разрешения приема информации первого регистра числа и с ф 5выходом счетчика пауз, счетный входкоторого соединен со счетным входомсчетчика синхроимпульсов и с синхровходом первого регистра числа, введены группа элементов согласования, 50второй входной коммутатор каналов,выходной коммутатор, четыре последовательных сумматора, два накапливающих сумматора, второй регистр числа, три элемента ИЛИ, причем входы 55элементов согласования группы образуют информационный вход устройства,а выход выходного...
Преобразователь формы представления логических функций
Номер патента: 1124281
Опубликовано: 15.11.1984
Авторы: Ларченко, Фурманов, Хлестков, Холодный
МПК: G06F 5/00
Метки: логических, представления, формы, функций
...-го яруса, выходы элементов не- равнозначности В(2 с 1-1)-й и 15 2 ч,) -й групп (с= 12 1 1 т:1, , и) Ф -го яруса соединены со входами элементов неравнозначности с (2)-го по (2 ф+Ф" ) -й ( -й группы (+ . ф ф 1 ) -го яруса, входы(2 ф ) -го элемента наравнозначности Ъ -й группы с 1-го яруса 8=1 2; с 1=2, о) соединены с 2 ф 1(2 Ъ) -м и 2 с"2 -и входами преобразователя, выходы элементов неравноэначности последней группы каждогояруса и 2 -й вход преобразователя являются выходами преобразователя.. 21 11 " 5 Имеем: 30 35 5Преобразование формы представле,ния логических функций из полиноминальной в СДНФ.Подадим на вхдды преобразователяформы представления логических функ+1(12, . /ь 2 =1 2 -1, т.е. на выходах преобразователя от 3 переменных...
Преобразователь двоичного кода в двоично-десятичный код угловых единиц
Номер патента: 1124282
Опубликовано: 15.11.1984
Автор: Макаров
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, единиц, код, кода, угловых
...14,15 отрицательных и положительных чисел, сумматор 16, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 17. На входе 9 присутствует двоичный И-разрядный код константы, который формируется подачей высокого потенциала на. контакты, соответствуйщие единичным разрядам константы,а остальные контакты шины заземляются. На вход 1 1 подается двоичный 40и-разрядный код преобразуемого числа. Изменение входного двоичного кода должно происходить синхронно сосрезом либо при паузе тактового сигнала, присутствующего на входе 12, 45-При подаче на вход 18 логическогонуля сумматор производит операциюА + С в дополнительных кодах. Приподаче на вход логической единицыпроизводится операция А-С в дополнительных кодах,Преобразование кода константы Св отрицательный...
Параллельный сумматор с контролем по четности
Номер патента: 1124283
Опубликовано: 15.11.1984
МПК: G06F 11/10, G06F 7/50
Метки: контролем, параллельный, сумматор, четности
...по седьмой группы соединены со входами. первого элементаИЛИ, выходы элементов И с восьмогопо одиннадцатый группы соединенысо входами второго элемента ИЛИ,первые входы одноименных элементовИ-НЕ группы и элементов ИЛИ-НЕ группы объединены и соединены со входами соответствуюиих разрядов первого слагаемого сумматора, вторыевходы одноименных элементов И-НЕгруппы и элементов ИЛИ-НЕ группы1 О Параллельный сумматор с контролем по четности (фиг, 1) содержит блок 1 формирования функций переноса, блок 2 формирования параллельных .переносов, блок 3 формирования разрядных полусумм, блок 4 формирования разрядных сумм, блок 5 формирования дублирующего выходного переноса, сумматор 6 по модулю два контроля выходного переноса, блок 7 формирования...
Матричное вычислительное устройство
Номер патента: 1124284
Опубликовано: 15.11.1984
Автор: Волощенко
МПК: G06F 7/38
Метки: вычислительное, матричное
...причем каждая ячейка содержит одноразрядный сумматор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент И, пятый вход ячейки соеди нен с пятым выходом ячейки и первым входом элемента ИСКПЮЧАЮЩЕЕ ИПИ, второй вход которого соединен с вы;ходом элемента И, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом сумматора, второй вход, выход суммы, вход переноса и выход переноса которого соединены соответственно с третьим входом, третьим выходом первым входом и первым выходом ячейки, первый вход элемента И соединен с вторым входом и вторым выходом ячейки, второй вход элемента И соединен с четвертым входом и четвертым выходом ячейки, содержит стол бец из И управляющих .узлов, причем первый вход р-й ячейки дополнительного столбца матрицы подключен к...
Генератор потоков случайных событий
Номер патента: 1124285
Опубликовано: 15.11.1984
МПК: G06F 7/48
Метки: генератор, потоков, случайных, событий
...являются входом "Пуск"генератора, входом задания параметров процесса которого являются ин-,формационные входы регистров памятигруппы, выходы схем сравнения группысоединены с соответствующими информационными входами каждого мультиплексора группы, выходы которых соеинены с первыми входами ссответствующих элементов И группы, вторые вхоы которых подключены к -выходу датчиа потоков случайных импульсов, йнормационный выход второго счетчиа соединен с информационным входомторого дешифратора и с управляющимиходамй мультиплексоров группы иультиплесора, информационные входыоторого подключены к информационнымыходам соответствунзцих счетчиковгруппы, установочные входы которыхподключены к соответствующим выходамвторого дешифратора, выходы элементов И...
Устройство для умножения в избыточной системе счисления
Номер патента: 1124286
Опубликовано: 15.11.1984
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: избыточной, системе, счисления, умножения
..."ЗО тетрада блока инверсии.Устройство содержит регистр 1,вход 2 первого операнда, блок 3 удвоения кода, коммутатор 4, блок 5 инверсии, накапливающий сумматор 6,35 регистр 7, вход 8 второго операнда элемент ИЛИ 9, элемент И 10, элементНЕ 11, элементы И 12, 13, элементНЕ 14, элемент И 15, элемент НЕ 16,е входы 17-19 выходы 20 и 4 О21.Тетрада блока 3 удвоения кода содержит элементы И 22-31, элементы ИЛИ 32-37, элементы НЕ 38.-4 1.Тетрада блока 5 инверсии содержит 45элементы И 42-49, элементы ИЛИ 50-53, элементы НЕ 54-58.Информационный вход регистра 1соединен с входом 2 устройства, выходы его разрядов соединены с входами 50 блока 3 и коммутатора 4. Выход коммутатора 4 через блок 5 соединен с входом накапливающего сумматора 6.Выход...
Устройство для вычитания кодов времени
Номер патента: 1124287
Опубликовано: 15.11.1984
Авторы: Кобринский, Орлова
МПК: G06F 7/49
Метки: времени, вычитания, кодов
...ИЛИ 1214 и элемент НЕ 15. Для приема вход3 112428ныл кодов времени служат входныеинформационные шины 16 и 17, выходной является шина 18. Для синхронизации устройства служат шины 19-21,Блок сравнения имеет выход 22, вычитатель имеет входы 23, 24 и выход 25,Блок сравнения (фиг. 2) содержитсхемы сравнения 26-31, элементы 0И 32-37, элемент ИЛИ 38, триггер 39,Число схем сравнения определяетсячислом цифр в кодах времени. Длясинхронизации блока сравнения служат,входы 40 и 41. 15Конкретное схемное выполнениевычитателя 4 в данном устройстве зависит от формы представления кодоввремени. Если коды времени представлены в двоичном коде, то в качествевычитателя может быть использован одноразрядный двоичный вычитатель, Длявычитания двоично-десятичных...
Устройство для суммирования чисел
Номер патента: 1124288
Опубликовано: 15.11.1984
Авторы: Домбровский, Дуда
МПК: G06F 7/50
Метки: суммирования, чисел
...первого элемента ИЛИ, второй вход которого соединен с .входом сброса устройства.выход первого элемента ИЛИ соединенс нулевым входом первого триггера. прямой выход которого соединен свыходом знака устройства и с первымвходом четвертого элемента И. выходкоторого подключен к первому входувторого элемента ИЛИ, а выход второго элемента ИЛИ подключен к единичному входу второго триггера, прямойвыход которого соединен с выходомпереполнения устройства, содержит дополнительно пятый с шестой элеменЗ 5, ты И и третий элемент ИЛИ, причемвторой вход первого элемента И соединен с вторым входом третьего элемен-.та И, третий вход первого элемента И соединен синверсным выходом вто" рого триггера, третий вход третьего элемента И соединен с шиной...
Одноразрядный двоичный вычитатель
Номер патента: 1124289
Опубликовано: 15.11.1984
МПК: G06F 7/50
Метки: вычитатель, двоичный, одноразрядный
...пер-.вьм и вторым входами первой гочппы второго и первым входом первой группы третьего троичных логических эле- ментов, первый вход второй группы третьего троичного логического элемента соединен с шиной обнуления одноразрядного двоичного вычитателя а выход третьего троичного логического элемента соединен с шиной заема одноразрядного двоичного вычитателя, содержит пятый троичный логический элемент, причем второй вход первойгруппы первого троичного логического элемента соединен с выходом третьего, с первым входом первой группы четвертого и с первым входом первой группы пятого троичных логических элементов первый вход второй группы первого троичного логического элемента соединен с первым входом второй группы пятого троичного логического...
Четверичный сумматор
Номер патента: 1124290
Опубликовано: 15.11.1984
Авторы: Аспидов, Лысенко, Соенко, Фролов
МПК: G06F 7/50
Метки: сумматор, четверичный
...кроме того, сумматор содержит четыре элемента И и элемент ИЛИ23. Недостатком известного четверичного сумматора является ограниченность функциональных возможностей, заключающаяся в невозможности осуществления операции вычитания,3 112429Целью изобретения является расши рение функциональных возможностей четверичного сумматора за счет осуществления операции вычитания.Поставленная цель достигается5 1тем, что четверичный сумматор. содержащнй в каждом четверичном разряде элементы РАВНОЗНАЧНОСТЬ с первого по одиннадцатый, причем первый вход первого элемента РАВНО О ЗНАЧНОСТЬ соединен с шиной старшего разряда первого операнда четверичного разряда сумматора, а выход соединен с первым входом второго элемента РАВНОЗНАЧНОСТЬ, первые входы третьего...
Устройство для умножения элементов конечных полей
Номер патента: 1124291
Опубликовано: 15.11.1984
Автор: Сулимов
МПК: G06F 7/52
Метки: конечных, полей, умножения, элементов
...го блока матричного преобразования, выход р -го элементаИ 1 -й группы соединен с -м входом р-го многовходового сумматора блока, выходы К младших многовходовык сумматоров являются младшими выходами устройства, содержит (в-) двухвходовых сумматоров по,.модулю два, (шс) элементов ИЛИ, ш-разрядный РегистР обРазУюшего многочлена,(ш+1) . группу из (ш-к) элементов И, причем 45вход задания режима работы устройства соединен с входом регистра образующего многочлена, выходы которого спервого по (в)-й соединены с соответствующими управляющими входами 50первой группы каждого блока матричного преобразования, выход М-горазряда регистра образующего многочлена соединен с первыми входами(в-М)-х элемента ИПИ и сумматора 55по модулю два, с первым...
Многоканальное операционное устройство
Номер патента: 1124292
Опубликовано: 15.11.1984
Авторы: Дюков, Дюкова, Кузин, Новак
МПК: G06F 7/544
Метки: многоканальное, операционное
...выход которого соединен с единичным входом1124292 5триггера двойных итерацией и счетным входом счетчика итераций, первый управляющий вход которого соедине с единичным выходом триггера двойных итераций второй управляю щий вход счетчика итераций соединен с выходом блока выбора операций, управляющий выход которого соединен1с входом блока синхронизирующих импульсов, выход блока выбора опера ций соединен с управляющими входами коммутатора сигналов сдвига. и блока формирования адреса констант, выход которого соединен с девятым выходом блока управления, пятый вы ход которого соединен с четвертым входом трехступенчатого коммутатора, причем блок формирования знака опе-. рации содержит коммутатор знаковых разрядов, первый и второй триггеры - 20...
Генератор случайного процесса
Номер патента: 1124293
Опубликовано: 15.11.1984
Авторы: Борисов, Демиденко, Куконин, Петько, Тарнопольский
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...случайногоузкополосного процесса.Целью изобретения является сокращение оборудования путем исключения источника бинарных случайныхцифр и организации такого источника на базе регистра сдвига, расположенного в цифровом фильтре устройства, причем процесс генерирова"ния случайных цифр И фильтрации осуществляются одновременно с использованием одного и того же регистра сдви-га,Поставленная цель достигается тем,что в генераторе случайного процесса, содержащем датчик, выход переполнения которого соединен с тактовым входом генератора псевдослучайных чисел, группу уножителей на постоянный коэффициент, выходы которыхсоединены с соответствующими входа"ми сумматора, выход которого соединенс первым входом умножителя, выходкоторого является выходом...
Генератор случайных чисел
Номер патента: 1124294
Опубликовано: 15.11.1984
Автор: Шанин
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...К групп элементов И (К - число задаваемых законов распределения вероятностей) и коммутатор, выход генератора так товых импульсов соединен с информационным входом первого ключа, управляющий вход которого подключен к первому выходу коммутатора, каждый 1-й ( =2, К+1) выход которого сое динен с первыми входами элементов И -ой группы ( =.1 К), вторые входы которых подключены к соответствующим выходам дешифратора, входы которого объединены с первой группой 45 входов схемы сравнения соответственно и подключены к выходам соответствующих разрядов первого счетчика, установленный вход которого объединен с первым входом элемента ИЛИ, 50 с входом "Сброс" регистра памяти, с установочным входом делителя частоты и подключен к (К+2)-му выходу...
Генератор случайного процесса
Номер патента: 1124295
Опубликовано: 15.11.1984
Автор: Анишин
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...ИЛИ, введены второй датчик пуассоновского. потока импульсов, вторая группа элементов И, второй элемент ИЛИ, триггер и блок выравнивания интенсивностей двух случайных потоков импульсов, первый и второй входы которого подключены к выходам первого и второго датчи 1 ков пуассоновских потоков импульсов соответственно, а первый и второй, выходы блока выравнивания интенсивностей двух случайных потоков импульсов соединены с входом элемента задержки и счетным входом счетчикасоответственно, первые входы элементов И второй группы соединены с соответствующими выходами стробированного дешифратора, вторые входы элементов И второй группы соединены с нулевыми выходами соответствующих разрядов регистра кода, а выходы элементов И второй группы сое...
Генератор случайного процесса
Номер патента: 1124296
Опубликовано: 15.11.1984
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...некоррелированных слу" 30 чайных воздействий 11.Однако псевдослучайные воздействиябудучи детерминированными и периодическими, приближают" соответствующие случайные воздействия лишь З 5по небольшому числу параметров,что существенно ограничивает возможности их использования.Наиболее близким техническим решением к изобретению является генератор случайного процесса, в котором некоррелированность генерируемых воздействий достигается за счетпериодического изменения его структуры, осуществляемого контактамиреле, подключенного к выходу источника управляющего случайного сигнала 2 "1.Однако известное устройство позволяет генерировать некоррелированные 50случайные воздействия лишь с равномерным распределением их значений,что ограничивает...
Устройство для деления временного интервала на заданное число интервалов
Номер патента: 1124297
Опубликовано: 15.11.1984
Авторы: Игнатенков, Саватеев, Семенов, Чемещук
МПК: G06F 7/68
Метки: временного, деления, заданное, интервала, интервалов, число
...ляет делить на заданное число априорно неизвестный временной интервал 23.Недостатком устройства является аппаратурная сложность. Цель изобретения - упрощение структурной схемы устройства и сокращение аппаратурных затрат.Поставленная цель достигается тем, что в устройство, содержащее узел управления, первый управляемый делитель частоты и первый счетчик, входы разрядов которого соединены с входом кода коэффициента деления устройства и с управляющим входом первого управляемого делителя частоты, импульсный вход которого соединен с первым выходом узла управления, входы которого с первого по третий соединены соответственно с входами "Старт", "Стоп" и "Такт" устройства, введены второй управляемый делитель частоты и второй счетчик, счетный вход...
Процессор с микропрограммным управлением
Номер патента: 1124298
Опубликовано: 15.11.1984
Авторы: Абрамович, Гитович, Каневский, Кузнецов, Лезин, Мараховский, Носков, Силина, Шклярова, Яроцкий
МПК: G06F 9/22
Метки: микропрограммным, процессор, управлением
...подключена к входу/выходу информационной магистрали, вторая группа выходов устройства микропрограммного управления подключена к первым группам информационных входов коммутатора, ветвлений и адресного коммутатора, третья группа выходов - к первой группе информационных входов операционного коммутатора, вторая группа информационных входов которого соединена с второй группой информационных входов коммутатора ветвлений и подключена к первой группе выходов регистра команд, -ая ( = 1п; и - число операндов в команде) группа информационных выходов которого подключена соответственно к -й группе информационных входов адрес 1124298ного коммутатора, группа выходов которого подключена к второй группе информационных входов операционного устройства,...
Микропрограммное устройство управления
Номер патента: 1124299
Опубликовано: 15.11.1984
Авторы: Байда, Супрун, Тимонькин, Ткаченко, Харченко
МПК: G06F 9/22
Метки: микропрограммное
...группы разрядов - модифицируемых и немодифицируемых, Не- )5 модифицируемые разряды поступают непосредственно на выход устройства, а модифицируемые разряды перед выдачей складываются по модулю два с кодом модификации, . 20Следовательно, замена Фрагментов типа (1 ) Фрагментами типа (2) позволяет исключить хранение микрокоманд А и значит повысить экономичность устройства, 25Введение дешифратора и обуслов)ленных им связей позволяет по коду проверяемых логических условий и их значению сформировать соответствующий управляющий сигнал, который затем преобразуется в код модификации.Введение шифратора и регистра кода модификации и обусловленных ими связей дает возможность Формировать и хранить код модификации %(х ) 354 в соответствии с номером и...
Устройство для динамического преобразования адреса
Номер патента: 1124300
Опубликовано: 15.11.1984
Авторы: Асцатуров, Безруков, Волкова, Запольский, Шкляр
МПК: G06F 9/36
Метки: адреса, динамического, преобразования
...в случае обращения к виртуальной памяти логический адрес поступает на первыйвход 10 устройства и помещается врегистре 4 логического адреса. Ин Одекс блока регистра 4 поступает впервый дешифратор 9, на выходе которого вырабатывается маска затребованного блока (наличие сигнала на1-й шине указывает, что затребован 451-й блок в странице). Ключ из регистра 1 ключа (Фиг.1), индекс страницы из регистра 4 логического адреса и маска затребованного блокаиз первого дешифратора 9 поступаютв ассоциативную память 2, где осуществляется ассоциативный поиск.Ассоциативный поиск происходит следующим образом, Ключ из регистра 1ключа поступает на второй вход первого компаратора 23 (фиг.2) в каждом канале 18, 18 18 гдеМ," число ячеек в ассоциативной памяти....
Многоканальное устройство для прерывания программ
Номер патента: 1124301
Опубликовано: 15.11.1984
Авторы: Осетров, Садовникова, Трутце
МПК: G06F 9/48
Метки: многоканальное, прерывания, программ
...ИЛИ, каналы, а в кажцом 45 канале триггер и элемент И, причем каждый вход запроса устройства соединен с единичным входом триггера соответствующего канала, введены в кажцом канале счетчик, дешифратор, 50 блок элементов И, сдвиговый регистр, элемент И-ИЛИ и распределитель импульсов, причем выходы триггеров каналов подключены к входам первого элемента ИЛИ, к первым входам блоков элементов И своих каналов и к первым входам элементов И-ИЛИ своих каналов, ыходы этих элементов подключены н ервым входам распределителей импульсов своих каналов, первые выходы распределйтелей импульсов сое динены с вторыми входами блоков элемента И своих каналов, группа выходов блока элементов И каждого канала соединена с группой входов сдвигового регистра...
Устройство для приоритетного управления
Номер патента: 1124302
Опубликовано: 15.11.1984
Авторы: Конищев, Костюченко, Матов
МПК: G06F 9/50
Метки: приоритетного
...управляющих входов устройства, прямой выход каждого триггера третьей группы подключен к -му сигнальному выходу группы сигнальных выходов устройства,а инверсный выход - к второму входу-го элемента И четвертой группы,разрядные выходы 1-го счетчика времени соединены с входами первогоблока сравнения с константой второйгругпы,На чертеже изображена структурная схема устройства.Предлагаемое устройство содержитгруппу запросных входов 1 - 1 устройства, группу из и элементов ИЛИ 2,группу из и элементов И 3, группу 0иэ и триггеров 4, группу из иэлементов И 5, группу из иэлементов ИЛИ 6, группу из йэлементов И 7, группу из и(триггеров 8,группу из итриггеров 9, группу 15из и блоков 10 сравнения с константой, группу из иблоков 11 сравнения с...
Многоканальное устройство для управления очередностью в системе обмена информацией
Номер патента: 1124303
Опубликовано: 15.11.1984
МПК: G06F 9/50
Метки: информацией, многоканальное, обмена, очередностью, системе
...с выходами соответственно первого и второго элементов И и с первым и вторым входами соответствующей группы информационных входов каждого коммутатора группы, третий и четвертый входы этой группы входов которого соединены соот" ветственно с третьим и четвертым входами. элемента ИЛИ, дешифратора канала, третьим и четвертым выходами З 0 регистра хранения результатов сравнения последнего канала, первые выходы всех регистров сдвига группы последнего канала соединены соответственно с входами выходного регистра, 35 выход элемента ИЛИ каждого канала соединен с пятым входом дешифратора предыдущего канала и соответствую-. щим номеру канала входом элемента ИЛИ-НЕ, выход которого соединен с 40 пятым входом дешифратора последнего канала и перрым...
Многоканальное устройство для обслуживания запросов
Номер патента: 1124304
Опубликовано: 15.11.1984
Авторы: Богумирский, Палагушин, Яцук
МПК: G06F 9/50
Метки: запросов, многоканальное, обслуживания
...опросный вход устройства соединен с единичным входом второго триггера, выход которого соединен с третьими входами элементов Й каналов и с входомвторого элемента задержки, выход которого соединен с прямым входом первого элемента И.На чертеже приведена схема предлагаемого устройства.Устройство содержит элементы; ИЛИ 1 - 4, элемент 5 задержки, элементы И б и 7, триггер 8, генератор 9 импульсов, каналы 10 и 11, счетчики 12 каналов, дешифраторы 13 каналов, элементы И 14 каналов, триггер 15, элемент 16 задержки, формирователь 17 импульсов, группы 18 информационных входов устройства, запросные входы 19 устройства, опросный вход 20 устройства, информационные выходы 21 устройства и выход 22 прерывания устройства,Устройство работает...
Многоканальное устройство приоритета
Номер патента: 1124305
Опубликовано: 15.11.1984
Авторы: Богумирский, Яцук
МПК: G06F 9/46
Метки: многоканальное, приоритета
...элемент ИЛИ-НЕ 8, группы 9 информационных входов, запросные вхо ды 10, триггер 11, элемент или 12, элементы И 13, установочный вход 14 и выходы 15 устройства.Устройство работает следующим образом. 65 При включении йитания генератор 1 импульсов устанавливается в запертое состояние, а триггер 11 в единичное (не показано).Счетчики 5 фиксируют коды приоритетов, записываемые первоначально обслуживающим устройством по группам 9 входов, устанавливая тем самым последовательность источников в очереди. В них же фиксируются коды приоритетов источников в процессе работы при поступлении на счетные входы с выхода .элемента И 2 единичных сигналов, при этом коды приоритетов всех источников увеличиваются или уменьшаются на единицу, а порядок в очереди...
Устройство для обслуживания запросов
Номер патента: 1124306
Опубликовано: 15.11.1984
Авторы: Богумирский, Палагушин, Яцук
МПК: G06F 9/50
Метки: запросов, обслуживания
...потока, при котором возможно поступление более одной заявки одновременно.Цель изобретения - расширение функциональных возможностей устройства за счет обеспечения обслуживания неординарного потока запросов. 1015202530 выход - с третьими входами -1)-хэлементов И всех блоков, прямойвход элемента запрета подключен квыходу первого элемента ИЛИ, (-йвход которого соединен со сбросовымвходом ( -го сдвигающего регистра ис -м сбросовым входом устройства, управляющие входы сдвигающихрегистров и первый вход второгоэлемента ИЛИ подключены к выходуэлемента запрета, инверсный входкоторого соединен с выходом я -гоэлемента ИЛИ группы, установочныйвход устройства соединен с установочными входами сдвигающих регистров и вторым входом второго элемента...
Устройство приоритета
Номер патента: 1124307
Опубликовано: 15.11.1984
Авторы: Авдеев, Нестеренко
МПК: G06F 9/50
Метки: приоритета
...выходы которого соединены свходами сброса первого регистра 23.Недостатком этого устройства является узкая область применения.Цель изобретения - расширениеобласти применения устройства за25счет возможности последовательногообслуживания запросов.Поставленная цель достигаетсятем, что в устройство приоритета,содержащее два регистра, первую-группу элементов И и элемент ИЛИ,причем единичный выход каждого разряда первого регистра соединен с .единичным входом одноименного разряда второго регистра, вторые входыэлементов И первой группы соединеныс первым тактовым входом устройства,нулевой выход-го ( 1= 1п,-число запросов) разряда первогорегистра соединен с соответствующимвходом каждого 1-го (:+1л) 40элемента И первой группы,...