Архив за 1983 год
Устройство для сопряжения модулей процессора
Номер патента: 1056176
Опубликовано: 23.11.1983
Авторы: Вайзман, Гущенсков, Ермолович, Ковалев
МПК: G06F 3/04
Метки: модулей, процессора, сопряжения
...состояний.1. Занят, Это означает, что модуль 63 занят обработкой какой-либо информации и принять информацию от другого модуля не может, При этом он возбуждает соответствующую шину 22 занятости2. Ожидает, Это означает, что модуль 63 передавал какую-либо информацию для обработки другому модулю и ожидает от него ответа, Этот модуль свободен только для приема ответной информации. Для всех остальных модулей он считается занятым и связь с 45 ним не может быть установлена. В этом состоянии модуль возбуждает соответствующую шину 21. Модуль 63 желающий выдать информацию в ответ на информацию от другого модуля, возбуждает вместе с шиной 20 шину 21. Одновременное наличие единичного сигнала на шинах 20 и 21 является признаком того, что...
Устройство для сопряжения
Номер патента: 1056177
Опубликовано: 23.11.1983
МПК: G06F 3/04
Метки: сопряжения
...группы подключены к выходу второго элемента И, соединенного первым входом с первым выходом триггера занятости, а вторым входом - с входом сигнала установления соединения коммутирующего элемента и первыми входами третьего и четвертогоэлементов И и первого элемента И-ИЛИ,второй вход которого соединен с выходом элемента сравнения, выходом сигнала сравнения адреса коммутирующего элемента и вторыми входами третьего и четвертого элементов И, третьим входом подключенного к входу сигнала разрешения коммутации коммутирующего элемента, а выходом - к первому входу триггера занятости, второй вход которого соединен с выходом второго элемента И-ИЛИ, а второй выход - с выходом сигнала занятости коммутирующего элемента и первым входом первого...
Устройство для управления вводом-выводом информации
Номер патента: 1056178
Опубликовано: 23.11.1983
Авторы: Казаков, Ленский, Лившиц
МПК: G06F 3/04
Метки: вводом-выводом, информации
...и триггеРа, первая группа входов устройства соединена с группой входоввторого элемента ИЛИ 2 .Недостатком известного устройства является его недостаточнаяэффективность вследствие того, чтоподключение внешних устройств кпамяти происходит только после поступления синхронизирующего импульса от них,Цель изобретения - повышение ко"эффициента использования оборудования.Поставленная цель достигаетсятем, что в устройство,цля управления вводом-выводом информации, содержащее регистр обмена, соединенный двусторонней связью с, двунапРавленным коммутатором соединеннымчерез регистр данных двустороннейсвязью.с памятью, выход регистраданных соединен с первыми входамипервых элемента ИЛИ, счетчика итриггера, выходы которого и генератора через элемент...
Блок коммутирующей среды
Номер патента: 1056179
Опубликовано: 23.11.1983
Авторы: Алымов, Жизневский
МПК: G06F 7/00
Метки: блок, коммутирующей, среды
...ориентации 3 =1,2,;П, 3)соответственно, выход первого элемента И точки ориентации подклю-чен к входу элемента задержки, к входу элемента НЕ и к первому входу второго элемента И данной точки ориентации, второй вход которого подключен к выходу элемента задержки данной точки ориентации, выход второго элемента И К-ой точки ориентации подключен к выходу данной точки ориентации.Сканирующая матрица содержитт точек сканирования, каждая из которых содержит элемент НЕ, три элемента И и два элемента ИЛИ, причем первые информационные входы сканирующей матрицы подключены к первым входам,а-ых точек сканирования первого столбца соответственно, вторые информационные входы сканирующей матрицы подключены к вторым входам точек сканирования каждого столбца...
Устройство для сравнения параллельных кодов чисел
Номер патента: 1056180
Опубликовано: 23.11.1983
Автор: Подругин
МПК: G06F 7/04
Метки: кодов, параллельных, сравнения, чисел
...с прямыми входами соответствую- З 5щего сумматора, выходы второй группыкаждого коммутатора соединены с инверсными входами соответствующего сумматвра, выход каждого элемента И-НЕсоединен с первым входом соответствующего элемента И, инверсный выходпереноса каждого 4 -го сумматора.элементов И подключены к входам элемента НЕ-И, выход которого является выходом устройства 2,Недостатком этого устройства является наличие только одной шины результата и сложность построения уст-, 5 Оройства при увеличении разрядностисравниваемых чисел.Цель изобретения - расширениефункциональных возможностей устройства путем одновременного получениясигналов "Больше", "Меньше", "Равно"по раздельным шинам и упрощениеустройства.Указанная цель достигается тем,что...
Устройство для нормализации двоичных чисел
Номер патента: 1056181
Опубликовано: 23.11.1983
Авторы: Возняк, Домбровский, Дуда
МПК: G06F 7/38
Метки: двоичных, нормализации, чисел
...невысокое быстродействие.Цель изобретения - повышение быстродействия устройства для нормализации двоичных чисел,Поставленная цель достигается 55тем, что устройство для нормализации двоичных чисел, содержащее узеланализа, сдвигатель, регистр порядка,шифратор, причем вход устройствасоединен с информационным входомсдвигателя и входом узла анализа,выход шифратора сообщен с управляющим входом сдвигателя и входом регисхра порядка, выходы сдвигателя и регистра порядка являются соответственно первым и вторым выходами уст" 65 ройства, содержит преобразователь двоичного кода тетрад в код количест ва нулевых старших разрядов в тетрадах и коммутатор, причем вход узла анализа соединен с входом преобразователя двоичного кода тетрад в код...
Суммирующее устройство с плавающей запятой
Номер патента: 1056182
Опубликовано: 23.11.1983
Авторы: Виневская, Головко, Каляев, Лисуненко, Станишевский, Сулин, Тарануха
МПК: G06F 7/49
Метки: запятой, плавающей, суммирующее
...пятые входы подключены к старшему значащему выходу четырех- разрядного сумматора, входу второго элемента задержки и к первому входу элемента И-НЕ, второй и третий входы которого соединены соответственно с младшим и средним знаковыми выходами четырехразрядного сумматора, подключенными к входам, соответственно третьего и четвер-.того элементов задержки и соответст венно к первому и второму входам третьего элемента 2 И-ИЛИ, третий и четвертый входы которого подключены к выходу элемента И-НЕ, а выход третьего элемента 2 И-ИЛИ соединен с единичным входом первого триггера и. с шестыми входами первого и второго элементов 2 И-ИЛИ, выходы которых подключены соответственно к нулевому и единичному входам второго триггера, прямой выход которого...
Устройство для деления чисел
Номер патента: 1056183
Опубликовано: 23.11.1983
МПК: G06F 7/52
...трем); на фиг. 2 - функциональная схема узла образования цифр частного; на фиг. 3 - Функциональная схема 1-го разряда первого коммутатора.устройство для деления чисел фиг. 1 содержит сумматоры 1-7, регистры 8 и 9 делимого и делителя соответственно, регистр 10 частного с цепью однотактного сдвига информации на три двоичных разряда в направлении старших разрядов, коммутатор 11, коммутатор 12, узел 13 образования в одном цикле работы устройства трех двоичных цифр частного, вход 14 устройства (на этот вход поступают синхроимпульсы, управляющие приемом информации в регистры 8-10, а также ее сдвигом в регистре 10 частного), вход 15 знака делимого на этот вход постоянно подается значение знакового разрядаделимого). Выход регистра 8...
Устройство для вычисления сумм произведений
Номер патента: 1056184
Опубликовано: 23.11.1983
Авторы: Денисенко, Долголенко, Засыпкин, Луцкий
МПК: G06F 7/52
Метки: вычисления, произведений, сумм
...элемента И-НЕ, второй вход которого соединен с шиной тактовых импульсов устройства, вход элемента НЕ соединен с первым управляющим входомкаждого (:;,)-го вычислительного элемента матрицы, управляющим входом.коммутатора, выход элемента ИНЕ соединен с вторым управляющим входомкаждого (,-го вычислитель ного элемента матрицы, с вторым5 управляющим входом накапливающего сумматора, с управляющими входами первого и второго регистров операнда, управляющими входами первого, второго, третьего триггеров, первый и второй информационные выходы накапливающего сумматора соединены.соотверственно с первым и вторым входами коммутатора, выход которого является выходом устройства, а в каж 15 дый ()-ый вычислительный элемент вне;,енй второй, третий,...
Вычислительное устройство
Номер патента: 1056185
Опубликовано: 23.11.1983
Авторы: Абакумов, Бантюков, Бантюкова, Малиновский
МПК: G06F 7/552
Метки: вычислительное
...элемент И 7, третий элементИ 8, четвертый элемент И 9, второйэлемент 10 задержки, второй элементИЛИ 11, сумматор. 12 по модулю два,первый триггер 13, первый элементИ 14, второй триггер 15, первую 16и вторую 17 входные шины чисел,шину 18 сложения, шину 19 вычитания, шину 20 отрицательного знакарезультата и шину 21 положительного знака результата.В устройстве использоан следующий алгоритм возведения в квадратчисла импульсов:ии = , (21 "1).1=1Тогда при п пп 1 - п =(21-1),пг ф пти п 1п п =2(21-1) + Е (21-1),1=1а при п пги - и = " Е (21-1),7 2и 1-па 44 иф пги п =2 Л (21-1) + 2. (21-1),1-1 : п,иВычислительное устройство работает следующим образом.В исходном состоянии накапливающий сумматор 4, триггеры 13 и 15 находятся в нулевом...
Устройство для извлечения квадратного корня
Номер патента: 1056186
Опубликовано: 23.11.1983
Авторы: Доронина, Лавров, Рылик
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...разрядов которого соединены с первым и вторым входами второго элемента ИЛИ, выход которого соединен с первым входом четвертого элемента И и входом элемента НЕ, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторым входом четвертого элемента И и с входом опорной частоты устройства, выход третьего элемента И соединен с входом сдвига второго регистра сдвига и первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента И и вторым входом первого элемента И, выход четвертого элемента И соединен с входом пятого элемента И, с информационными входами первого и второго интеграторов, выход третьего элемента ИЛИ соединен с входом счетчика, выход которого соединен с...
Генератор псевдослучайных последовательностей
Номер патента: 1056187
Опубликовано: 23.11.1983
Авторы: Гизатулин, Гусев, Даминов, Данилин, Семеран
МПК: G06F 7/58
Метки: генератор, последовательностей, псевдослучайных«
...является вторым выходом сумматора, выходы шестого,седьмого и восьмого элементов И-НЕсоединены соответственно с первым,вторым и третьим входами пятогоэлемента И-НЕ, четвертый вход которого объединен с четвертым входомпервого элемента И-НЕ и являетсявходом "Считывание" сумматора, информационную группу входов которогоЗ 5 образуют первые и вторые входы второго и шестого элементов И-НЕ, атакже первые, вторые и третьи входы третьего, четвертого, седьмого ивосьмого элементов И-НЕ,40 На фиг. 1 показана блок-схемапредлагаемого генератора; на фиг, 2 -4 - состояния коммутатора.Генератор содержит первый регистр1 сдвига, первый разряд 2 которого45 содержит элемент НЕ 3 и элементИЛИ-НЕ 4. Кроме того, генератор содержит регистр 5 сдвига, первыйразряд...
Датчик равномерно распределенных случайных чисел
Номер патента: 1056188
Опубликовано: 23.11.1983
МПК: G06F 7/58
Метки: датчик, равномерно, распределенных, случайных, чисел
...содержит генератор 7 импульсов, элемент И 8, счетчик 9, элемент ИЛИ 10. Блок 3 определения смены кода содержит регистр11 памяти, схему 12 сравнения и генератор 13 импульсов, Преобразователь4 числа импульсов в код содержитсчетчик 14, схему 15 сравнения,регистры 16 и 17 кода.Датчик случайных чисел работаетследующим образом.Датчик предназначен для выработки случайных чисел, равномерно распределенных в интервале от А до В. Аи В - любые целые числа, которыезадаются с наборного поля. Источник 351 генерирует случайное число в интервале от 0 до 2"-1. Блок 3 определяет,когда число на выходе источника 1изменяется. После получения разрешения от блока 3 определения смены ко да случайное число преобразуетсяпреобразователем 2 в...
Генератор случайных двоичных сигналов
Номер патента: 1056189
Опубликовано: 23.11.1983
Авторы: Воронов, Понеделко, Филиппенко
МПК: G06F 7/58
Метки: генератор, двоичных, сигналов, случайных
...генератора является также его сложность.Цель изобретения - упрощение генератора.Для достижения поставленной целив генератор случайных двоичных .сигналов,. содержащий бистабильный элемент, масштабирующий резистор, введен элемент "Запрет", а бистабильный элемент выполнен в виде О-триггера, синхронизирующий вход которого З 0является входом генератора и объединен с инверсным входом элемента"Запрет", выход которого являетсявыходом генератора, инверсный выходО-триггера через масштабирующий резистор соединен с О-входом О-триггера, прямой выход которого соединенс прямым входом элемента "Запрет"На чертеже приведена функциональная схема предлагаемого генератора. 40Генератор содержит О-триггер 1,масштабирующий резистор 2, элемент3 фЗапрет", вход...
Устройство для определения разности двух чисел
Номер патента: 1056190
Опубликовано: 23.11.1983
Автор: Гдзелишвили
МПК: G06F 7/62
...элемент И 2,первый триггер 3, первый элемент 4задержки, первый счетчик 5, первыйблок б элементов И, второй счетчик 7,второй блок 0 элементов И, третийблок 9 элементов И, блок 10 элемен=тов ИЛИ, четвертый блок 11 элементов И, второй триггер 12 и второйэлемент 13 задержки, причем выходгенератора 1 тактовых импульсов соединен с первым входом элемента И 2, 40 второй вход которого соединен с прямым выходом первого триггера 3, авыход - со счетными входами первогои второго счетчиков 5 и 7, входзапуска устройства соединен с входами установки в "1" первого и второго триггеров 3 и 12, а вход сброса устройства - с входом установкив "0" первого триггера 3, с входом,первого элемента 4 задержки и с объединенными вторыми входами элементов И...
Стохастический преобразователь
Номер патента: 1056191
Опубликовано: 23.11.1983
Авторы: Кобайло, Корженевич
МПК: G06F 7/70
Метки: стохастический
...с входом блока 1 памяти и входом четвертого элемента И 10, выход которогосоединен с вторым входом третьеготриггера 16, выход блока 1 памятисоединен с третьим входом второгосумматора 18, второй вход второгосумматора 18 соединен с выходомтриггера 24 знака, а выход - с вторым входом регистра 19, выход которого соединен. с вторым входом цифроаналогового преобразователя 21, выход цифроаналогового преобразователя 21 соединен с первым входом коммутатора 20, второй вход которогосоединен с Выходом третьего элемента И 9, а выход является выходомустройства. В качестве первого триггера 5,используется триггер 31 -типа с входной логикой, его первый и третий 15Входы, объединенные функцией И,Входы УстанОВки В 1ВтОРОй ВХОДсбро н "0", выход - прямой....
Вероятностное устройство для умножения матриц
Номер патента: 1056192
Опубликовано: 23.11.1983
Авторы: Мальченкова, Яковлев
МПК: G06F 7/70
Метки: вероятностное, матриц, умножения
...3 умножителей, блок 4 сумматоров, блок 5 интеграторов, третийблок 6 ключей, второй блок 7 ключей, генератор 8 случайной последовательности, генератор 9 тактовыхимпульсов, генератор 10 случайных 15чисел, блок 11 управления (фиг. 2),который в свои очередь содержиттриггер 12, элемент О 13 и счетчик 14.Вторая группа выходов первогоблока 1 ключей соединена с третьей группой входов блока 3 умножителей, первая группа входов которогоподключена,к первой группе выходоввторого блока 7 ключей, Втораягруппа выходов блока 7 соединенас второй группой входов блока 2преобразователей число-вероятность,первая группа входов которого соедииена с первой группой выходов первого блока 1 ключей, а выходи - свторой группой входов блока 3умножителей,...
Устройство для управления восстановлением микропрограмм при сбоях
Номер патента: 1056193
Опубликовано: 23.11.1983
Авторы: Благодарный, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/00, G06F 9/22
Метки: восстановлением, микропрограмм, сбоях
...при считывании микрокоманд возникает сбой, то в следующем такте считывается микрокоманда ее контроль,ной точки. В очередных тактах считываются следующие за ней микрокоманды повторяющегося участка микрокоманд." мы. Если при повторном считывании мик рокоманды (при пеовом считывании ко тЬрой происходит сбой) сбой не возникает, то выполнение микропрограммы продолжается. В противном случае производится повторное обращение к контрольной точке. Если в течение крити" 55 ческого числа повторений сбой не исчезает, то идентиФицируется отказ усту .Ройства.Если при считывании микропрограммы возникает сбой только во втором поле Формата микрокоманды и микроко" манда не является микрокомандой ветвления, то обращения к контрольной...
Приоритетное устройство
Номер патента: 1056194
Опубликовано: 23.11.1983
МПК: G06F 9/50
Метки: приоритетное
...с входом установкив "1" триггера запроса и входом разрешения приема регистра текущегоприоритета, выход триггера запросаявляется выходом прерывания устройства, введены коммутатор запросовблокпамяти и дешифратор, причем выходсчетчика соединен с адресным входомблока памяти,и с входом управлениякоммутатора запросов, выход блокапамяти соединен с входом дешифратора, с входом регистра текущегоприоритета и с вторым входом схемысравнения, второй и третий входыэлемента И соединены с выходами дешифратора и коммутатора запросовсоответственно, группа запросныхвходов устройства соединена с информационным входом коммутатора запросов, адресный вход устройствасоединен с информационным входомсчетчика, вход сброса устройствасоединен с входами...
Устройство для объединения запросов с формированием адреса инициатора запроса
Номер патента: 1056195
Опубликовано: 23.11.1983
МПК: G06F 9/50
Метки: адреса, запроса, запросов, инициатора, объединения, формированием
...разрядов формируемого адреса инициатора запроса) выходы которых являются выходами данных устройств, а первые входы элементов И вторг.гй группы подключены к соответствующим выходам счетчика и к соот вет ст ву ющим уп ра ел яющим в ходам мультиплексора, выход которого 561952подключен к выходу объединенногозапроса устройства и к второму входуэлемента И, третий вход которогосоединен с выходом элемента ИЛИ,вхо 5 ды которого соединены с соответствующими информационными входами мультиплексора, при этом входы дешифратораявляются адресными входами устройства,- выходы дешифратора ( где= 1,М)1 О, подключены к Р-входам соответствующих триггеров группы, а (М+1)-ый выход дешифратора соединен с вторымивходами элементов И второй группы,причем 5...
Устройство для обслуживания запросов
Номер патента: 1056196
Опубликовано: 23.11.1983
МПК: G06F 9/50
Метки: запросов, обслуживания
...входами элементов .И К-ой группь 1 (К=М + 1)5 выходы которых подключены к соответствующим первым нулевым и единичным входам +1)-го запоминающего регистра, вторые нулевые входы этих регистр .в соединены с выходами соответствующих элементов И 2"ой группы (0 = 2 М+ 1), нулевые выходы 1-го запоминающего регистра подключены к входам м -го элемента ИЛИ первой группы, инверсный выход которого соединен с первыми входами 1-ой группы элементов И, введены регистр задания режияов, счетчик, компаратор, элемент И, элемент ИЛИ и два элемента задержки, причем первый вход элемента И подключен к тактовому входу устройства, второй вход " к прямому выходу пред" последнего элемента ИЛИ первой группы, выход элемента И соединен с входом счетчика,...
Устройство для контроля распределителя импульсов
Номер патента: 1056197
Опубликовано: 23.11.1983
Авторы: Терзян, Торосян, Чахоян
МПК: G06F 11/28
Метки: импульсов, распределителя
...вторые входы 197которых соединены соответственно с выходами первого и второго элементов ИЛИ, а выходы первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с соответствующими входами третьего элемента ИЛИ, выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом формирователя импульса, вход которого соединен со счетным входом триггера и является входом синхронизации устройства, вход установки в "О" триг" гера является установочным входом устройства.На фиг, 1 представлена функциональная схема устройства для контроля распределителя импульсов; на фиг. 2 -временная диаграмма работы устройства.Устройство содержит триггер 1,первый 2 и второй 3 элементы ИЛИ,первыйи второй 5 элементы ИСКЛЮЧАЮЩЕЕ ИЛИ,...
Устройство для обнаружения искажений в тексте
Номер патента: 1056198
Опубликовано: 23.11.1983
Авторы: Евстигнеев, Седаков, Тимонин
МПК: G06F 17/21
Метки: искажений, обнаружения, тексте
...начинающегося с симво 11ла 0 , то блоки 3 и 4 выр абатывают на соответствующих выходах 1 9 . 1 ,1 9 , 2 , 1 9 , 3 , 1 9 . 4 и 2 0 . 1 , 2 0 , 2 , 20 . 3 ,20 , 4 единичные сигналы ,Единичные сигналы , поступающие наблок2указывают на выходе 1 9 . 2на огни бку в четвертой позиции , навыходе 1 9 , 3 - на ошибку в пятой позиции , на выходе 1 9 , 4 - на оши бку в .шестой позиции . По единичным си гналам на выходах 20 . 1 и 20 , 2 элементИ Я формирует единичный сигнал , указывающий на ошибку во второй позицииФпо единичным сигналам на выходах 20,3и 20.4 элемент И 9 формирует единйчный сигнал, указывающий на ошибкув третьей позиции, Кроме того, единичный сигнал на выходе 19,1, поступающий на блок 2 через элемент ИЛИ1, также указывает на ошибку...
Устройство для контроля параллельного двоичного кода на четность
Номер патента: 1056199
Опубликовано: 23.11.1983
Авторы: Кирсанов, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/10
Метки: двоичного, кода, параллельного, четность
...элементов И первой группы элементов И 3, вторые входы которых соединены с аналогичными выходами регистра 2 и входами регистра 13 маски.Первая группа элементов И 3 и груп па элементов ИЛИ 5 представляют собой сумматор по модулю два, все выходы которого объединены с помощью первого элемента И 31 6. Если после сложения по модулю два каких-либо разрядов кода на выходе элементов ИЛИ группы элементов ИЛИ 5 появится единичный сигнал, то он через первый элемент ИЛИ 6 запишется в триггер 7 при наличии на его С-входе управляющего сигнала, Этот же сигнал пройдет и на выход группы элементов И 1 и поступит на соответствующий вход ре 9 1056199гистра 2 кодов, состояния триггероврегистра 2 меняются таким образом,чтобы на выходе элементов И...
Устройство для контроля считываемой информации
Номер патента: 1056200
Опубликовано: 23.11.1983
Авторы: Новиков, Пуцков, Ященко
МПК: G06F 11/16
Метки: информации, считываемой
...входом 10коммутатора и первым входом пятогоэлемента ИЛИ, выход "Не равно" схемысравнения соединен с первым входомвторого элемента И, второй вход которого соединен с шестым выходом дешифратора, выход второго элементаИ соединен с вторым входом пятогоэлемента ИЛИ и входом узла фиксациибрака, выходы первого регистра поразрядно соединены с первой группойинформационных входов схемы сравненияи с группой информационных входовкоммутатора, выходы второго регистра поразрядно соединены с второйгруппой информационных входов схемы 25сравнения, кнопка сброса подключенак первому входу первого элемента ИЛИ,второй вход которого соединен с выходом пятого элемента ИЛИ, выходыкоммутатора являются выходами устрой ства.На Фиг. 1 представлена...
Устройство для контроля последовательности микрокоманд
Номер патента: 1056201
Опубликовано: 23.11.1983
МПК: G06F 11/16
Метки: микрокоманд, последовательности
...элементы ИЛИ, четвертый, пятый и цестой элементы И и второй триггер, причем первый вход блока фиксации сбоев соединен с первыми 25 входами четвертого и пятого элементов И, с первым входом второго триггера и через первый элемент НЕ - с первым входом шестого элемента И и третьим входом второго элемента И, ,выходы которых соединены соответственно с первым входом первого элемента ИЛИ и с вторым входом второго триггера, нулевой выход которого соединен с третьим входом третьего эле 35 мента И и с вторым входом четвертого элемента И, второй вход блока фик.сации сбоев соединен с вторь. входом пятого элемента И и через второй элемент НЕ с третьим входом первого элемента И, выход которого соединен с первымвходом первого триггера, единичный выход...
Устройство для контроля микропрограмм
Номер патента: 1056202
Опубликовано: 23.11.1983
Авторы: Барбаш, Кульбак, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/26
Метки: микропрограмм
...эультата, второй коммутатор, третийэлемент ИЛИ, второй, третий, четвертый и пятый элементы задержки, причем второй информационный вход устройства соединен с входом второгорегистра микрокоманд, выход кодалогических условий которого соединенс управляющим входом второго коммутатора, вход логических условий устройства соединен с информационным 55 входом второго коммутатора, выходкоторого соединен с.информационнымвходом второго регистра логическихусловий, единичный выход триггерапуска соединен с вторым входом вто рого элемента И и первым входом четвертого элемента И, выход которого соединен с управляющим входом второ. го регистра логических условий, выход метки ветвления второго регистра микрокоманд соединен с вторым входом четвертого...
Устройство для моделирования систем массового обслуживания
Номер патента: 1056203
Опубликовано: 23.11.1983
МПК: G06N 7/08
Метки: массового, моделирования, обслуживания, систем
...обслуживания, причем заявки в первом канале проходят однуфазу, а во втором - две, Пусть также задана следующая система приоритетов; наивысшим первым приоритетомобладают заявки, поступающиена об- Ослуживание во вторую фазу второго канала, вторым приоритетом - заявки,поступающие в первую фазу первогоканала, и третьим, наименьшим приоритетом, - заявки, поступающие в 15первую фазу второго канала,,Модель системы массового обслуживания, отвечающая заданным требованиям, набирается следующим образом.С помощью наборного поля 2 генератор 1 заявок подключается к суммирующему входу реверсивного счетчика32, генератор заявок 1 д - к суммирующему входу реверсивного счетчика3, а выход генератора 4 - к сумми" 25Рующему входу реверсивного счетчика...
Устройство для моделирования процесса обслуживания заявок с различными приоритетами
Номер патента: 1056204
Опубликовано: 23.11.1983
Автор: Васильев
МПК: G06F 9/455, G06F 9/50, G06N 7/08 ...
Метки: заявок, моделирования, обслуживания, приоритетами, процесса, различными
...является выходом заявок низкого приори10562 тета и соединсс нулевым входом второ го три г гера, с.дини чный вход которого подключен к первому входу элемента ИЛИ и к выходу второго элемента И, третий вход которого соединен синверсным входом четвертого элемента И, выход которого является выхо"дом заявок высокого приоритета и подключен к прямому входу третьего элемента И, выход которого соединен с 10вторым входом элемента ИЛИ, третийвход которого через первый элемент задержки подключен к выходу первогоэлемента И,1низкого приоритета. Генератор 13 вырабатывает короткий импульс, соответствующий обслуженной заявке, через интервал времени, соответствующий принятому закону распределения времени обслуживания заявок, после прихода на его...
Устройство для перебора сочетаний
Номер патента: 1056205
Опубликовано: 23.11.1983
Автор: Полищук
МПК: G06F 17/10
...который подключен к второму входу 1 -го элемента И первой группы,. выход которого подключен к первому единичному входу разряда регистра, второй единичный вход которого подключен к выходу )-го элемента И четвертой группы и к второму входу +1)-го элемента И четвертой группы, нулевой вход 1-го раз" ряда регистра (1 Фв) подключен к выходу 1-го элемента И второй группы и к первому входу )-го элемента ИЛИ второй группы, второй вход которого подключен к выходу ) "го. элемента задержки группы, вход которого подключен к выходу +1)"го ( Юе) элемента ИЛИ второй группы, выход в-го элемента И второй группы подключен к первому выходу окончания перебора сочетаний устройства и к нулевому входу в-го разряда регистра, дополнительно содержит...