H03K 19/094 — с использованием полевых транзисторов

Страница 2

Многофункциональное логическое устройство

Загрузка...

Номер патента: 1089761

Опубликовано: 30.04.1984

Авторы: Герасимов, Дьяченко, Кармазинский, Наенко, Соловьев

МПК: H03K 19/094

Метки: логическое, многофункциональное

...входного сигнала и к шине инверсии второго входного сигнала, затвор шестого МДП-транзистора первой цетючки подключен к затвору первого МДП-транзистора второй цепочки.и к шине третьего входного сигнала, затвор шестого МДП-транзистора второй цепочки подключен к затвору первого МДП-транзиСтора первой цепочки и к шине инверсии третьего входного сигнала, сток первого МДП-транзистора первой цепочки подключен к стоку этого же МДП-транзистора второй цепочки, затворы второго р-канального н пятого и-канального МДП-транзисторов первой цепочки подключены к шине четвертого входного сигнала, а затво ры этих же МДП-транзисторов второй цепочки - к шине инверсии четвертого входного сигнала, затворы р-канально. го третьего и г.-канального четвертого...

Многоустойчивый полупроводниковый прибор

Загрузка...

Номер патента: 1095409

Опубликовано: 30.05.1984

Автор: Корабельников

МПК: H03K 19/094

Метки: многоустойчивый, полупроводниковый, прибор

...первая из которыхсостоит иэ стабилитрона 7 и резистора 8 и подключена параллельно второй внутренней цепочке (транзисторы 5 и 6), а вторая - из стабилитрона 9 и резистора 10 и подключена кстокам транзисторов 3 и 4, Многоустойчивый прибор подключен к анодному 11 и катодному 12 выводам,Во всех или в некоторых дополнительных цепях последовательно со стабилитроном и резистором или вместорезистора может быть включен элемент 13, ВАХ которого содержит неменее одного участка " отрицательнымдифференциальным сопротивлением. Параллельно дополнительным цепям могутбыть включены элементы 14, ВАХ которых содержат не менее одного участка с отрицательным дифференциальнымсопротивлением,Предлагаемый прибор работаетследующим образом,При возрастании от нуля...

Устройство преобразования уровней напряжения

Загрузка...

Номер патента: 1109907

Опубликовано: 23.08.1984

Авторы: Золотаревский, Лукашенко

МПК: H03K 19/094

Метки: преобразования, уровней

...затвор которого подключен к входу устройства, а исток - к шине первого источника положительного напряжения, третий транзистор с каналом-типа, исток которого подключен к шине отрицательного источника напряжения, сток - к выходу устройства и стоку четвертого транзистора с каналомр-типа, исток которого подключен к шине второго источника положительного напряженйя, исток пятого транзистора с каналом и -типа подключен кшине отрицательного источника напряжения, затвор шестого транзистора с каналом р -типа подключен к шине нулевого потенциала, сток - к стоку седьмого транзистора с каналом и -типа, затвор восьмого транзистора с каналом р -типа подключен к выходу устройства, сток - к затвору четвертого транзистора, а исток - к шине второго...

Устройство согласования уровней напряжения

Загрузка...

Номер патента: 1112565

Опубликовано: 07.09.1984

Автор: Недошопа

МПК: H03K 19/094

Метки: согласования, уровней

...четвертых -канального и П -канального транзисторов, стоки которых соединены с выходной шиной и затврром третьего -канального транзистора, а истоки соответственно с шиной питация и обшей шиной, которая соединена с истоком второго П -канального транзистора и стоком второго р -канального транзистора, подложки Р -канальных транзисторов соединены с шиной питания, подложки 11 -канальных транзисторов соединены с общей шиной, а третьего И -канального транзистора - с его истоком, исток третьего-канального транзистора соединен с затвором третьего й -канального транзистора.На чертеже представлена электрическая принципиальная схема устройства согласования уровней напряжения на МДП транзисторах. Устройство согласования уровней напряжения, содержит...

Синхронный выходной каскад

Загрузка...

Номер патента: 1119173

Опубликовано: 15.10.1984

Авторы: Корнеев, Кухников, Сидоров

МПК: H03K 19/094

Метки: выходной, каскад, синхронный

...8 и 9 подключены к тактовому входу 15 устройства и ко входу первого элемента задержки 6, второй вход первого логического элемента 8 подклю" чен к выходу второго элемента задержки 7 и, ко входу дополнительного инвертора 16, выход которого подключен к затвору второго фиксирующего МОП-транзистора 4, второй вход второго логического элемента 9 подключен к выходу инвертора,Синхронный логический элемент 1 реапизован на МОП-транзисторах 17 и 18 дополняющего типа и на МОП-транзисторах 9.1-19 .и, тип которых аналогичен типу МОП"транзистора 8, Истоки дополняющих МОП-транзисторов 7. и 18 подключены соответственно к шине питания 20 и общей шине 21. Затворы МОП-транзисторов 19 .1- 19 . и подключены соответственно ко вхо" дам 22.1-22. и...

Инвертор на мдп-транзисторах

Загрузка...

Номер патента: 1128388

Опубликовано: 07.12.1984

Авторы: Бадалян, Затикян

МПК: H03K 19/094

Метки: инвертор, мдп-транзисторах

...разрежать через входной транзистор инвертора. Цель изобретения - повышениебыстродействия устройства.Поставленная цель достигаетсятем, что в инвертор на МДП;транзисторах, содержащий конденсатор, первый вывод которсго соединен с истоком первого транзистора,сток изатвор которого подключены к шинепитания, второй .транзистору стоккоторого ссединен с шиной питания,затвор - со стоком третьего транзистора, исток - с вторым выводамконденсатора и с выходной шиной,затвор третьего транзистора соединен с входной шиной и со стокомчетвертого транзистора, затвор ко-.торсго соединен с шиной питания, аисток - с затвором пятого транзистора, исток которого соединен систоком третьего транзистора и собщей шиной, введены шестой и седьмой транзисторы, причем...

Преобразователь уровней напряжения на дополняющих мдп транзисторах

Загрузка...

Номер патента: 1129739

Опубликовано: 15.12.1984

Авторы: Барановский, Проворов

МПК: H03K 19/094

Метки: дополняющих, мдп, транзисторах, уровней

...и восемь транзисторов, выходы первого и второго инверторов соответственно подключены квходам третьего и четвертого инверторов, выходы которых соответственно подключены к затворам первого и второго транзисторов с каналами р-типа, входы первого и второго инверторов соответственно подключены к затворам третьего и четвертого транзисторов с каналами р-типа, исток и затвор соответственно пятого и шестого тран - эисторов с каналами и-типа подключены к входу, затвор пятого транзистора подключен к второй шине питания, сток - к входу первого инвертора, истоки первого и второго транзисторов подключены к первой шине питания, стоки - к истокам соответственноседьмого и восьмого транзисторов с каналами р-типа, стоки которых соответственно подключены...

Преобразователь уровней напряжения

Загрузка...

Номер патента: 1167725

Опубликовано: 15.07.1985

Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов

МПК: H03K 19/094

Метки: уровней

...двухтактного инвертора, и шину инверсного выхода, к которой подключены стоки транзисторов двухтактного инвертора и затвор нагрузочного транзистора повторителя, и два форсирующих р-канальных транзистора, сток первого из них соединен со стоками нагрузочного транзистора двухтактного инвертора, а сток 5второго - со стоком нагрузочного транзистора повторителя. введены четыре инвертора, вход первого инвертора соединен со стоком переключающего транзистора двухтактного инвертора, а выход - с входом второго1 О инвертора и истоком второго форсирующеготранзистора, выход второго инвертора соединен с затвором первого форсирующего транзистора, вход третьего инвертора соединен со стоком переключающего транзистора повторителя, а выход - с входом...

Формирователь модулированных импульсов

Загрузка...

Номер патента: 1195446

Опубликовано: 30.11.1985

Авторы: Кравченко, Старосельский, Суэтинов, Хлыбов

МПК: H03K 19/094

Метки: импульсов, модулированных, формирователь

...соединен с первым источником постоянного напряжения питания 6.Исток четвертого полевого транзистора 7 соединен с вторым источником 8 постоянного напряжения питания. Анод первого диода из группы П последовательно и согласно включенных диодов 9. соединен с истоком третьего полевого транзистора 5, катод последнего из диодов группы 9 соединен со стоком четвертого полевого транзистора.7 и с выходной цепью 10.Сток второго .полевого транзистора 4 соединен с первым источником 11 модулирующих сигналов, затвор четвер. того полевого транзистора 7 - с вторым источником 12 модулирующих сигналов, сток первого полевого транзистора 1 - с истоком третьего полевого транзистора 5.Устройство работает следующим образом.Если напряжение на затворе полевого...

Усилитель-формирователь на моп-транзисторах

Загрузка...

Номер патента: 1221740

Опубликовано: 30.03.1986

Авторы: Высочина, Копытов, Солод

МПК: H03K 19/094

Метки: моп-транзисторах, усилитель-формирователь

...к высокому потенциалу, и на выходной шине 20 потенциал начинает нарастать. В определенный момент напряжение на выходной шине 20 оказывается достаточным для отпирания транзистора 8, низкий потенциал стока которого после его отпирания запирает транзисторы 5, 12, 17 и 18, В этот момент включаются в работу смещающие конденсаторы, Правая обкладка конденсатора 19 через открытый транзистор 14 оказывается подключенной к шине 21 питания, а поскольку транзисторы 10 и 12 к этому времени заперты, потенциал его левой обкладки оказывается выше напряжения питания. Это бутстрапное напряжение, воздействуя на затвор транзистора 4, ускоряет его отпирание, Одновременно на сток транзистора 4 также воздействует бутстрапное напряжение левой...

Логический элемент

Загрузка...

Номер патента: 1223358

Опубликовано: 07.04.1986

Авторы: Быков, Гусаков, Корягин

МПК: H03K 19/094

Метки: логический, элемент

...- затворы вторых 3 и 7 и четвертых 10 и 13 МДП-транзисторов р- и К -типа. Затво- . ры МДП-транзисторов р- и-типа 17 и 18 подключены к входной шине 19 первого разряда. 1 ил.1223358 Составитель Л. ПетроваРедактор А.Сабо . Техред Н,Боикало Корректор М.Самборская Заказ 1723/58 Тираж 816 . Подписное ВБИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 крытые транзисторы к шине питания, при этом на выходной шине формируется "1" в соответствии с таблицей истинности. Аналогично на выходной шине П -разрядного устроиства реализуется функция С. Формула изобретения, Логический элемент, состоящий из л разрядов, каждый из которых содержит первый...

Логический элемент

Загрузка...

Номер патента: 1228261

Опубликовано: 30.04.1986

Автор: Берлинков

МПК: H03K 19/094

Метки: логический, элемент

...дополнительного20 и-канального МДП-транзистора 5, а сток - к стоку транзистора 5, к затвору и стоку второго дополнительного и-канального МДП-транзистора б и к выходной шине 7. Истоки дополнитель ных транзисторов 5, 6 соединены со стоками логических и-канальных ,МДП-транзисторов 8-11, истоки которых подключены к стоку разрядного транзистора 4. Исток транзистора подключен к общей шине 12. Емкость 13 (С ) является емкостью узла соединения стока транзистора 4 и истоков транзисторов 8-11 относительно общей шины 12, Емкость 14 (С) является35 емкостью узла соединения стоков транзисторов 8-11 с истоками дополнительных транзисторов 5, б относительно общей шины 12. Емкость 15 (С ) являет 15 ся емкостью нагрузки логического элемента.Устройство...

Программируемый логический модуль

Загрузка...

Номер патента: 1233274

Опубликовано: 23.05.1986

Авторы: Авгуль, Изотов, Мищенко, Пархоменко, Смирнов

МПК: H03K 19/094

Метки: логический, модуль, программируемый

...13, 14и 36 образуют седьмой элемент И 91,транзисторы 16, 22, 23, 37, 38., 57и 58 образуют первый элемент РАВНОЗНАЧНОСТЬ 92, транзисторы 7, 8, 24,39, 40, 61 и 68 образуют второй элемент РАВНОЗНАЧНОСТЬ 93, транзисторы9, 10, 25, 4 1, 42, 48 и 69 образуюттретий элемент РАВНОЗНАЧНОСТЬ 94,транзисторы 11, 12 26, 43, 44, 65и 67 образуют четвертый элемент РАВНОЗНАЧНОСТЬ 95, транзисторы 15, 20,21, 45, 46, 59 и 60 образуют пятыйэлемент РАВНОЗНАЧНОСТЬ 96, транзисторы 47, 48, 51, 52, 55, 64 и 66 образуют шестой элемент РАВНОЗНАЧНОСТЬ97, транзисторы 49, 50, 53, 54, 56,62 и 69 образуют седьмой элементРАВНОЗНАЧНОСТЬ 98.Программируемый логический модуль функционирует следующим образом,На управляющие входы модуля 13,78, 79, 74, 80, 75, 81 и 76...

Формирователь импульсов на моп-транзисторах

Загрузка...

Номер патента: 1236604

Опубликовано: 07.06.1986

Авторы: Буй, Животовский, Копытов, Солод

МПК: H03K 19/094, H03K 5/01

Метки: импульсов, моп-транзисторах, формирователь

...транзисторов 9 и 12, способствуя ускоренному заряду емкости выходной шины 16 и разряду емкости транзистора 10 и, следовательно, его эапиранию. На выходной шине устанавливается сигнал с уровнем логической единицы.Поскольку Формирующие бутстрапное напряжение второй и третий каскады в устройстве непосредственно к выходной шине не подключены, скорость нарастания этого напряжения оказывается вьипе, что способствует повышению общего быстродействия устройства, 1(роме того, здесь вплоть до момента включения цепи ускоряющей обратной связи потенциал кочденсатора 8 поддерживается равным напряжению питания, что позволяет новы- сить амплитуду потенциала стока транзистора 5 и, тем самым, повысить быстродействие устройства эа счет более полного...

Преобразователь уровней (его варианты)

Загрузка...

Номер патента: 1256165

Опубликовано: 07.09.1986

Авторы: Ильчинский, Чайкин

МПК: H03K 19/094, H03K 4/02

Метки: варианты, его, уровней

...- потенциал шины 11.При изменении уровня сигнала на входной шине 12 на единичный потенциал (потенциал шины 10) транзистор 7 открывается и фо, сированно перезаряжает область стока тренэистора 5.Это изменение, воздействуя на затвортранзистора 6, вызывает его подэапирание. Одновременно единичный потенциал входной шины отпирает транзисЗ 0 тор 3. Таким образом, отпираниетранзистора 3 и запирание транзистора 6 происходят одновременно и регенеративный процесс опрокидываниятриггера на транзисторах 2, 3, 5 35 и 6 происходит быстрее, причем в дан"ном случае пороговые свойства транзистора 5 не влияют на этот процессПосле окончания переходных процессовтранзисторы 4, 3 и 5 оказываются от крытыми, на шине 13 присутствует потенциал шины 11, а на шине...

Логический элемент на кмдп-транзисторах

Загрузка...

Номер патента: 1262721

Опубликовано: 07.10.1986

Авторы: Березенко, Ильин, Калинин, Корягин

МПК: H03K 19/094

Метки: кмдп-транзисторах, логический, элемент

...транзисторов 3,5 и 9 подключены к второй входной шине 14 На входную шину 13 поступает логическая переменная " , на шину 14 - логическаяпеременная В, в узле 15 реализуетсяинверсия логической переменной А-А,в узле 16 - инверсия логической переменной В-ВЛогический элемент НЕРАВНОЗНАЧНОСТЬ (фиг.1) работает в соответствии с таблицей истинности (фиг.З),В таблице истинности низкому и высокому уровням сигналов соответствуют.логические "О" и "1" обозначения Йи 3 соответствуют состояниям транзисторов, когда они проводят ( П ) икогда закрыты (3). Во второй строкетаблицы истинности приведены подчиненные номера транзисторов, соответствующие фиг,1,При А = О и В = О уровень логического О на выходе Р устанавливается через проводящие транзисторы 7 и...

Универсальный логический модуль

Загрузка...

Номер патента: 1264336

Опубликовано: 15.10.1986

Авторы: Авгуль, Криницкий, Мищенко, Пархоменко

МПК: H03K 19/094

Метки: логический, модуль, универсальный

...шинами модуля, на которые подаются сигналы настройки О И, принимаю. щие значения "0" и 1. Выходные шины всех ячеек 1-й (1=1, и) линейки соединены с шинами управлеЗО ния логических ячеек (1+1)-й линейки, а выходная шина ячейки и-й линей ки соединена с .выходной шиной моРассмотрим алгоритмы настройки,Он основан на соотношениях (1) и (2),Пусть у, - значение реализуемоймодулем логической функции г(х ,х )на (1-1)-м наборе, 1=1,2".еТогда исходным для нахождениявектора настройкиявляется вектор У =(у ,у у ). Вектор Ч находято -2изза и шагов. Причем на 1-м шаге получается вектор У. из вектораа на последнем шаге 14=.- ) 1, тт, =,у у , у 2,Е,., 2 ),й =и иМ де сп 2 2 уу, 1=1 щ 2, н =,У,У,,У,Р рР ррР М =ч1 2 с 72.,2 с, г ,г г), где2 и т.д,На...

Двунаправленный формирователь

Загрузка...

Номер патента: 1277374

Опубликовано: 15.12.1986

Авторы: Моторин, Сизов, Теленков

МПК: H03K 17/00, H03K 19/094

Метки: двунаправленный, формирователь

...следующим образом.В исходном состоянии на выводах 14 и 15 устройства поддерживается высокий уровень логической "1", например через внешний резистор от шины 24 питания. При этом через элементы НЕ 4 и 5 и элемент ИЛИ-НЕ 7 на входы сброса триггеров 1 и 6 поступает сигнал, сбрасывающий триггеры в исходное состояние, на прямых выходах - уровни "0" и на инверсных - уровни 1,При поступлении на один из выводов двунаправленного формирователя (для определенности на вывод 14) уровня "0" на выходе элемента ИЛИ-НЕ 11 формируется уровень "1", и триггер 6 устанавливается следующим образом: на прямом выходе триггера формируется уровень логической "1", а на инверсном - уровень логического "0, На двух входах элемента ИЛИ-НЕ 8 формируются уровни...

Формирователь выходного сигнала

Загрузка...

Номер патента: 1277384

Опубликовано: 15.12.1986

Авторы: Дшхунян, Комаров, Моторин, Теленков, Фомин

МПК: H03K 19/094

Метки: выходного, сигнала, формирователь

...стробирующий вход 11 формирователяЭ поступает сигнал, разрешающий выдачуинформации на выходную шину 12, Приэтом либо на выходе элемента И-НЕ 3формируется логический "О" и соответственно открывается МДП-транзистор магистрального элемента 1 р-типапроводимости, либо на выходе.элемента ИЛИ-НЕ 2 формируется логическая1 и соответственно открывается1 ЯП-транзистор и-типа проводимости.Соответственно на выходной шине 12формируется уровень логической "1"или уровень логического "0". В зависимости от емкостной нагрузки на выходной шине 12 время вьдачи информации изменяется и соответствующее устройство, включающее указанный формирователь выходного сигнала, должноотслеживать момент окончания вьдачиинформации. Формируемый на выходнойшине 12...

Логический элемент

Загрузка...

Номер патента: 1295512

Опубликовано: 07.03.1987

Авторы: Заболотный, Косоусов, Максимов, Петричкович

МПК: H03K 19/094

Метки: логический, элемент

...18, затворами третьего р-транзистора 10 и пятого и-транзистора 17 и третьей выходной шиной 21, сток пятого р-транзистора 12 соединен со стоком первого и- транзистора 6, стоками седьмого и- транзистора 19 и четвертой выходной50 шиной 22, исток седьмого и-транзистора 19 соединен со стоком второго п-транзистора 7 и истоком шестого и-транзистора 18, затвор седьмого и- транзистора 19 соединен с затворами55 шестого и четвертого и-транзисторов 18 и 16 и второго, шестого и седьмого р-транзисторов 4, 13 и 14, сток шестого р-транзистора 13 соединен со стоком четвертого р-транзистора 11 и истоком седьмого р-транзистора 14, сток которого соединен со стоками третьего р-транзистора 10 и пятого и-транзистора 17 и с первой выходной шиной...

Логический элемент

Загрузка...

Номер патента: 1297218

Опубликовано: 15.03.1987

Авторы: Братов, Кравченко, Старосельский, Суэтинов

МПК: H03K 19/094

Метки: логический, элемент

...смещения уровня, потенциальный вход ЗОуправления потенциального элемента6 с токовым и потенциальным управлением соединен с первой входной шинойВ9, а токовый - с второй входнойшиной 10 и с дополнительным нагрузочным элементом 7, вход схемы 8 смещения уровня соединен с второй выходной шиной 11 и входом потенциальногоэлемента 3 с потенциальным управлени-.ем. 40Логический элемент работает следующим образом,На шину 9 поступает потенциальныйсигнал, на шину 10 - токовый. При отсутствии тока на шине 10 и низком 45уровне (логический О") напряженияна шине 9 элемент 6 закрыт и напряжение в общей точке соединения схемы5 и 8 определяется сопротивлениемэлемента 1 и практически равно напря. 59жению питания Е на шине 2. На шине11 напряжение меньше Е на...

Формирователь импульсов

Загрузка...

Номер патента: 1309278

Опубликовано: 07.05.1987

Авторы: Ильченко, Скрыпов

МПК: H03K 19/094, H03K 5/04

Метки: импульсов, формирователь

...5 с индуцированным каналом открыт и конденсатор 1 разряжен, а первый 3 и второй 4 МДП-транзисторы закрыты.Для формирования единичного импульса на выходной шине 18 необходимо подать на входную шину 17 нулевой сигнал на время, превышающее длительность формируемого импульса и равное, например, периоду следования.При этом выходная шина 18 через открытый МДП-транзистор 9 первого инвертора 7 быстро заряжается до напряжения источника питания, подключенного к шине 11 питания. Так формируется передний фронт выходного импульса.Третий МДП-транзистор 5 с индуцированным каналом закрывается, и конденсатор 1 начинает заряжаться через МДП-транзистор 9 инвертора 8 и четвертый МДП- транзистор 6 с индуцированным каналом до напряжения, равного напряжению...

Управляемый формирователь импульсов

Загрузка...

Номер патента: 1309302

Опубликовано: 07.05.1987

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 19/094, H03K 5/04

Метки: импульсов, управляемый, формирователь

...следующим образом.В исходном состоянии на входную шину 7 устройства подается нулевой сигнал, а на шины настройки 19 - 2 поданкод, например, 1, О, О. В результате навыходах кгСл(лях 12) лстройства 13 управления формируется комбинация сигналов1, О, О, 0 в соответствии с числом и параллельно соединенных инвертирующих каскадов 4 в ицвертирующем блоке 3. Число единичных сигналов на управляющих клеммах 12 устройства в зависимости от коданастройки может быть от одного до и. В соответствии с этим такое же число инвертирующих каскадов 4Отово к переключению,Единичный управс 5 юций сигнал подается на управляющий вход 11 соответствующего инвертирующеп) каскада 4 и открываст пару МДП-транзисторов разного типа.Поскольку вхолной...

Двухвходовый элемент трехзначной логики на кмдп транзисторах

Загрузка...

Номер патента: 1336226

Опубликовано: 07.09.1987

Автор: Виноградов

МПК: H03K 19/094

Метки: двухвходовый, кмдп, логики, транзисторах, трехзначной, элемент

...источников напряжения питания.На чертеже изображена электрическая принципиальная схема двухвходового элемента трехзначной логики на КМДП-транзисторах х. 15Схема содержит первую входную шину 1, первую шину 2 питания, общую шину 3, выходную шину 4, пять инверторов 5 - 9, вторую входную шину 10, вторую шину 11 питания, первая входная шина 1 соединена с входом первого инвертора 5, выход которого соединен с входом второго инвертора 6, выход которого соединен с истоком р-транзистора пятого инвертора 9, выход которого соединен с выходной шиной 4, а вход - с выходом четвертого инвертора 8, вход которого 25 соединен с выходом третьего инвертора 7, вход последнего соединен с второй входной шиной 1 О. Цепи питания первого, третьего и четвертого...

Трехуровневый повторитель

Загрузка...

Номер патента: 1336227

Опубликовано: 07.09.1987

Автор: Виноградов

МПК: H03K 19/094

Метки: повторитель, трехуровневый

...технике и может быть использовано при построении цифровых систем с трехзначным алфавитом.Целью изобретения является расширение функциональных возможностей устройства путем формирования на выходе третьего логического уровня,На чертеже изображена электрическая принципиальная схема трехуровнего повторителя.Устройство содержит первую входную шину 1, первую шину 2 питания, общую шину 3, выходную шину 4, четыре инвертора 5 - 8, вторую шину 9 питания,Входная шина 1 соединена с входом первого инвертора 5, выход которого соединен с входом второго инвертора 6. Выход инвертора 6 соединен с истоком р-транзистора четвертого инвертора 8, выход которого соединен с выходной шиной 4, а вход - с выходом третьего инвертора 7. Вход последнего...

Формирователь выходного сигнала на мдп-транзисторах

Загрузка...

Номер патента: 1338055

Опубликовано: 15.09.1987

Авторы: Лисица, Мерхалев, Солод

МПК: H03K 19/08, H03K 19/094

Метки: выходного, мдп-транзисторах, сигнала, формирователь

...последовательносоединенных парафаэцых каскадсв 22,23 и 24,Устройство работает с.едующим образом,При вводе информации в устройс.твоца тактовую шину 16 подается сигналнизкого уровня, который закрываетключевой трацзестар 4. Благодаря токучерез разрядцьй транзистор 9 эакрывается также раэделительцый транзистор 8. Состояние триггера 1 пр; этом це успевает заметно пзмециться,ца кондецсаторе 19 сохрацяется заряд, соответствушций цапряжецию на первом выходе 10 триггера 1 до момецта перекзцоч ция триггера. Отот заряд поддержевзет .о ичсскэе состояние зыходцой вины 18 устройства, поскольку его уте;ка через затворы МДП-трацзисторов эс.етов зыходцого усилите пя 3 крайце езцачительца. При этом к выходной шине 8 устройства может быть подключена лабая...

Устройство формирования импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1345339

Опубликовано: 15.10.1987

Автор: Солод

МПК: H03K 19/08, H03K 19/094

Метки: импульсов, мдп-транзисторах, формирования

...который установитнизкие уровни напряжения на выходе20 51 инвертора 3 с токостабилизирующейнагрузкой и на выходах всех двухтактных усилителей, Высокий уровень напряжения установится на выходе 45усилителя 8 обратной связи и на выхо 25 де 79 предварительного усилителя 24низкого уровня, В результате на выходе 80 и на выходной шине 35 установится уровень напряжения, соответствующий уровню напряжения на шиЗО не 33, В это время происходит зарядвсех. накопительных конденсаторов доуровня питающего напряжения. Высокиеуровни напряжения установятся на выходе 74 четвертого инвертора 23, на35выходе 73 третьего инвертора 22 ина выходе второго инвертора 20, Врезультате на выходе 57 элемента2 И в И,ФЕ 21 установятся уровниянапряжения, равные уровню...

Инвертор на взаимодополняющих мдп-транзисторах

Загрузка...

Номер патента: 1352643

Опубликовано: 15.11.1987

Авторы: Балашова, Зеленцов, Красильников, Свинцицкий

МПК: H03K 19/094

Метки: взаимодополняющих, инвертор, мдп-транзисторах

...относится к импульсной технике и может быть использова-но при построении помехоустойчивыхцифровых систем,Целью изобретения является повышение надежности функционированияпутем увеличения выходного сопротивления на время переходных процессов.На чертеже представлена электрическая принципиальная схема инверторана взаимодополняющих МДП-транзисторах.Устройство содержит входную шину1, соединенную со входом инвертора 2,шину 3 питания, общую шину 4, выходную шину 5, двунаправленный ключ 6,первый информационный вход которогосоединен с выходом инвертора. 2, второй информационный вход - с выходнойшиной 5, прямой и инверсный управляющие входы - с входной шиной 1, подложка р-транзистора двунаправленногоключа 6 соединена с шиной питания...

Формирователь импульсов с преобразованием уровней сигналов

Загрузка...

Номер патента: 1378030

Опубликовано: 28.02.1988

Авторы: Гафаров, Ковалдин, Насонов, Титов

МПК: H03K 17/687, H03K 19/094, H03K 5/02 ...

Метки: импульсов, преобразованием, сигналов, уровней, формирователь

...При подаче на входную шину 12 устройства сигнала высокого логического уровня не менее 2,4 В для ТТЛ источника сигналов) на выходе 13 первого КМДП-инвертора 1 устанавливается низкий потенциал, который меньше, чем пороговое напряжение МДП-транзисторов и-типа. В результате МДП-транзистор 6 и-типа закрывается, на выходе 10 второго КМДП-инвертора 2 формируется сигнал высокого уровня, а третий МДП-транзистор 5 р-типа открывается. Емкость затвора первого МДП-транзистора 3 р-типа через третий МДП-транзистор 5 р-типа заряжается до напряжения, равного напряжению на выходе 10 второго КМДП- инвертора 2. Это напряжение равно напряжению на шине 8 питания за вычетом порогового напряжения второго МДП-транзистора 4 р-типа, Поскольку пороговое напряжение...

@ -значный инвертор

Загрузка...

Номер патента: 1097162

Опубликовано: 23.04.1988

Авторы: Басалаев, Кметь, Медведев, Сержанович

МПК: H03K 19/094

Метки: значный, инвертор

...второму выводу второго резистора 2, истоку и подложке дополнительного КМОП-транзистора 9 с каналом и-типа, стоки дополнительных КМОП-транзисторов 8, 9 подключены к выходу 11 устройства, стоки КМОП-транзисторов 3, 4 подключены соответственно к первому и второму дополнительным выходам 12, 13, а исто- ки дополнительных КМОП-транзисторов 8,9 - соответственно к третьему и четвертому дополнительным выходам 14, 15, пятый дополнительный выход 16 может быть получен путем объединения первого и второго дополнительных выходов 12, 13.ш-значный инвертор на КМОП-транзисторах работает следующим образом. На вход 5 устройства поступают сигналы в виде напряжения постоянного тока в диапазоне от 0 вольт до напряжения источника питания Е, что в логическом...