Двунаправленный формирователь

Номер патента: 1277374

Авторы: Моторин, Сизов, Теленков

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНРЕСПУБЛИК ОПИСАНИЕ ИЭОБРЕТ ЛЬСТВ(46 (72 Фиг. 7 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ К АВТОРСКОМУ СВИ(56) Авторское свидетельство СССРВ 898613, кл, Н 03 К 17/00, 20,05.80Патент СГА Ф 3769525,кл.307-254,27.09.72,(57) Изобретение относится к областикоммутационной вычислительной техники, Может быть использовано в интегральных цифровых и аналоговых микросхемах, например на МДП-структурахПель изобретения - повышение надежности и нагрузочной способности уст 8012773 1) 4 Н 03 К 17/00 19/О ройства - достигается введением второго триггера, дополнительных элементов ИЛИ-НЕ и магистральных элементова также за счет обеспечения большейустойчивости функционирования к раэбросу величин емкостных нагрузок навыводах формирователя фронтов входных сигналов. Устройство содержитпервый триггер 1, элементы И-НЕ 2 и3, элементы НЕ 4 и 5, второй триггер6, элементы ИЛИ-НЕ 7-11, магистральные элементы 12 и 13. Предложенныйформирователь срабатывает при большем разбросе фронтов входных сигналов по сравнению с аналогом и позволяет снизить требования к устройствам, передающим информацию, 1 з.п.ф-лы, 2 ил.Изобретение относится к коммутационной вычислительной технике и может быть использовано в интегральных цифровых и аналоговых микросхе- мах, например на МДП-структурах. 5Цель изобретения - повышение надежности и нагрузочной способности устройства путем введения в устройство второго триггера, дополнительных логических элементов И-ИЛИ НЕ 10 и магистральных элементов, а также за счет обеспечения большей устойчивости функционирования к разбросу величин емкостных нагрузок на выводах формирователя и Фронтов входных 15 сигналов.На фиг, 1 приведена логическая схема устройства; на фиг.2 - принципиальная схема магистрального элемента.Устройство содержит первый триг гер 1, первый 2 и второй 3 элементы И-НЕ, первый 4 и второй 5 элементы НЕ, второй триггер 6, пять элементов ИЛИ-НЕ 7 - 11, магистральные элементы 12 и 13. 25Первый вывод 14 устройства подключен к объединенным между собой входу первого элемента НЕ 4,первым входам первого элемента И-НЕ 2, второго 8 и пятого 11 элементов ИЛИ-НЕ, а вто рой вывод 15 соединен с входом второго элемента НЕ 5 и первыми входами второго элемента И-НЕ 3, третье.го 9 и четвертого 10 элементов ИЛИНЕ. Выходы элементов НЕ 4 и 5 под- З 5 ключены к входам первого элемента ИЛИ-НЕ 7, выход которого подключен к входам сброса триггеров 1 и 6 а выходы 1 ретьего 9 и пятого 11 элементов ИЛИ-НЕ соединены соответст венно с установочными входами первого 1 и второго 6 триггеров, инверсные выходы которых подключены к вторым выводам соответственно четвертого 10 и второго 8 элементов ИЛИ-НЕ Прямые 45 выходы первого 1 и второго 6 триггеров подключены к вторым входам соответственно второго элемента И-НЕ 3, пятого элемента ИЛИ-НЕ 11, первого элемента И-НЕ 2 и третьего элемен та ИЛИ-НЕ 9. Выходы второго элемента И-НЕ 3 и четвертого элемента ИЛИНЕ 10 соединены соответственно с первым 16 и вторым 17 входами первого магистрального элемента 12, а 55 выходы первого элемента И-НЕ 2 и второго элемента ИЛИ-НЕ 8 подключены со-. ответственно к первому 18 и второму 19 входам второго магистрального элемента 13Выходы 20 и 21 магистральных элементов 12 и 13 соединены соответственно с первым 14 и вторым 15 выводами устройства.Первый и второй магистральные элементы выполнены в виде последовательно соединенных дополнительных МДП-транзисторов 22 и 23, стоки которых являются выходом соответствующего магистрального элемента, входами которого являю гся затворы тех же РДП-транзисторов, истоки которых подключены соответственно к шине 24 питания и общей шине 25 устройства,Формирователь работает следующим образом.В исходном состоянии на выводах 14 и 15 устройства поддерживается высокий уровень логической "1", например через внешний резистор от шины 24 питания. При этом через элементы НЕ 4 и 5 и элемент ИЛИ-НЕ 7 на входы сброса триггеров 1 и 6 поступает сигнал, сбрасывающий триггеры в исходное состояние, на прямых выходах - уровни "0" и на инверсных - уровни 1,При поступлении на один из выводов двунаправленного формирователя (для определенности на вывод 14) уровня "0" на выходе элемента ИЛИ-НЕ 11 формируется уровень "1", и триггер 6 устанавливается следующим образом: на прямом выходе триггера формируется уровень логической "1", а на инверсном - уровень логического "0, На двух входах элемента ИЛИ-НЕ 8 формируются уровни логического 0 а на выходе - уровень логической "1" соответственно. Транзистор (и-канальный) 23 открывается, и на выходе 21 и выводе 15 формируется усиленный сигнал нулевого уровня, т.е, происходит передача сигнала с одного вывода 14 устройства на другой вывод 15,Соответствующий уровень логическойс прямого выхода триггера 6 поступает на вход элемента ИЛИ-НЕ 9,блокируя тем самым передачу сигналас вывода 15 двунаправленного формирователя на вывод 14,При изменении сигнала с уровня О"на уровень "1" на выводе 14 на затворе транзистора 23 магистрального элемента 12 Формируется "0", указанныйтранзистор закрывается. Соответственно на выходе элемента И-НЕ 2 формируется уровень "0" и открываетсяз 12 Птранзистор 22, тем самым на короткийпромежуток времени (на время установления уровня логической "1" плюсвремя сброса триггера 6) открываетсяукаэанный транзистор. При этом, чембольше величина емкостной нагрузки,тем больше время включения транзистора 22,Аналогично переключаются (при поступлении сигнала с вывода 15) пер Овый триггер 1, элемент ИЛИ-НЕ 9,элементы ИЛИ-НЕ 10 и И-НЕ Э.Таким образом, устройство позволяет значительно быстрее реагироватьна изменение сигнала на одном из выводов формирователя и при этом блокировать возможный сигнал на другом выводе, причем при различных по величине нагрузках на выводах устройстваи при большом разбросе фронтов входных сигналов, и тем самым повыситьнадежность передачи сигналов. Формула изобретения251. Двунаправленный формирователь, содержащий первый триггер, первый и второй элементы И-НЕ, первый и второй элементы НЕ, входы которых соответственно соединены с первым и вто- ЗО рым выводами двунаправленного формирователя, которые объединены с первыми входами соответственно первого и второго элементов И-НЕ, о т л и - ч а ю щ и й с я тем, что, с целью повышения надежности и наГрузочной способности, в него введены второй триггер, пять элементов ИЛИ-НЕ и два магистральных элемента, выход первого элемента ИЛИ-НЕ, входы ко О торого подключены к выходам элемен 374тов НЕ, соединен с входами сброса триггеров, вход первого элемента НЕ соединен с первыми входами второго и пятого элементов ИЛИ-НЕ, а вход второго элемента НЕ соединен с первыми входами третьего и четвертого элементов ИЛИ-НЕ, выходы третьего и пятого элементов ИЛИ-НЕ соединены соответственно с установочными входами первого и второго триггеров, инверсные выходы которых подключены к вторым входам соответственно четвертого и второго элементов ИЛИНЕ, прямые выходы тех же триггеров соедийены с попарно объединенными вторыми выводами соответственно пятого элемента ИЛИ-НЕ, второго элемента И-НЕ и третьего элемента ИЛИНЕ, первого элемента И-НЕ, выходы первого и второго элементов И-НЕ подключены к первым входам соответственно второго и первого магистральных элементов, вторые входы которых подключены к выходам соответственно второго и четвертого элементов ИЛИНЕ, выходы первого и второго магистральных элементов подключены соответственно к первым и вторым выводам двунаправленного формирователя.2. Формирователь по п.1, о т л ич а ю щ и й с я тем, что первый и второй магистральные элементы выполнены в виде последовательно соединенных ИДП-транзисторов дополнительного типа проводимости, стоки транзисторов объединены и являются выходом магистральных элементов, входами которого являются затворы тех же МДП-транзисторов, истоки которых подключены соответственно к шине питания и общей шине.1277374 1 б 17(1 У) тель В.Лементуев .Попович К остав ехред ктор А.Тяско М.Петров 16 Под венного комитета С етений и открытий Ж, Раушская наб исн д.4/5 Производственно-полиграфическое пр тная,оказ 6759/56 Тираж ВНИИПИ Государ по делам изо 113035, Москва

Смотреть

Заявка

3922731, 05.07.1985

ПРЕДПРИЯТИЕ ПЯ Р-6429

МОТОРИН АЛЕКСАНДР ИВАНОВИЧ, ТЕЛЕНКОВ ВЯЧЕСЛАВ ВИКТОРОВИЧ, СИЗОВ ВЛАДИМИР РОСТИСЛАВОВИЧ

МПК / Метки

МПК: H03K 17/00, H03K 19/094

Метки: двунаправленный, формирователь

Опубликовано: 15.12.1986

Код ссылки

<a href="https://patents.su/4-1277374-dvunapravlennyjj-formirovatel.html" target="_blank" rel="follow" title="База патентов СССР">Двунаправленный формирователь</a>

Похожие патенты