H03K 19/094 — с использованием полевых транзисторов
Многовходовый многозначный логический элемент минимум
Номер патента: 1126171
Опубликовано: 23.04.1988
Авторы: Басалаев, Кметь, Медведев, Сержанович
МПК: H03K 19/094
Метки: логический, минимум, многовходовый, многозначный, элемент
...выводу первого резистора 7 и к стокам МОП-транзисторов 1-11-п с каналом р-типа первой группы, стоки МОП-транзисторов3-1,,3-и с каналом.р-типа второйгруппы подключены.к свободному стокуМОП-транзистора 4-п с каналом п-типавторой группы и выходу 11 элемента,второй вывод первого резистора 7 подключен к первому выводу второго резистора 9, а свободный сток МОП-транзистора 2-п с каналом п-типа первойгруппы подключен к второму выводувторого резистора 9.Многовходовый многозначный логический элемент минимум работает сле 1дующим образом, На входы 5-15-пэлемента поступают сигналы в виде напряжения постоянного тока в диапазонеот нуля вольт до напряжения истЬчника питания Ея, что в логическом смысле соответствует алфавиту Е= СО,1,2,33.Пусть величины...
Многовходовый многозначный логический элемент максимум
Номер патента: 1126172
Опубликовано: 23.04.1988
Авторы: Басалаев, Кметь, Медведев, Сержанович
МПК: H03K 19/094
Метки: логический, максимум, многовходовый, многозначный, элемент
...резистора, второй вывод которого подключен к первому выводу первого резистора, а токи МОП-транзисторов с каналом и-типа второй группы подключены к выходу элемента и свободному стоку МОП-транзистора с каналом р-типа второй группы, а свободный сток МОП-транзистора с каналом р-типа первой группы подключен к второму выводу первого резистора.На чертеже представлена принципиальная схема многовходового многозначного логического элемента максимум.Элемент содержит две группы комплементарных пар МОП-транзисторов 1-11-п, 2-12-п, 3-1,.,3-и 4,14-п. Затворы х-ой комплементарной пары МОП-транзисторов 1-1, 2-, З-х, 4-1 подключены к 1-му входу 5-х элемента, МОП-транзисторы 1-11-п, 3-13-п с каналом р-типа каждой группы включены последовательно, подложки...
Логический элемент на полевых транзисторах
Номер патента: 1406778
Опубликовано: 30.06.1988
Авторы: Братов, Кравченко, Сапельников, Старосельский, Суэтинов, Хлыбов
МПК: H03K 19/094
Метки: логический, полевых, транзисторах, элемент
...существенно меньше и ток стока заметно зависит от напряжения исток50 сток. В этом случае стабилизацию напряжения переключения логического элемента следует осуществлять с использованием дополнительного цагрузочцого блока и дополнительного цагрузочцого55 транзистора, как это показано в схеме логического элемента ца фи 5..1 огический элемент состоит из ицвертирующего 1 и нагру очного 2 транзисторов, нагруэочного блока 3 с выводами 4-6, дополнительного нагруэочного транзистора 9 и дополнительногонагрузочного блока 11 с выводами 11-13. Все транзисторы выполнены с одинаковыми пороговыми напряжениями, анагрузочные блоки аналогичны описанным.В данном варианте логического элемента принцип стабилизации напряженияпереключения сохранения и...
Парафазная логическая кмоп-схема
Номер патента: 1413722
Опубликовано: 30.07.1988
Авторы: Варшавский, Кондратьев, Кравченко, Цирлин
МПК: H03K 19/094
Метки: кмоп-схема, логическая, парафазная
...шиной, а затвор " с затворами р-транзисторов 4,7 и фазовымвходом 11 схемы.Устройство работает следующим образом. 30В фазе гашения на фазовый вход 10поступает низкий потенциал, которыйзакрывает транзистор 3 и открываеттранзисторы 4 и 7. При этом на инверсной 8 и прямой 9 шинах схемы бу 35дет высокий потенциал, который закрыэает транзисторы 5 и 6,В рабочей фазе на информационныхвходах схемы ячеек 1 и 2) устанавливается один иэ рабочих наборов эначений переменных, а на фазовый вход11 поступает высокий потенциал, который открывает транзистор 3 и закрывает транзисторы 4 и 7, Проводимостьячеек 1 и 2 определяется значением 45реализуемой функции и ее инверсии наданном рабочем наборе переменных.Пусть, например, ячейка 1 на данномнаборе...
Элемент с тремя состояниями
Номер патента: 1420664
Опубликовано: 30.08.1988
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/094
Метки: состояниями, тремя, элемент
...И-НЕ 2 и ИЛИ-НЕ 3,20 первые входы которых соединены с входной информационной шиной 4, а вторые подключены к прямой 5.и инверсной 6 соответственно шинам управления, первый 7 и второй 8 инвертирующие эле менгы задержки, включенные соответственно между выходом логического элемента И-НЕ 2 и ИЛИ-НЕ 3 и третьим входом логического элемента ИЛИ-НЕ 3 и И-НЕ 2, выходы логических элементов 30 И-НЕ 2 и ИЛИ-НЕ 3 соединены с входами первого 7 и второго 8 элементов за-держки соответственно, а первый 9 и второй 10 входы двухтактного инвертора 1 соединены соответственно с входами элементов 7 и 8, выходной двух тактный. инвертор 1 состоит из двух МДП-транзисторов разного типа проводимости 11 и 12 соответственно, объ" единенные истоки транзисторов...
Устройство для защиты мдп-интегральных схем от статического электричества
Номер патента: 1422398
Опубликовано: 07.09.1988
МПК: H03K 19/094
Метки: защиты, мдп-интегральных, статического, схем, электричества
...представлена схема уст.ройства для защиты МДП-интегральных 15 :схем от статического электричества.Устройство содержит биполярные транзисторы 1, первый вывод 2 устройства, соединенный с эмиттерами транзисторов 1, второй выход 3 устройст ва, соединенный с базами транзисторов 1, выводы 4 коллекторов соответствую:щих транзисторов 1, дополнительный биполярный транзистор 5, эмиттер кото рого соединен с выводом 2 устройства, 25 а коллектор и база - с выводом 3 устройства. Устройство соединено с интегральной схемой 6. Каждый из защищаемых выводов 7 ИС соединен с од" ними из выводов 4. Вывод 8 подложки ЗО соединен со вторым выводом 3 устройства, а общая шина 9 ИС - с первым выводам 2 устройства.Устройство работает следующим об,разом. 35 При...
Четырехзначный повторитель
Номер патента: 1422399
Опубликовано: 07.09.1988
Автор: Виноградов
МПК: H03K 19/094
Метки: повторитель, четырехзначный
...шина 1 соединена с входами первого 7, второго 8 и пятого 11 инверто - 20Ров, выходы которых соединены соответственно с входами третьего 9, четвертого 10 и шестого 12 инверторов,выходы третьего 9 и шестого 12 инверторов соединены соответственно с 25истоком р-канального транзистора и систоком и-канального транзистора четвертого инвертора 10, выход которогосоединен с выходной шиной 6, истокир-канальных транзисторов первого 7 30и третьего 9 инверторов соединены спервой шиной 2 питания, истоки п-канальных транзисторов первого 7 и третьего 9 инверторов и исток р-канального транзистора второго инвертора 8соединены со второй шиной 3 питания,исток п-канального транзистора второгоинвертора 8 и истоки р-канальных транзисторов пятого 11 и шестого...
Контролируемый логический элемент
Номер патента: 1429312
Опубликовано: 07.10.1988
Автор: Карчевский
МПК: H03K 19/00, H03K 19/094
Метки: контролируемый, логический, элемент
...открытые транзисторы 9 и О, включенные параллельно, и транзисторы 11 и 14,5 включенные последовательно.При сигнале "0" на входе 1 и сигнале "1" на входе 2 состояние транзисторов будет следующим: транзис" торы 9, 11, 13, 16, 18 и 19 - открыты, а транзисторы 10, 12, 14, 15, 17 и 20 - закрыты. Поэтому, на выходе 3 будет сигнал "1", на выходе 4 - сигнал "0", на выходе 5 - сигнал "1". 15При сигнале "1" на входе 1 и сиг-, нале "О" на входе 2 соотояние транзисторов будет следующим: транзисторы 1 О, 12, 14, 15, 17 и 20 - открыты, . а транзисторы 9, 11, 13, 16, 18 и 19 - закрыты, Как и в двух предыдущих случаях, на выходе 5 будет сигнал И 11 , так как положительное напряжение поступает с шины 7 через открытые транзисторы 10, 12 и 14. 25 Формула...
Логический элемент исключающее или
Номер патента: 1429315
Опубликовано: 07.10.1988
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/094
Метки: исключающее, логический, элемент
...И,-НЕ.На чертеже представлена принципи 4 льная электрическая схема логического элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.Элемент содержит последовательно соединенные первый и второй р-транисторы 1 и 2, первый и-транзисторвторой и-транзистор 4 включен араллельно первому и-транзистору 3, сток первого р-транзистора 1 соеди,ен с шиной 5 питания, исток второго -транзистора 4 соединен с общей шийой 6, третий и четвертый р-транзисторы 7 и 8 соединены параллельно, третий р-транзистор 7, шестой р-транзистор 9 и третий и-транзистор 10 включены последовательно между шинойпитания и общей шиной 6, сток пятого р-транзистора 9 соединен с первой выходной шиной 11и через последовательноо соединенные четвертый и йятый и"транзисторы 12 и 13 с общей Ыиной 6, затворы...
Трехзначный мдп-элемент
Номер патента: 1431064
Опубликовано: 15.10.1988
Автор: Виноградов
МПК: H03K 19/094
Метки: мдп-элемент, трехзначный
...схема трехзначного МДП-элемента.Устройство содержит первую 1 и вторую 2 входные шины, первую 3 и вторую 4 шины питания, общую шину 5, выходную шину 6, с первого по пятый МДП-инверторы 7 - 11: первый инверор 7 - типа пМДП, второй инвертор- рМДП, третйй 9, четвертый 10 иятый 11 инверторы - типа КМДП, первая входная шина 1 соединена с входом первого инвертора 7, выход которого соединен с входом третьего ин 1 ертора 9, выход которого соединен , с входом четвертого инвертора 1 О, выод которого соединен с выходной шиной 6, вторая входная шина 2 соедине- На с входом второго инвертора 8, выод которого соединен с входом пятоо инвертора 11, выход которого сое-, динен с истоком и-канального транзисмора четвертого инвертора 1 О,...
Преобразователь уровня напряжения
Номер патента: 1466005
Опубликовано: 15.03.1989
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/094
Метки: уровня
...работает следующим образом,В статическом режиме преобразователь находится в одном из устойчивых состояний, при этом транзистор10 или 2 находится в проводящем состоянии, а соответствующий транзистор6 или 4 - в закрытом. Проводимостипоследовательно включенных транзисторов 11 и 1 5, 5 равны нулю, так ко",на их затворах установлены взаимно противоположные логические уровни.Таким обрезом, статическое состояниепреобразователя характеризуется отсутствием сквозных токов,Формирование на входных шинах 1и 16 (С и С) логических уровнейС = 1 С =: О, амплитуда которыхменьше, чем величина разности напряжений между шинами питания 9 и общей3, но превышает пороговое напряжение транзистора 2, обеспечивает егоперевод в проводящее состояние...
Преобразователь уровня напряжений на кмоп-транзисторах
Номер патента: 1471306
Опубликовано: 07.04.1989
Авторы: Аскалепов, Барановский
МПК: H03K 19/092, H03K 19/094
Метки: кмоп-транзисторах, напряжений, уровня
...а навходе инвертора 2 - "1",При изменении напряжения на входе15 с "1" на "0" транзистор 12 открывается, а транзистор 13 закрывается,удельная крутизна транзисторов 12 и13 выбирается значительно больше, чемкрутизна транзисторов 8 и 9, которыенеобходимы для удержания состояния"1" на затворах транзисторов 7 и 6,поэтому напряжение на затворе транзистора 6 достаточно быстро переключается в состояние "0", транзистор 6открывается, при этом транзистор 17 открывается, транзистор 16 закрывается,через время, определяемое задержкой инверторов 1 и 2, транзистор 4 открывается, а транзистор 5 закрывается, Напряжение на входе инвертора 1 удер-живается открытым транзистором 6, а на входе инвертора 2 - транзистором17,4 Работа преобразователя при измененип...
Динамический дешифратор на мдп-транзисторах
Номер патента: 1478321
Опубликовано: 07.05.1989
Авторы: Бочков, Земцовский, Однолько
МПК: H03K 19/094
Метки: дешифратор, динамический, мдп-транзисторах
...приходом на первую входную шину 2 логического нуля транзисторы 8 и 10 закрыьаются. В случае прихода логической единицы на одну из адресных шин через истоковый повторитель входного адресного транзистора заряжа- е ются затворы транзисторов 9 и 12, они открываются и обнуляется затвор транзистора 11, Входной сигнал второй входной шины не проходит на выходную шину.В случае, если напряжение на всех адресных шинах равно логическому нулю, то положительный сигнал второй входной шины проходит через открытый транзистор 11 на выходную шину, При этом открывается транзистор 13 и поддерживает потенциал общей шины на затворах транзисторов 9 и 12, препятствуя открыванию этих транзисторов, при Аормировании положительного сигнала на выходной шине из-за...
Логический элемент на мдп-транзисторах
Номер патента: 1480116
Опубликовано: 15.05.1989
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/094
Метки: логический, мдп-транзисторах, элемент
...2, На второйвыходной шине 13 реализуется функциядизьюнкции тех же сигналов У 2 = Х 1 ++ Х 2, На третьей выходной шине 14 реализуется функция сравнения УЗ= Х 1 Х 2 + Х 1 Х 2, а на четвертой выходной шине 15 - Функция отрицанияУ 4 = Х 1При подаче на входные шины набора0,0 первый 1, второй 2, третий 3,четвертый 4 и шестой 6 транзисторыпервого типа открыты, а первый 7,второй 8, третий 9 и четвертый 10транзисторы второго типа закрытыПри этом на всех выходных шинах12-15 устанавливается сигнал "1".При подаче на входные шины набора 1,1 все укаэанные транзисторыизменяют свое состояние проводимости на противоположное и на первой12, второй 13 и четвертой 15 выходных шинах устанавливается сигнал "0",а на третьей выходной шине 14 засчет открытого...
Элемент с тремя состояниями на кмдп-транзисторах
Номер патента: 1492467
Опубликовано: 07.07.1989
Автор: Аскалепов
МПК: H03K 19/094
Метки: кмдп-транзисторах, состояниями, тремя, элемент
...уровнем напряжения с общей точки 13 транзисторов 5 и 6 п-типа, так как второй транзистор 5 и-типа открыт сигналом высокого уровня с дополнительного выхода 14 элемента ИНЕ 1. В этом состоянии выходная клемма 12 устройства отключена от шины 10 питания и общей шины 11 и находится в состоянии с высоким выходным сопротивлением - в третьем состоянии.Когда управляющий сигнал, подаваемый на вторую входную клемму 8 устройства, соответствует логической "1", на дополнительном выходе 14 элемента И-НЕ 1 устанавливается сигнал низкого уровня, вторые транзисторы 3 и 5 обоих типов закрываются, а третий транзистор 6 и-тииа ири этом открыт и обеспечивает передачу напряжения с выхода 9 элемента И-НЕ "1 в общую точку 13. Таким образом, на затворы первых...
Ключевой элемент на мдп-транзисторах
Номер патента: 1497738
Опубликовано: 30.07.1989
Авторы: Громов, Игумнов, Масловский, Шишков
МПК: H03K 17/687, H03K 19/094
Метки: ключевой, мдп-транзисторах, элемент
...так и генсрд;ор импульсных илигармонических сигндлон, а также цифровой или аналоговый элементКонденсаторы 4 и 5 выполняют функцию запоминающего элемента, накапливающего заряд положительной полярностиПри отсутствии положительных сигналов на входных клеммах 6 и 7 Г 1 ЧП- транзисторы 2 и 3 по затворам здкрь 84ть, однако коЕесдтс 1 р, 45 ч розрсз ис тор 1 и прямосмс щеньс р и ир.ходы подтожк л с ток и 1 о 11 Г жк дисток перв го транзисорд 2 заряжаются до ндряжсния положитсп ной полярности сигдльной шины.11,При подаче нд вторую входную кемму 7 единичного сигндлд кон 1 еесдтор5 через второй транзистор 3 рдзряждется до потенциала общей шины 1 О,При возвращении второй входной клеммы7 н исходное состояние второй конденсатор 5 снова...
Инвертор
Номер патента: 1497740
Опубликовано: 30.07.1989
Авторы: Громов, Игумнов, Щербакова
МПК: H03K 19/094
Метки: инвертор
...к клемме 5. 11 одложки и истокиМДП-транзисторов 3 и 4 подключены кк общей шине, Исток МДП-транзистора2 подключен к стоку МДП-транзистораи к клемме 6,30Инвертор работает следующим обраэом.При входном сигнале логической единицы на клемме 5 МДП-транзисторы 3 и 4 открыты. Низкий (по модулю) 35 потенциал на затворе и подложке МДП- транзистора 2 поддерживает его закрытое состояние, В результате уровень выходного напряжения на клемме 6 равен нуп,.При входном сигнале логического . нуля на клемме 5 МДП-транзисторы 3 и 4 эакрьг ы, Если обозначить пороговое напряжение МДП-транзистора 1 как Ба МДП-транзистора 2 - У , то напря жение на истоке 1 ЩП-транзистора 1 запишем как Е- Уо а выходное напряжение на клемме 6 У,=ЕП о П о 1Поскольку к подложке...
Трехзначный универсальный элемент
Номер патента: 1499482
Опубликовано: 07.08.1989
Авторы: Горкунов, Мелихова, Шишкин
МПК: G06F 7/50, H03K 19/094
Метки: трехзначный, универсальный, элемент
...истоком нагрузочного и-транзистора инвертора 2 и заземле.ны, подложки р-транзисторов подключены к шине источника питания, подложки и-транзисторов заземлены, первый и второй настроечные входы второго двунаправленного ключа 8 и второй настроечный вход первого двунаправленного ключа 5 подключены соответственно к первому, второму и третьему настроечным входам 11 - 13 элемента.Элемент работает следующим образом..55Инверторы 2 - 4 и 7 формируют функ- ции, представленные в табл,1 (под номерами соответственно 1 - 4), Функ; ции "1" и "4" подаются на управляющие входы ключа 5, а функции "2" и "3" - на входы ключа 8, При этом открываются те КИОП-пары ключей, на затворах и-транзисторов которых подано напряжение, соответствующее логической...
Функциональный коммутатор на кмдп-транзисторах
Номер патента: 1506540
Опубликовано: 07.09.1989
Авторы: Комаров, Моторин, Теленков
МПК: H03K 17/687, H03K 19/094
Метки: кмдп-транзисторах, коммутатор, функциональный
...положительного питания, а истоки транзисторов и-типа - с общей шиной 16.Устройство работает следующим образом.На информационные входы 9 и 10 подаются синфазные или противофазные сигналы, которые определяют открытое или закрытое состояние транзисторов 5 10 15 20 25 30 35 40 45 50 5-8, которые играют роль ключей вцепях питания инверторов.Например, при подаче на входы 9 и10 кода 10 открыты транзисторы 6 и 7,а транзисторы 5 и 8 закрыты, что исключает сквозное протекание тока прилюбых комбинациях на шинах 11 и 12управления.Состояние выходных шин 13 и 14определяется сигналами на шинах управления. Если на шины 11 и 12 управления подан код 10, то на выходных шинах 13 и 14 сигналы также соответствуют логической "1" и логическому "0", так как...
Логический элемент
Номер патента: 1506542
Опубликовано: 07.09.1989
Авторы: Баранов, Белоусов, Герасимов, Григорьев, Кармазинский, Поплевин, Трошин
МПК: H03K 19/094
Метки: логический, элемент
...транзистора 4.Принцип действия логического элемента заключается в следующем. 45В статическом режиме на всех входах 8 поддерюзвается напряжение логического "0". При этом все входные транзисторы 1 и 9 закрыты и благодаря открытым нагрузочным транзисторам 5 и 10 на выходе 3 и второмвходе 13 управляюшего элемента 11поддерживается напряжение логической"1". Поскольку вход инвертора 7подключен к выходу 3 элемента, то цавыходе инвертора 7 и первом входе 12элемента 11 поддерживается напряжение логического "О". Благодаря этомуна выходе элемента 11 и затворе форсрующего транзистора 4 попдерживае гся напряжение логической "1" и транзистор 4 закрыт.Тахим образом, в статическом режиме отсутствует протекание тока, следовательно, схема не потребляет...
Устройство преобразования уровней сигналов на кмдп транзисторах
Номер патента: 1506543
Опубликовано: 07.09.1989
Автор: Ручин
МПК: H03K 17/687, H03K 19/094
Метки: кмдп, преобразования, сигналов, транзисторах, уровней
...20 устанавливается напряжение, совпадающее с напряжением на шине 22 питанияЗакрывается транзистор 7, открывается транзистор 16, В узле, образованном стоками транзисторов 7, 16, устанавливается уровень напряжения, совпадающий с напряжением на шине 23. Этот уровень напряжения открывает транзисторы 4, 2, 8 и закрывает транзисторы 13, 18, 11. Через открытьп транзистор 2 в узле, обра - зованном стоками транзисторов 1, 17, 2 и затвором транзистора 3, устанавливается исходный уровень напряжения, совпадающий с напряжением на шине 22 питания, который закрывает транзистор 3Уровень напряжения, установившийся в узле, образованном стоками транзисторов 3, 4, 12, 13, сохраняется благодаря открытому транзистору 4. Напряжение в узле, образованном...
Преобразователь уровней сигналов на мдп-транзисторах
Номер патента: 1538246
Опубликовано: 23.01.1990
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/00, H03K 19/094
Метки: мдп-транзисторах, сигналов, уровней
...или в дополнительном коде с выходов 19 и 20 КМДП-инверторов.В исходном состоянии узлы 17 и 20 имеют высокий потенциал, а узлы 18 и 19 - низкий. Соответственно открыты пятый 5, седьмой 7, а также второй 2 и четвертый 4 транзисторы,Входного напрякения, подаваемого на входную шину 15, достаточно для отпускания первого 9 дополняющего транзистора. Второй 10 дополняющий транзистор при этом надежно заперт. Потенциал узла 17 начинает уменьшаться, цто ведет в дальнейшем к отпира" нию третьего 3, шестого 6 и восьмого 8 транзисторов. Поскольку второй 2 транзистор на этом этапе хорошо открыт, отпирание шестого 6 транзистора к повышению потенциала узла 18, Далее четвертый 4 транзистор закрывается, а четвертый дополняющий 12 транзистор...
Мультиплексор
Номер патента: 1538248
Опубликовано: 23.01.1990
Авторы: Авгуль, Дадыкин, Егоров, Костеневич
МПК: H03K 19/094
Метки: мультиплексор
...43 и 45), а седьмая 10 1 и восьмая 11 настроечные шины мультиплексора соединены соответственно с рервым и вторым входами четвертого элемента 2-2 ИЛИИ-НЕ 21 (затворы транзисторов 50 и 52).Выход первого элемента НЕ 15 (сток транзистора 23) соединен с четвертыми входами первого 18, второго 19, третьего 20 и четвертого 21 элементов 2-2 ИЛИИ-НЕ (соответственно затворы транзисторов 32, 39, 46 и 53).Выход второго элемента НЕ 16 (сток транзистора 26) соединен с пятыми входами первого 18 и третьего 20 элементов 2-2 ИЛИИ-НЕ (соответственно затворы транзисторов 34 и 47).Выход третьего элемента НЕ 17 (сток транзистора 28) соединен с шестыми входами первого 18 и второго 19 элементов 2-2 ИЛИИ-НЕ (соответственно затворы транзисторов 33 и...
Преобразователь уровней
Номер патента: 1539991
Опубликовано: 30.01.1990
Авторы: Громов, Игумнов, Костюнин
МПК: H03K 19/0175, H03K 19/094
Метки: уровней
...или же с общей шиной устройства (заземлены).Поскольку к стоку и затвору МДП- транзистора 2 приложено напряжението напряжение на его истоке будет равно Е-Ч,.Аналогичным образом получается, что при закрытом МДП-транзисторе 1 напряжение на истоке МДП-,транзистора 3 равно ЕЧ а на истоке МДП-транзистора 1 (выходной клемме) имеет место (отрицательное) напряжение ло" гической единицы Чр Е - 3 Ч, . Таким образом, величина Чопределяется параметрами МДП"транзисторов (и их количеством). Поскольку при этом раз"55 ница в напряжениях на выводах конденсатора 6 примерно равна Чо, то до этого напряжения он и заряжается. При открытом МДП-транзисторе между выходной клеммой и общей шиной появляется напряжение логическогоонуля Чьы)( Чд ( плюс нд ВыходнОЙ...
Мдп-инвертор
Номер патента: 1539993
Опубликовано: 30.01.1990
Автор: Игумнов
МПК: H03K 19/094
Метки: мдп-инвертор
...могут быть соединены со своими истоками или подключены к общей шине. МДП-транзисторы 1 и 3 являются. управляемыми и выполняют свои обычные функции активных элементов, а МДП-транзисторы 2 и 4- нагруэочными и выполняют функции резисторов. МДП-транзисторы 1 и 2 образуют основной, а МДП-транзисторы 3 и 4 - дополнительный инвертор.При отрицательном напряжении (логическая единица) на входной клемме 7 МДП-транэисторы 1 и 3 открыты. Напряжения на выходе основного (клемма 8) 45 и дополнительного инверторов практически равны нулю. При этом через диод 5 заряжается конденсатор 6 от источника питания до напряжения, близкого50При нулевом напряжении на клемме 7 (логический нуль) МДП-транзисторы 1 и 3 закрыты. Напряжения на истоках...
Выходное устройство с тремя состояниями на кмдп транзисторах
Номер патента: 1539994
Опубликовано: 30.01.1990
МПК: H03K 19/094
Метки: выходное, кмдп, состояниями, транзисторах, тремя
...заряжаться от шины 10 питания, и на выходе 8 устройства Формируется сигнал "1". 6На первом этапе переключения бла" годаря наличию элемента 13 задержки сигналы на входах 15 и 17 стробируемого блока 16 сравнения не успевают измениться, что обеспечивает начало сраЬатывания логических элементов И-НЕ 5 и ИЛИ-НЕ 4. Величина задержки элемента 13 задержки выбирается примерно равной времени Формирования сигнала на выходе 8 устройства на заданном уровне напряжения, например на уровне порогового напряжения транзисторов. В дальнейшем сигналы на входах 15 и 17 стробируемого блока сравнения изменяются синфазно, что гарантирует завершение процесса переключения,При наличии единичных сигналов на этих входах состояние строЬируемого блока 16 сравнения не...
Формирователь импульсов на мдп-транзисторах
Номер патента: 1539995
Опубликовано: 30.01.1990
Авторы: Ахмеджанов, Гафаров, Ковалдин, Подопригора, Сеничкин
МПК: H03K 19/094
Метки: импульсов, мдп-транзисторах, формирователь
...каскада 1 с тремя состояниями закрыты. Выходная шина 9 устройства на10 5 15399ходится при этом в третьем состоянии.Переключение выходной шины 9 устройства из одного логического сос 5тояния в другое производится эасчет перехода через промежуточноесреднее значение, когда логическийблок 8 обеспечивает гретье состояние.Влок 3 управления совместно сблоком 2 восстановления уровней служит для подготовки переключениявыходной шины 9 устройства, Времяпереключения, т.е. время перезарядаэквивалентного конденсатора 23, пропорционально перепаду напряжений навыходной шине 9 устройства при переходе из одного логического состоянияв другое, который примерно равен 20напряжению питания.Принцип действия устройства основан на том, чтобы во время, при...
Логический элемент с тремя состояниями на комплементарных мдп-транзисторах
Номер патента: 1562967
Опубликовано: 07.05.1990
Авторы: Габсалямов, Лашевский, Цветков, Шейдин
МПК: H03K 19/094
Метки: комплементарных, логический, мдп-транзисторах, состояниями, тремя, элемент
...р-типа первого инвертора открыт, а транзистор 8 и-типа закрыт, Транзистор 4 р-типа второго инвертора закрыт, а транзистор 5 п-типа открыт, транзистор 6 р-типа закрыт. На затвор транзистора 9 р-типа поступает1Лог. 1 через транзистор 7 р-типа, а на затвор транзистора О и-типа поступает "Лог. 0" от общей шины через транзистор 5 п-типа, Транзисторы 9 и 10 закрыты и на выходной шине 12 устанавливается "третье состояние" независимо от вида сигнала на информационной шине 1, Рабочее состояние элемента представляется двумя режимами: режим предзаряда и режим передачи.В режиме предзаряда на первую и вторую управляющие шины 14 и 15 подаются сигналы "Лог. 1", а на информационную шину 1 - сигнал "Лог. 0". Тогда транзисторы 2, 5 и 8 открыты,...
Формирователь импульсов на мдп-транзисторах
Номер патента: 1569973
Опубликовано: 07.06.1990
МПК: H03K 19/08, H03K 19/094
Метки: импульсов, мдп-транзисторах, формирователь
...2 в), при этом нагрузочный транзистор 2 закрывается по затвору, а на подложке транзистора 2 формируется спад сигнала и устанавливается потенциал общей шины 13Фиксация подложки нагрузочного транзистора 2 наиболее отрицательным потенциалом схемы повышает надежность ра" боты устройства в целом.Фронт сигнала с входной шины 9 через элемент 8 задержки фронта передается на затвор актйбн;зг, тряязи тора 1. Активный тран"истер 1 вклю, чается, и на выходной шине, 10 форируется спад импульса. Поскольку отпирание транзистора 1 происходит позднее, с задержкой, определяемой эле ментом 8 задержки, р-и-переход подложка - исток транзистора 2 остается запертым и при формировании спада импульса на шине 11.В данном случае обеспечена последовательность...
Устройство преобразования уровней на кмдп-транзисторах
Номер патента: 1580548
Опубликовано: 23.07.1990
Автор: Ручин
МПК: H03K 19/094
Метки: кмдп-транзисторах, преобразования, уровней
...установившееся под воздействием уровня напряжения на входе 25, совпадающего с напряжением на шине 23 опорного напряжения. При этом напряжения в узлах следующие: в узле 26, образованном стоками транзисторов 1,2 и 17 и затвором транзистора 3, уровень напряжения совпадает с напряжением в первой шине 21 питания, в узле 27, образованном стоками транзисторов 9,10,11 и затвором транзистора 12, уровень напряжения совпадает с напряжением на второй шине 22 питания, в узле 28, образованном стоками тран 48 6зисторов 3,4,12,)3 н затворами транзисторов 5, 14 1 и 10, уровень напряжения совпадает с напряжением на первой шине питания 21, в узле 29, образованном стоками транзисторов 5 и 14, затворами транзисторов 6 и 5, выходом 19, уровень...