Преобразователь уровней напряжения на дополняющих мдп транзисторах

Номер патента: 1129739

Авторы: Барановский, Проворов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХШЗММРПНЕПИКРЕСПУБЛИК 3(50 Н 03 К 19/094 ТЕНИЯ САНИЕ мч седател К АВТ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Авторское свидетельство СССР В 818015, кл. Н 03 К 19/09, 1979.2. Авторское свидетельство ССР В 790330, кл. Н 03 К 19/02, 1979 .(прототип)(54)(57) ПРЕОБРАЗОВАТЕЛЬ УРОВНЕЙ НАПРЯЖЕНИЯ НА ДОПОЛНЯИМЦИХ 1 ЩП-ТРАНЗИСТОРАХ, содержащий четыре инверто- . ра, включенных между общей шиной иФшиной питания, и восемь транзисторов, выходы первого и второго инверторов соответственно подключены к входам третьего и четвертого инверторов, выходы которых соответственно подключены к затворам первого и второго транзисторов с каналами р-типа, входы первого и второго инверторов соот- ветственно подключены к затворам,БО 1129739 А третьего и четвертого транзисторов с каналами р-типа, исток и затвор соответственно пятого и шестого транзисторов с каналами п-типа подключены к входу, затвор пятого транзистора подключен к второй шине питания, сток - к входу первого инвертора, о т л и ч а ю щ и й с я тем, что, с целью увеличения быстродействия и упрощения, истоки первого и второго транзисторов подключены к первой шине питания, стоки - к истокам соответственно седьмого и восьмого транзисторов с каналами р-типа, стоки которых соответственно подключены к входам первого и второго инверторов, затворы - к затворам соответственно четвертого и третьего1 транзисторов, истоки которых подключены к первой шине питания, а стоки - к входам соответственно первого и второго инверторов, исток шестого транзистора подключен к общей шине, а сток - к входу второго инвертора.1 11297Изобретение относится к электро/нике и вычислительной технике и может быть использовано для согласования 11 Л схем с интегральными схемами на МДП-транзисторах.Известно устройство согласования511 Л схем с МДП интегральными схемами, выполненное на дополняющих МДПтранзисторах и содержащее входнойтранзистор, первый, второй и третийинверторы 11 .Недостатком указанного устройстваявляется большая потребляемая мощность и низкое быстродействие.15Наиболее близким по техническойсущности к предложенному является преобразователь уровней напряжения на дополняющих МДП-транзисторах, содержащий четыре инвертора, включенных20 между общей шиной и первой шиной питания, выходы первого и второго инверторов соответственно подключены к входам третьего и четвертого инверторов, выходы которых соответственно подключены к затворам первого и второго транзисторов с каналами р-типа, входы первого и второго инверторов соответственно подключены к затворам третьего и четвертого транзисторов с каналами р-типа, ис 30 ток и затвор соответственно пятого и шестого транзисторов с каналами и-типа подключены к входу, затвор пятого транзистора подключен к вто- . рой шине питания сток - к входу З 5 первого.инвертора, сток шестого транзистора подключен к входу второго инвертора, истоки третьего и четвертого транзисторов подключены к первой шине питания и истокам седьмого и восьмого транзисторов с каналами р-типа, стоки которых соответственно подключены к истокам шестого и пятого транзисторов, затворы соответственно подключены к стокам второго и первого транзисторов, истоки которых соответственно подключены к стокам девятого и десятого транзисторов с каналами п-типа, затворы соответствейно подключены к затворам 50 одиннадцатого и двенадцатого транзисторов, истоки которых подключены к первой шине питания, а стоки соответственно подключены к стокам второго и первого транзисторов, истоки 55 которых соответственно подключены к входам первого и второго инверторов 21,39 2Недостатком известного быстродействующего преобразователя уровней напряжения на дополняющих МДП-транзисторах является низкое быстродействие и сложность.Цель изобретения - увеличение быстродействия и упрощение,Поставленная цель достигается тем, что в преобразователе уровней напряжения на дополняющих ЩП-транзисторах, содержащем четыре инвертора, включенных между общей шиной и первой шиной питания, и восемь транзисторов, выходы первого и второго инверторов соответственно подключены квходам третьего и четвертого инверторов, выходы которых соответственно подключены к затворам первого и второго транзисторов с каналами р-типа, входы первого и второго инверторов соответственно подключены к затворам третьего и четвертого транзисторов с каналами р-типа, исток и затвор соответственно пятого и шестого тран - эисторов с каналами и-типа подключены к входу, затвор пятого транзистора подключен к второй шине питания, сток - к входу первого инвертора, истоки первого и второго транзисторов подключены к первой шине питания, стоки - к истокам соответственноседьмого и восьмого транзисторов с каналами р-типа, стоки которых соответственно подключены к входам первого и второго инверторов, затворив к затворам соответственно четвертого и третьего транзисторов, истоки которых подключены к первой шине питания, а стоки вко входам соответственно первого и второго инверторов, исток шестого транзистора подключен к общей шине, а сток - к входу второгоинвертора,На чертеже представлена принципиаЛьная схема преобразователя уровней напряжения на дополняющих МДП- транзисторах,Преобразователь уровней напряжения на дополняющих МДП-транзисторах содержит четыре инвертора.1-4, включенных между общей шиной и первойшиной питания 5, выходы. первого ивторого инверторов 1 и 2 соответст-.венно подключены к входам третьегои четвертого инверторов 3 и 4, выходы которых соответственно подключены к затворам первого и второго транзисторов б и 7 с каналами р-типа, входы первого и второго инвертоСоставитель А. ЯновРедактор К, Волощук Техред С.Мигунова Корректор Н. КорольПодписное Заказ 9465/45 Тираж 861ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб , д, 4/5 Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 3 1.1 29 ров 1 и 2 соответственно подключены к затворам третьего и четвертого транзисторов 8 и 9 с каналами р-типа, исток и затвор соответственно пятого и .шестого транзисторов 10 и 11 сканалами п-типа подключены к входу 12, затвор пятого транзистора 10 подключен к второй шине питания 13, сток - к входу первого инвертора 1, истоки первого и второго транзисторов 6 и 7 10 подключены к первой шине питания 5, стоки - к истокам соответственно седьмого и восьмого транзисторов 14 и 15 с каналами р-типа, стоки которыхсоответственно подключены к входам 15 первогои второго инвертора 1 и 2, затворы - к затворам соответственно четвер,уого и третьего транзисторов 9 и 8, истоки которых подключены к первой шине питания 5, а стоки - 20 к входам соответственно первого и второго инверторов 1 и 2, исток шестого транзистора 11 подключен к общей .шине, а сток - к входу второго инвертора 2, Прямой и инверсный вы ходные сигналы снимаются с входов соответственно первого и второго инверторов 1 и 2.Преобразователь работает следующим образом. 30В исходном состоянии напряжение. на входе 12 соответствует уровню "1", Тогда транзисторы 11, 14 .и 9 открыты, а транзисторы 15 и 8 закрыты по затвору, транзистор .10 по истоку,35 .напряжение иа входе инвертора 1 соответствует "1", а на входе .инвертора 2 "0". Соответственно открыт транзистори закрыт транзистор 6. При изменении напряжения на входе 12 с "1" на "0" транзистор 11 закрывается, а транзистор 10 открывается. Удельная 739 4крутизна транзисторов 10 и 11 выбирается значительно большей, чем транзисторов 8 и 9, которые необходимы для удержания статического состояния "1" на входе соответствующего инвертора, поэтому напряжение на входе инвертора 1 достаточно быстро переключается в состояние "0", открывая транзисторы 15 и 8. После переключеиия напряжения на входе инвертора 2 в состояние "1" через время, определяемое задержкой инверторов 2 и 4, закрывается транзистор 7 и состояние "1" на входе инвертора 2 удерживается благодаря открытому транзистору 8. Транзистор 6 открывается после переключения напряжения в состояние 0 на входе первого инвертора 1 .через время,определяемое задержкой инверторов 1 и 3. Подбором размеров нагрузочных транзисторов 15, 7, 14 и 6, не ухудшая быстродействия пары каскадно включенных инверторов, можно сделать время переключения на входе одного из инверторов от момента переключения на входе другого инвертора меньше, чем время задержки пары каскадно включенных инверторов. При этом транзистор 14 закрывается раньше, чем открывается транзистор 6;Работа преобразователя при изменении напряжения на его входной шине с "О" на "1" происходит аналогичным образом. Технико-экономический эффект предложенного преобразователя уровней заключается в увеличении быстродействия и упрощении, что позволяет увеличить производительность и упростить устройства, построенные с его использованием.

Смотреть

Заявка

3627721, 26.07.1983

ПРЕДПРИЯТИЕ ПЯ Ю-9270

БАРАНОВСКИЙ ДМИТРИЙ МОИСЕЕВИЧ, ПРОВОРОВ СЕРГЕЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03K 19/094

Метки: дополняющих, мдп, транзисторах, уровней

Опубликовано: 15.12.1984

Код ссылки

<a href="https://patents.su/3-1129739-preobrazovatel-urovnejj-napryazheniya-na-dopolnyayushhikh-mdp-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь уровней напряжения на дополняющих мдп транзисторах</a>

Похожие патенты