Цифровой интегратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 328482
Авторы: Алексеенко, Антонишкис, Глухов, Еремин, Макаревич, Маковий, Мышл
Текст
О П И С А Н И Е 328482ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистицеских РеспубликЗависимое от авт. свидетельстваЗаявлено ЗО.Х.1970 ( 149398518-24) 1 хл. 6 06 1,02 с присоединением заявкиКомитет оо делам изобретений и отирыти ори Совете Министров СССРритет Опубликовано 02.11.1972. БюллетеньД 1 х 681.332.64(088.8) Дат опубликования описания 27.111.1972 Авторыизобретения А лексеенко, А. А. Антонишкис, В, Н. Глухов, С, А. Еремин,А. Н. Маковий, О. Б, Макаревич и В, Н, Мышляев Заявител лг е 0 Дл 1 л ф ЦИФРОВ НТЕГРАТ Изобретение относится к области вычислительной техники и может быть использовано для построения цифровых интегрирующих машин параллельного и последовательного типов. 5В известных цифровых интеграторах, содержащих сумматоры для получения подынтегральной функции и остатка интеграла, регистры подыптегральной функции ц остатка интеграла, множительное устройство и схему 10 выделения приращения и восстановления остатка интеграла, имеет место ограниченность их функциональных возможностей. Такие интеграторы не могут выполнять функций следящего интегратора. Дополнение же цифро вого интегратора следящим интегратором усложняет арифметическое устройство последовательной цифровой интегрирующей машины, которое, в этом случае, работает то как цифровой, то как следящий интегратор. По 20 этой же причине усложняется универсальный решающий блок параллельной цифровой интегрирующей машины.Простые универсальные решающие блоки, способные выполнять функции и цифрового, ц 25 следящего интеграторов, необходимы для построения параллельной цифровой интегрирующей машины в виде однородной цифровой интегрирующей структуры, состоящей из таких блоков и элементов коммутации. Одно родные цифровые интегрирующие структуры представляют новое перспективное направление в развитии цифровых интегрирующих машин, так как способность цзмененця схемы соединения универсальных решающих блоков путем перестройки элементов коммутации существенно увеличивает надежность ц функциональные возможности параллельной цифровой интегрирующей машины.Однако применение не одного, а двух типов решающих блоков (цифрового ц следягцего интеграторов) снижает технологичность их изготовления, увеличивает стоимость цифровых интегрирующих машин и расходы по цх эксплуатации. Это становится особенно существенным при изготовлении решающих блоков на основе больших интегральных схем, каждая цз которых содержит целыц решающий блок, так как подготовка ц налаживание производства каждого нового типа схемы является довольно трудоемким и дорогостоящим процессом.Предлагаемый цифровой интегратор позволяет расширить его функциональные возможности без существенного усложнения схемы, упростить арифметическое устройство последовательных цифровых интегрирующих машин и универсальных решающих блоков параллельных цифровых интегрирующих машин. для чего в интегратор введены коммута55 60 65 тор ц схема блокировки знака, вход которой соединен с выходом регистра остатка интеграла, а выход - с одним из входов сумматора для получения остатка интеграла с олпим из входов коммутатора. Другой вхол коммутатора соединен с выходом множительного устройства, а выход коммутатора соединен с одним из входов схемы выделения при ращения ц восстановления остатка, при этом третий вход коммутатора и второй вход схемы блокировки знака связаны с входом управления указанным коммутагором и схемой блокировки знака.На чертеже представлена блок-схема цифрового интегратора. Цифровой интегратор содержит сумматор 1 для получения подынтегральной функции, который имеет два входа и один выход. Один из входов - вход 2 приращений подыцтегральной функции, а другой вход соелццец с выходом регистра 8 подьштегральной функции, вход которого соединен с выходом сум- матора лля получения подьштегралыюй функции. Кроме того, выход сумматора связан с одним пз входов множительного устройства 4, другой вход которого - вход 6 приращений независимой переменой,Выход множительного устройства связан с одним пз двух входов сумматора 6 для получения остатка интеграла, с одним из трех входов коммутатора 7 и с одним из трех входов схемы 8 выделения прпращешгя и восстановления остатка интеграла.Выход сумматора 6 для получения осгатка интеграла соединен со вторым входом схемы выделения приращения и восстановления остатка интеграла, третий вход которого соединен с выходом коммутатора,Второй вход сумматора б для получения остатка интеграла и второй вход коммутатора связаны с выходом схемы 9 блокировки знака, один из двух входов которой через регистр 10 остатка интеграла связан с выхолом 11 остатка интеграла схемы выделения приращения и восстановления остатка интеграла, причем эта схема имеет один выход - выход 12 приращения интеграла. Второй вход схемы блокировки знака и третий вход коммутатора связаны со входом 13 управления коммутатора и схемы блокировки знака,Назначение введенных в цифровой интегратор новых элементов - схемы блокировки знака и коммутатора - заключается в следующем:- схема блокировки знака в зависимости от управляющего сигнала на входе 18 либо пропускает без изменения поступающее ца ее вход число, либо блокирует перелачу знака этого числа, записывая на листе знакового разряда логический нуль;- коммутатор в зависимости от управляющего сигнала ца входе 18 пропускает сигнал 10 15 20 25 30 35 40 45 50 ца вход схемы 8 либо число с выхода множительного устройства, либо число с выхода схемы блокировки знака.Для выполнения цифрового интегрирования ца вход управления коммутатора и схемы блокировки знака подается такой сигнал, при котором содержимое регистра остатка интеграла проходит без изменения через схему блокировки знака, а коммутатор пропускает содержимое регистра остатка интеграла ца вход схемы 8. При этом коммутатор и схема блокировки знака не влияют на выполнение цифрового интегрирования, которое осуществляется обычным образом.Для выполнения функций следящего интегратора на вход управления коммутатора и схемы блокировки знака подается такой сигнал, при котором коммутатор пропускает на вход схемы 8 число с выхода множительного устройства, а схема 9 осуществляет блокировку знака числа, подаваемого на ее вход. При выполнении функций следящего интегратора регистр не используется, а на вход схемы блокировки знака подается напряжение, соответствующее логической единице. При этом с выхода схемы 9 ца вход сумматора б поступает число 0,111111. На вход 2 подаются приращения функции, а ца выходе множительного устройства образуется произведение текущего зцачеция функции и приращения независимой переменной.Если число, поступающее с выхода множительного устройства, отлично от нуля, то знак результата сложения числа 0,111111 с этим числом па сумматоре 6 будет всегда противоположен знаку последнего. Поскольку коммутатор пропускает число с выхода множительного устройства, это число поступает на схему 8 по двум выходам, что и означает формальное совпадение знаков слагаемых. Благодаря этому схема 8 осуществляет выделение переполнений так, как это необходимо для реализации функций следящего интегратора,Таким образом, введение в цифровой интегратор двух простых схем - коммутатора и схемы блокировки знака - позволяет устройству реализовать функции цифрового интегратора и функции следящего интегратора. Предмет изобретения Цифровой интегратор, содержащий регистр подынтегральной функции, вход которого соединен с выходом сумматора подынтегральной функции, а выход - со входом сумматора подынтегральцой функции, множительное устройство, входом подключенное к сумматору подыцтсгральцой функции, а выходом - к сумматору лля получения остатка интеграла и к схеме вылеления приращения ц восстановления остатка, второй вход которой соединен с выходом сумматора для получения остатка ццтеграла, а выход - со входом регистра остатка интеграла, отличаоаийся тем, что, с328482 Составитель В. ОрловаТсхред 3, Тараненко Редактор А. Батыгин Корректор Н. Шевченко Заказ 664,6 И,д Ьоо 175 Тираж 448 ПодписноеЦ 11 ИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4,5 Типография, пр. Сапунова, 2 целью расширения его функциональных возможностей, в него введены коммутатор, выходом подключенный к схеме выделения приращения и восстановления остатка, и схема блокировки знака, выходом подключенная к сумматору для получения остатка интеграла и к коммутатору, а первым входом к регистру остатка интеграла, вторые входы схемы блокировки знака и коммутатора подключены к входной шине управления, третий вход ком мутатора соединен с выходом множительногоустройства
СмотретьЗаявка
1493985
А. Г. Алексеенко, А. А. Антонишкис, В. Н. Глухов, С. А. Еремин, А. Н. Маковий, О. Б. Макаревич, В. Н. Мышл
МПК / Метки
МПК: G06J 1/02
Метки: интегратор, цифровой
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/3-328482-cifrovojj-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой интегратор</a>
Предыдущий патент: Устройство для моделирования механических дифференциалов
Следующий патент: Измеритель временных интервалов
Случайный патент: Электролизер для получения высокодисперсных порошков металлов