Вычислительное устройство

Номер патента: 291216

Авторы: Баев, Макаревич, Пудзенков, Ченко

ZIP архив

Текст

О П И С А Н И Е 2926ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Са 1 оз Советских Социалистических РеспубликЗависимое от авт. свидетельства Лев Заявлено 07.1 Ъ.1969 ( 1318867/18-2.ЧПК 6 061 1 рисоединением заявки М -Комитет па делам зобретеннй и открытий при Совете Министров СССРПриор ит убликовано 6.1,1971, Бюллетень М 3 та опубликования описания ЗЛ.197 УД 1 681.332.64 (088.8 Авторыизобрете Б. Макаревич, Б. М, Баев, Н. А. Пудзенков Таганрогский радиотехнический институт вите ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙС 07 НОСНТСЯ К ВЫЧИСЛЦ- мер к цифровым ин- (ЦИМ), когда необрешении заляч, ьные устройства, сорования, множительры, регистры, формцах црц сравнцтель ействии процесс ин ИСЬ ТОЛЬКО ПОСЛСЛО цства 1 СЛЕНВ предложенном вычислительном устройстве принцип взаимодействия интеграторов является параллельно-последовательным, интегрирование ц суммирование нсквантовых 1 триращений интегралов развернуто во времеаи и в пространстве.Повышение быстродействия прелложешюго устройства ц упрощение его конструкццц достигнуты благодаря тому, что выходы запомина 1 ощсго устройства (ЗУ) соединены со входами множительных устройств и параллельных блоков интегрирования, одни выходы которых соединены со входами зяпомцнаюцтего устройства, а другие - со вхолаьми множительных устройств. Выходы последних соединены со входами сумматора неквантовь 1 х,приращений, выход которого соединен со входом сумматора частичной суммы н суммы некван - м1 ЧР 1 , -т 11. -- О А р " у, - :1, Хрг приращение перемен овация на 1-охт шаге квантованноной ттнтсг)мрешения; Данное изобретениетельной технике, напритегрирующим машинамхолима непрерывность вИзвестны вычислителдержащие блоки цнтегрицые устройства, сумматорователи приращений.В известных устройстно небольшом их быстротсгрсировация может весвательно. товых прцращенцй. Выхол сумматора сослнцен со вхоламц формирователя приращений ц клапана, вторые вхолы которых соед 1 гцены с выхолямц устройства управления, выход клапана соединен со вхолом регистра остатков, лругой вход которого соелпнец с выходом зяпоминаошего устройства. Вцхол регистра остатков соелцнец со вторыхт входом сумматора частцчноц суммы ц суммы неквянтовых приращений.Алгоритм вьпшслцтсльного устро" прц реализации про:тейшего метода ч 1 ного интегрирования имеет вцл: 7(1+1) = Р, 11 . х 1 т 1-,- ОХд 1р =.1 е ОХд 1 - остаток интеграла функции 1-ом швгс решения.ххХс 1 г+1) - ква)нтованное приращение иснтеграла функции Хс) ца 1 с+1) шаге решения;,1 сцг - кзацтозанцое приращение функции/ Ю цдшаге решения; Р=1, 2, , и - число одновременно производимых,операций интегрирования.На чертеже приведено предлагаемое Вычислительное устройство.Блок интегрирования 1 вычисляет 130)ос значение подынтсгральной функции на какдом шаге интегрирования. Его работа основана на одцох из методов численного ицтегрц 11013 ацц 51. э,г 5 ЦИ.)1 с предлокецны Вычислительным устройством наибслее удобны ЗУ, ПОЗЗОЛЯЮЩИЕ СЧснтЬВатЬ В ПОСЛЕДОВатЕЛЬсЮМ коле информацию одцозрсмецно для всех бло- КОБ. В 31 Ч 1 СЛИТСЛ 1 ИОХ уСтрОйетВЕ, црЕДНаЗ- исенном только для решения систем линейных алгебраических уравнений, интегрирующий блок не нужен. В эгом случае постояцс ные коэффициенты доступаот из ЗУ непосредственно 13 х 1 ноките,нные уст)эойстВд с .Ф 01 эми)ОВ 1 тель П 1)и 1 эяцеций3 ылсл 5 ет цз окончательной суммы слагаемых урдзце 11 И 51, ПОСТУЦс 11ЩСИ Нс 1 Е 0 ВХОД В ЛОСЛСД 0132- тельцом коде,:екоторос число старших разрядов кдк приращение функции пли цезацси мои сремсццой.1(лапан 4 юл действием сигналов у;рд- ЛЕНП 51, НОС Г сцдОНИК но ВХОЛХс 5, ц 1)оцсесис С."Г 13 ЯРСГИСТР ОСТс 1 ТКОВ Чс 1 СТИЧЦЫС СУ.Ы, с 1 Тс 1 КЖС остатки функций цлц независимых перемеццы.х по окончании суммровация слагаемых урдвцеая,Регистр остатков 6 принимает, хранит и выдаст частичцье суммы слагаемых урдзцс.- ПИЙ, с 1 ТВКЖС ОСТДТКЦ фУНКЦИ Н ПСЗс)13 ИСИ 11 Х переменных.Информдц 1 я из ЗУ з вычислителыц)с устройство по входам 7- - 9 поступает нд какл )х ШаГЕ 1 ЕРЕД КаКД 1 э 31 Этстцо 1 ИНТСРИ 1 ЭОсНи 1, а по )ходх 10 - только перел цсрвымп э,янами.Формирователь рцращенийоткрыт сигналом цз УУ ЦИ;1 ца входе 11 только цд последних этапах каждого шага иГге р ровдция, начиная с момецта поязлсцця цд 31 хс):с сумматс;эа 12 сгдршцх разрялоз сумм цскшитоватНых приращений всех слагаемых у;)д- тени 51, подлежащих формированию, как:рцращенцс функции илц,незавц:пмой цс)емсц- ,5 ОИ. 1 Х Х 10 ХСНТу цаЧдгс ПЕ 1)БО 0 ЭТс 11 с ИНТС- Р)ОВЯния 11)01)хИ 1)0)с 1 тель с) сно 32 здкРы.вается.1(лд,пян 4, управ,15 сх 1.ц сигпало Пд )хс)- де 5, закрыт голько тс отрезки Бремени, (огдд открыг формирователь приращении 7.В ОЛ(ОКН 1 БЬ 1 ИСДИТСЛЬ,сГО ССТ)ОйСТ:32 пс 1)сд каждым э д;10) ц цтегрп 013 дц ц с) входу 7 из ЗУ оступак)т подыцтегрдльцыс с 1)ункцц, выч)слсц с цд прельЛуисе цдг интсгрировантя, а по Входу 8 - приращения подынтегральц х функций. С выхода блоков 1 новые значения полыцтсгральцых функций в последовдтельн м кодс поступакт Г Б мцокительное устройство . Одновременнопо входу 9 Б эти устройства поступают прцрацтеция независимых персмснц х.Неквантозанные:ри;эащения слагаемых сВЫХОЛс) ХНОКИТЕЛНЫХ УСТ 1)0 СТ 13 ПОСТ; ПЯЮТ 1 О сд Входы 1 с сусх)дторд 14.Остаток функци или нездвисцмой ;)е 1)емецюй на первых этапах интегрирования ц Ча СТИЧ 12СУ 1 Х 12 ЦД БССХ ОСТ с 1 ЛЬНЫХ ЭТа и ДХ 13 последовательном коде цостуцак)т с выхода 15 15 регистра 6 на вход сумматора 12. Одцовреэенцс) на второй вход суммдторд 12 с Выхода сумматора 14 в последовательном коле:остуЦает СУХМЯ ГЭ) ПЦ 1, НСК 13 стнтовгЦН,.Х П)ЭИ 1)сЦЕ;ий.Ня Бссх этапах интегрцрозацп, кромеПОСЛСЛНИХ, С БЬХОЛ; С) 1 Мс)Т 01)ст 12 ЧСТИЧ:1 дя с у ) м д в и 0 с л ед 0 3 а т ел ы3 и 0 д е ч е 11 е з,о т к 1) 1 э- тьй клапан 4 поступает в регистр 6.На последних эта;дх интегрирования оцРЕДЕЛЕНсця ЧаСтЬ РВЗР 5 ДО 3 ЦОСЛСДОятЕЛЬЦО- ГО Кода С 1 МсМЫ иЭ;Рс 1 ЦЕНИЦ 13 ССХ СЛЯГВЕМЫХ урдзпения системы сыхода сумматора 12 посту;аст через,открытый клапан 4 в регистр 6 3 Кс 1 ЧССТ 13 Е ОСТсТкс ф 1 НКЦИ И ИЛИ НС.Зд БИС И- зп мой переменной ца ддццом шаге. Оставшиесястаэнп 1 с 1123115 ды кола посУчс 1т 13 фо)э.НРОБдтсль приращения , огк)ыаюццйс к момецгу их постцлсци 51 сигналох пз УУ ЦИ,).Приращение с)эуцкцц цлц независимой 3сремснной с выхода 16 формцроздтеля , а цх остаток с (выхода 17 регистра остатков 6 ;сресылаются Б ЗУ лля хранения.С Быхоло 3 18 б;оков 1 Бычислеци 51 ПОД 1.1 нт с Г р д Г ь н О и ф мц 1( ц и и НО 13 ы с 3 и д ч е ц и 51 и 0 Л ЬП 1- ТСГРс)ЛЬЫХ фмнкпгиц ПОСЛЕ КажДО 0 ЭТацс ;Гс рирования перссцлаютс Б ЗУ 19.Предмет изобретенияВычислительное устрсшство цифровой ццтс рцрун)щей мдаисцы, содержащее за;юмицак)шее устройство, блоки интегрирования, множительное устройство, сумматоры, регистр остатков, клапаны, формирователи, т.иссаС)и(ЕЕЕс тСМ, ЧтО, С ЦСЛЫО СГО УЦРОЩЕНЦЯ и увелцчсня оыстродейстзия, ыходы запоминаюшсго устройства соединены со входами м южитсльных устройст и параллельных блокоз ин гегрцровдция, одни выходы которы.; сседицсцы со Входдмц запоминающего устройства, д Другие - со входами множительных усгройст 3, Выходы которых соединсцы со зхолдмц сумматора цскздцпзых 1;эцрашецй, выход которого соединен со Входом суммато- ) с 1 с 2 СТсЧ Ной СУ МЫ Н С МЫ ЦЕКЗ 2 ЦТОВЫХ приращений, зьход которого соединен со 1)хс) с)и формирователя прцрацений и клана д, 3 Орые Бн)лы которых соединены с выхолдмц устройства у:1;)двле:Пя, Выход клдца.г 10 екгнг, л, - 5 Ргггггеггагг ггасн,:. 1 дТгк"араго фгг, г. ирод Пазнт о и;гг,:ггое гн Заказ 1 И 11 11 на соединен со вкодом регистра остатков, другой в.;од которого соединен с выкодом ваноминагошсго устройства, выкод регистра-гОстатков соединен СО ВТО 1)ым В.од 01 смматора насти 1 нОи с 1 м.1 ы и с 131 мы неквантОВык прираШений.

Смотреть

Заявка

1318867

Таганрогский радиотехнический институт

О. Б. Макаревич, Б. М. Баев, Н. А. Пудзенков, О. Н. ченко

МПК / Метки

МПК: G06F 7/64, G06J 1/02

Метки: вычислительное

Опубликовано: 01.01.1971

Код ссылки

<a href="https://patents.su/3-291216-vychislitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Вычислительное устройство</a>

Похожие патенты