Преобразователь двоичных кодов угла и дальности в двоично десятичные коды
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1432782
Авторы: Киселев, Кондратьев
Текст
СОВЕТСКИХЛИСТИЧЕСНИБЛИН 1)4 Н ОЗМ 7/ ОПИСАНИЕ ИЭОБРЕТЕНИ Ц.ч к вычисличено для ГОСУД РСТВЕННЫЙ КОМИТЕТ ССС ЯЕ АМ ИЗОБРЕТЕНИЙ И ОТКРЫТИ А ВТОРСНОМУ СВИДБТЕЛЬСТ(56) Авторское свидетельство СССРУ 1078422, кл. Н 03 М 7/12, 1983Авторское свидетельство СССРВ 993243, кл Н 03 М 7/12, 198(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНЫХ КОДОВУГЛА И ДАЛЬНОСТИ В ДВОИЧНО-ДЕСЯТИЧНКОИ(57) Изобретение относитсятельной технике и предназна преобразования двоичных параллельных или числоимпульсных кодов угла с постоянным масштабом и дальности с переменным масштабом в двоично-десятичные коды градусов и километров соответственно. Цель изобретения - расширение класса решаемых задач преобразователем эа счет обеспечения дополнительной воэможности преобразования в двоично-десятичные коды двоичного парал лельного или число-импульсного кода дальности с переменным масштабом и, двоичного число-импульсного кода угла .с постоянным масштабом. Преобразователь содержит двоичный счетчик 1,1432782 Фиг Корректор В, Ром о аказ 5464 Тираж 929 одпис твенно-полиграфическое предприятие, г. Ужгород, ул. Проектная роиз Составитель А.Зоринактор М.Бланар Техред И,Верес ВНИИПИ Государственного комит по делам изобретений н отк3035, Москва, Ж, Раушская н тиид, 4/51432782 двоичпо-десятичный счетчик 2, сумматор 3 и блок 4 управления. Новым впреобразователе является то, что онсодержит формирователь 5 тетрады,формирователь 6 эквивалента, четыреэлемента ИЛИ с первого 7 по четвертый10, пять элементов И с первого 11 поИзобретение относится к вычислительной технике и предназначено дляпреобразования двоичных параллельныхили число-импульсных кодов , угла спостоянным масштабом и дальности спеременным масштабом в двоично-десятичные коды градусов и километров со;ответственно и может быть использовано при построении специализированного 10цифрового вычислителя (СЦВ) устройст,ва отображения информации (УОИ) сложной информационной системы типа метеорадиолокатора (МРЛ).Цель изобретения - расширение 15класса решаемых задач за счет обеспечения дополнительной возможности преобразования в двоично-десятичный коддвоичного параллельного или число-им-. пульсного кода дальности с перемен ным масштабом и двоичного число-им" пульсного кода угла с постоянныммасштабом.На фиг.1 - 4 изображены Функциональные схемы преобразователя, блока 25 управления, Формирователя тетрады,и формирователя эквивалента, соответственноДана табл.1 истинности Формирования начального двухтетрадного двоич но-десятичного кода на входах второго счетчика по сигналам, вырабатываемьж сумматором. Дана табл.2 выполняемых преобразователем операций преобразования с их описанием.35Преобразователь (фиг.1) содержит двоичный счетчик 1, двоично-десятичный счетчик 2, сумматор 3, блок 4 уп" равления, Формирователь 5 тетрады, формирователь 6 эквивалента, первый40 7, второй 8, третий 9 и четвертый 10 элементы ИЛИ, пять элементов И с перпятый 15 и первый 16 и второй 17 элементы НЕ. Преобразователь может бытьиспользован при построении специализированного цифрового вычислителяустройства отображения информациисложной информационнай системы типа .метеорадиолокатсра, 3 з.п. Ф-лы,4 ил., 2 табл. вого 11 по пятый 15, первый 16 и второй 17 элементы НЕ, входы 18 и 19 первого и второго старших разрядов и входы 20 младших двоичного параллельного кода, вход 21 знака двоичного число"импульсного кода угла, входы 22 двоичного эквивалента младшего разряда двоичного кода дальности, входы 23 и 24 первого и второго разрядов кода операции преобразования соответственно, вход 25 установки, вход 26 двоичного число-импульсного кода угла или дальности, вход 27 тактовый, выход 28 переполнения, выход 29 первого и выход 30 второго разрядов сумматора 3 и выходы 31, 32, 34 и 35 блока 4 с первого по пятый соответственно,Блок 4 (Фиг2)управления содержит первый 36, второй 37 и третий .38 элементы И, элемент ИЛИ-НЕ 39, элемент НЕ 40, семь элементов И-НЕ с первого 41 по седьмой 47 соответственно, элемент ИЛИ 48 и первый 49 и второй 50 триггеры.Формирователь 5 тетрады (фиг.3) содержит первый 51 и второй 52 сумматоры, коммутатор 53, регистр 54, элемент НЕ 55, элемент И 56, элемент И-НЕ 57, первый 58, второй 59 и третий 60 элементы ИЛИ. Формирователь 6 эквивалента (фиг,4) содержит пять элементов И с первого 61 по пятый 65, первый 66 и второй 67 элементы НЕ, триггер 68 и четыре элемента ИЛИ с первого 69 по четвертый 72,В СЦВ УОИ системы типа МРЛ двоичл лные коды сс и 0 имеют разрядности П+2 и П=10, связь между азимутом ь и ко(2) К 1,2 На временной оси И 25, И 26 и И 27 расположены так, что каждый Й 25 совпадает с одним из И 27 и не совпадает ,ни с одним из И 26, представляющих собой при П 23 =и П 24 = 0 ЧИКзнак которого определяется сигналой пг = к,С учетом принятых обозначений и связей (1) и (2) работу предлагаемого преобразователя можно описать55 следующим образом,На устройство поступают сигналы П 23 и П 24 кода операции дом о можно охарактеризовать соотношениями1м=90,.к =90Ы, 21:- 590 (гф+ оо +о );с,г,сж д л(1 ),О связь между дальностью Р и кодом Р " выражениями Предлагаемый преобразователь выполнен для и1 О на элементной базе.последовательностные схемы которой,счетчики 1 и 2, триггеры 49, 50, 68и регистр 54, имеют активными положи.тельный фронт сигналов (т.е. переходы сигналов из "О" в "1"), действующих на их счетных (суммирующих и вычитающих) и тактовьх входах.Обозначим на входах и выходах преобразователя (фиг.1 " 4) и его сос"тавных частей через П, Ф, И (или И)и Ч соответственно потенциальные сигналы, коды, импульсы положительной(или отрицательной полярности) и чис;35ло импульсов так, что после каждой иээтих букв стоит номер входа преобразователя (например, П 18, Ф 20, И 26 и Ч 26 означаютсигнал "О" или на входе 18, код на входе 20, импуль 40сы положительной полярности на входе 26 и число импульсов на входе 26 за время. выполнения операции преобразования соответственно) или выхода его .узла(например, И 31, И 32, ИЗЗ, И 34 и И 35означают импульсы на выходах 31, 32,33, 34 и 35 блока 4 соответственно),либо номер самого узла (например, Ф 1и Й означают выходной код и импульспереполнения на вычитание отрицатель.", Я ной полярности счетчика 1 соответственно). 4У = У 1 У 2 = П 23 П 24 (3) " сигналы П 18, П 19 и П 21 старших разрядов двоичного кода угла П 18 = Ы , независимо от У; П 19 = Ы независимо от У; П 21 = Мпри У 2=П 24=0, (4)сигналы двоичного кода Ф 20, опреде" ляемого при П 24 = 1 формулойФго = й 23 Р ч П 23 о, (5) импульсы И 26 двоичного число-импульсл ного кода ЧИК Р или ЧИК(гдеЫ сЧ о Ыо,), число которых при П 24 = 0 равноЧ 26 = 2 (П 23 фР Ч П 237 ) (6)сигналы кода Ф 22, определяющего коэффициент К и код КЛФ 22 = К = К =К; 2 (7)"-тактовые импульсы И 27 и импульсы установки И 25.1При использовании преобразователяв УОИ МРЛ код Ф 20 поступает от формирователя ортогональных координат маркера, соответствующих координатнойсистеме индикатора УОИ, сигналы П 18и П 19 при П 24 = 1 от формирователяортогональных координат маркера, апри П 24 = 0 от ЦПК, сигнал П 21 и импульсы И 26 от ЦПК, код Ф 22 от клавиатуры управления УОИ, а сигналы П 23,П 24 и импульсы Г 25 и И 27 от устройст"ва синхронизации,Перед выполнением очередной операции в памяти преобразователя содер жится результат выполнения предыдущей операции преобразования, на входах преобразователя установлены исходные сигналы и коды, определенные согласно выражений (3), (4), (5)и (7), а на входах счетчика 2 установлены сигналы двоично-десятичного кода для сотен и десятков согласно табл. истинности и для единиц "0000", 1432782Сигналы сотен и десятков на входах счетчика Я формируются по сигналам П 28,П 29 и ПЗО сумматора З,вырабатываемйм по значению знакового (нулевого) разряда ЭО = П 61 = П 21 П 23 П 24 кода:.3 = Ф 6 и сигналам П 11 = П 18 П 23, П 12 = П 19 е П 23.С приходом И 25 триггер 68 и регистр 54 устанавливаются в "0", счет- О чики 1 и 2 устанавливаются в начальное состояние согласно табл.2, а триггеры 49 и 50 устанавливаются в "0" только при П 24 = 1 (при П 24 = 0 триггеры 49 и 50 фиксированно установлены в ), причем счетчик 1 устанавливается в "0" по ИЗ = П 24И 25 или загружается кодом Ф 20 по ЙЗ 2 = П 24 Ч И 25.ееПосле окончания И 25 преобразователь выполняет операцию преобразова- ,20 ния согласно табл.2. В процессе выполнения операции преобразования на выходах 33 - 35 блока 4 вырабатывают-, ся последовательности импульсов ИЗЗ, И 34 и И 35, число импульсов в каждой 25 из которых определяется выражениями55ЧЗЗ - "Ч 38 = П 24 1 + П 24 2 Ф 20;Ч 34 = Ч 46 = П 24 Ч 26;Ч 55 = Ч 47 = Ч 45 - 023 еп П(Ч 45/0) 30еп , (Ч 45/256)1;Ч 45 = Ч 43 Ч Ч 46 = (ЧЗЗ - П 24 хх 1)Ч Ч 34 (8)35 где еп 1 ( ) - означает операцию вы",деления целой части числа заключенноГО В СкобКИ (.)еИ выражениях (8) слагаемое П 24 1 40 обусловлено корректирующим импульсами И 42, а число Ч 43 определяется выражениемЧ 23 = 2 П 24 Ф 20 = 2 П 24 (П 23 хл л 45х ОЧП 23 Ки ), (9), определяющим число Ч 43 импульсов И 43 ЧИК Ф 20 при П 24 = 1.При П 24 = 1 импульсы И 24 и И 43 вырабатываются следующим образом.50При П 24 = 1 по И 25 запрещается прохождение И 27 через элемент 36, формирующий И 36 = И 25 4 И 27, а триггеры 49 и 50 устанавливаются в "0". Состоянием "0" триггер 49 запрещает ра боту элемента 43 и разрешает работу элемента 42, В этой связи по первому И 36, следующему после окончания И 25,элемент 42 формирует корректирующий импульс И 42, после окончания которого триггер 49 устанавливается в "1", запрещает работу элемента 42 и разрешает работу элемента 43. Последний при единичном состоянии триггера 49 и нулевом состоянии триггера 50 по каЖ- дому И 36 формирует И 43, который через элемент 38 проходит в виде импульса ИЗЗ на вычитающий вход счетчика 1, После окончания каждого ИЗЗ = И 424 И 43 содержимое счетчика 1 уменьшается на "1". Поэтому в процессе формирования ИЗЗ обязательно вырабатывается импульс И 1 переполнения на вычитание счетчика 1, после окончания которого триггер 50 устанавливается в "1" и запрещает работу элемента 43.Корректирующий импульс И 42 является импульсом проверки на "0" содержимого счетчика 1, поскольку в этом случае по ИЗЗ = Й 42 формируется И 1 и ни одного И 43 не вырабатывается,В процессе выполнения любой из.че" тырех операций (табл.2) импульсы И 35 являются импульсами двоично-десятичного числоимпульсного кода при П 23 = = О, совпадающими с импульсам 4 и двоич" ного число-импульсного кода Р, а при П 23 = 1, отличающимися от, двоичного число"импульсного кода угла Ы при П 24 = 1 или угла ) при П 24 = 0 на количество импульсов.Ч 45 - Ч 35 = еи с (Ч 45/8)- еи с (Ч 45/256). В этой связи при П 23 = 1 формиро" вание И 35 производится с помощью запрещения сигналом П 44 элемента 44 каждого восьмого импульса И 45 эа исключением каждого 256 импульса И 45, Это обусловлено тем, что при п = О вес младшего разряда двоичного кода Ы 000 О(или) равен 604,= 90 /25 6 а вес младшего разряда четвертой (младшей) тетрады ддвоично-десятичного кода выбран равным (йм)д л. = 60,1, При ы = 90 чик ое и чик(ы , представляют собой последовательности импульсов с числами импульсов 1024 и 900 соответственно.1Поскольку 1024 - 900 = 241024/8 - 024/256, то преобразоваА Лние ЧИК Ы в ЧИК сС,.д осуществляется согласно третьей формуле выражений (8), 1432782По И 35 триггер 68 функционирует как одноразрядный счетчик ч вырабатывает сигнал П 68.По сигналам П 21, П 23, П 24, П 68 и коду Ф 22 формирователь 6 вырабатывает в дополнительном двоичном коде ОК 1 К 2 КЗК 4 П 68при П 23 = 0;000010 при П 21==0 и П 23 = 1; лФб=Э=ЭОЭ 132 ЭЗЭ 435= 111110 приП 21 = 1 П 23Ф1, П 24=0 (10) экнивалент одного импульса двоичнодесятичного число-импульсного кода,представляемого последовательностьюИ 35. 20Следует заметить, что при П 23 =формирование И 35 производится иэ импульсов И 45 двоичного число-импульс"ного кода угла путем запрещения прохождения через элемент 47 сигналом 25П 44 при П 24 = 0 каждого восьмого изИ 45 за исключением каждого 256, апри П 24 = 1 запрещением соответствующего одного из И 45 из каждых восьмиза исключением соответствующих 256, 30поскольку содержимое счетчика 1 впервом случае изменяется от "00"л лдо ) , а во втором случае - от оСдо "11".По И 35 и Фб = Э работу формирона 35теля 5 удобно описывать с использованием целочисленной арифметики,На вход первого слагаемого сумматора 51 поступает код/А = ЭО (0110) Ч ЭО (1010)=40=ЭО бч ЭО 1 О,числа "6" или "10", а на входы первого слагаемого и вход переноса сумматора 52 поступают сигналы значащихразрядов кода Фб, соответствующих ныражениям 31 Э 23334 + ОООЭ 5 при П 23 = 0; 1 = 000 припри П 24=1;лв= 1111 при П 24=0,П 23=1, П 21=0Перед поступлением кажцого Й 35 элементы 56 - 58 вырабатывают сигналыП 56 = П 57 П 58; П 57 = ЭО ч П 51, П 58 = ЭО ч П 52,(14) а сумматоры 51 и 52 и коммутатор 53 вырабатывают кодыФ 51 = 30П 51 (б+Ф 52)ЧП 51 (Ф 52- - 1 ОЯ ч 30П 52 Ф (10 +Ф 52) ч Г 52 хх 9;Ф 52 = ЭОЭ +Ф 54 ЧЭО П 52 (Ф 54 - - 3) Ч П 52 (-);Ф 53 = П 56 Ф 51 Ч П 56 Ф 52, (15) где П 51 и П 52 - сигналы переполненийсумматоров 51 и 52соотнетственно;Ф(10+Ф 52) - код Ф 51 при ЭО П 52=1; Ф 54 - код, вырабатываемый регистром 54,В процессе функционирования узлы51-58 формирователя 5 образуют двоично-десятичный ренерсивный накапливающий сумматор, в регистр 54 которогопо окончании каждого И 35 заноситсякод Ф 53 (третья формула выражений15), а при переполнении этого сумматора н "+" (или "-") вырабатываетсясигнал П 57=0 (или П 58=0).По И 35 и сигналу П 57=0 (или П 58=0)элемент 59 (или 60) вырабатывает импульс И 59 (или Й 60 ) переполнения в"+" (или "-") формиронателя 5. Каждый И 59 (или И 60) имеет вес 1 км приП 23=0 и,1 при П 23= и после егоокончания в регистр 54 заносится кодлФ 52-10 (или 91, а содержимое счетчика2 увеличивается ( или уменьшается ) на11Окончание каждой операции преоб разов ания определяется при П 24=0 оконч анием подачи на преобразователь по следов а тель но с ти И 2 6 двоичного ЧИКл л(П 23 0 ЧП 23 у ), а при П 24=1 окончанием формирования послелдовательностиЙ 43 двоичного ЧИК (П 23 11 Ч П 23 ои )отмечаемым формированием Й 1, переключающим триггер 50 в "1". На этом выполнение операции преобразования заканчивается, а следующая операция начинается с приходом очередного Й 25.После окончания операции преобра-,л лзовалния двоичного кода ( или Ыили Р с выходов счетчика 2 и формиро 1432782 10вателя 5 снимается четырехтетрадныйУ л двоинно-десятичный код се(или (6)А А, вес единицы четвертой тетрады которого равен 0,1 или 0,1 км,6 Кроме того, после преобразования двоичного кода 0 выход пятого разрядал кода фб=Э несет информацию о пятой тетраде "ОЭ 5035" двоично-десятичного кода (Р), , соответствующей 0,00 или 10 0,05 км, формула изобретения1. Преобразователь двоичных кодов угла и дальности в двоично-десятичные коды, содержащий двоичный счетчик, двоично-десятичный счетчик, сумматор и блок управления, о т л и ч а ю - щ н й с я тем, что, с целью расшире ния класса решаемых задач за счетпреобразования в двоично-десятичный код двоичного параллельного или число-жчпульсного кода дальности с переменным масштабом и двоичного число-импульс ного кода угла с постоянным масштабом в него введены формирователь тетрады, ,формирователь эквивалента, четыре элемента ИЛИ, пять элементов И и два эле мента НЕ, причем первые входы первого З 0 и второго элементов И соединены с входами соответственно первого и второго старших разрядов двоичного параллельного кода преобразователя, входы остальных разрядов которогопод" ключены к информационному входу двоич 35ного счетчика, вход знака двоичногочисло-импульсного кода угла преобра" зователя соединен с первым управляющим вхоДом формирователя эквивалента, 40 второй и третий управляющие входы которого соединены с .первым и вторым управляющими входами блока управления и с входами первого и второго разрядов кода операции преобразова- теля соответственно, вход первогоразряда кода операции подключен к . вторым входам первого и второго элеентов И, выходы которых соединены с ходами первого слагаемого сумматора, ход логического нуля преобразователя одключен к входу второго слагаемого сумматора, к входу первого и второго разрядов первой тетрады двоично-десятичного счетчика и к входам всех разрядов третьей тетрады двоично-десятичного счетчика, выход переполнения сумматора соединен с первыми входами первого и второго элементов ИЛИ, выход первого разряда сумматора соединен с первыми входами третьего и четвертого элементов И и соединен черезпервый элемент НЕ с первым входом пятого элемента И, выход второго разряда сумматора подключен к вторым входам третьего и пятого элементов И Ичерез второй элемент НЕ соединен свторым входом четвертого элемента И,вход третьего разряда первой тетрадыи входы второго и третьего разрядоввторой тетрады двоично"десятичногосчетчика подключены к выходу первогоэлемента ИЛИ, выход второго элементаИЛИ подключен к входу четвертого разряда первой тетрады двоично-десятичного счетчика, входы первого и четвертого разрядов второй тетрады которого соединены соответственно с выходами третьего и четвертого элементов ИЛИ, выход третьего элемента Иподключен к второму входу первого элемента ИЛИ и к первому входу четверто".го элемента ИЛИ, выход четвертогоэлемента И подключен к второму входувторого элемента ИЛИи к первому вхо-.ду третьего элемента ИЛИ, выход пято-.го элемента И подключен к вторым входам третьего и четвертого элементовИЛИ, кодовый вхоц формирователя эквивалента подключен к входу двоичногокода эквивалента младшего разряда кода дальности преобразователя, входустановки преобразователя подключенк входам установки двоично-десятично".го счетчика, Формирователя тетрады,формирователя эквивалента и входу запуска блока управления, первый и второй импульсные входы которого соединены соответственно с входом двоичного число-импульсного кода угла иг Фдальности и с тактовым входом преобразователя, кодовый выход и выход импульса переполнения двоичного счетчика соединены соответственно с кодовымвходом и входом установки блока уп-равления, кодовый выход формирователяэквивалента подключен к кодовому входу Формирователя тетрады и являетсявыходом дополнительного двоичного кода эквивалента веса одного импульсадвоично-десятичного число-импульсногокода, выход знакового разряда выходаформирователя эквивалента соединен свходом переноса сукиатора, первыйвторой, третий и четвертый выходы блока управления соединены соответственно с входом установки в "0", входомустановки в начальное состояние, входом вычитания и входом суммирования двоичного счетчика, пятый выход блока управления соединен с входамидво 5 ично-десятичных число-импульсных входов формирователей эквивалента и тетрады, выходы переполнения на суммирование и вычитание формирователя тетрады соединены соответственно с суммирующим и вычитающим входами двоично-десятичного счетчика, кодовые выходы двоично-десятичного счетчика и формирователь тетрады и выход младшего разряда выхода формирователя эк вивалента являются информационными выходами преобразователя, выходом им" пульса конца преобразования которого является импульс переполнения на вы". читание двоичного счетчика. 202. Преобразователь по п.1, о т - л и ч а ю щ и й с я тем, что блок управления содержит три элемента И, элемент ИЛИ-НЕ, элемент НЕ, элемент ИЛИ. семь элементов И-НЕ и два тригге ра, входы установки в "О" которых со единены с первыми входами элемента ИЛИ-НЕ, элемента ИЛИ и первого эле-. мента И и входом запуска блока управ" ления, входы двух младших разрядов кодового входа которого соединены соответственно с первым и вторым вхо" дами второго элемента И, выход которого соединен с первым входом первого элемента И-НЕ, остальные входы которого соединены с входами старшихЭ 5 разрядов кодового входа блока управления, инверсный и прямой выходы пер. вого триггера соединены с первыми входами соответственно второго и 40 третьего элементов И-НЕ, первый управляющий вход блока управления подключен к первому входу четвертого элемента И-НЕ, входы с второго по четвертый которого соединены соответственно с выходом первого элемента И-НЕ, с входом младшего иэ группы старших разрядов кодового входа блока управления и с выходом второго элемента И, выход первого элемента И подключен к вторым входам второго и50 третьего элементов И-НЕ, выход второго элемента И-НЕ соединен с тактовым, . входом первого триггера и с первым входом третьего элемента И, инверсный выход второго триггера подключен к 55 третьему входу третьего элемента И-НЕ, выход которого соединен с вторымвходом третьего элемента И и с первым входом пятого элемента И-НЕ, второй вход которого подключен к выходу шестого элемента И-НЕ, выход пятого элемента И-НЕ подключен к первому входу седьмого элемента И-НЕ, второй вход которого соединен с выходом четвертого элемента И-НЕ, вход логической единицы блока управления соединен с Р-входами триггеров, входы установки в "1" которых соединены с.вторым входом элемента ИЛИ-НЕ, входом элемента НЕ и вторым управляющим входом блока управления, первый импульсный вход которого соединен с первым входом шестого элемента И-НЕ, выход элемента НЕ подключен к вторым входам элемента ИЛИ и шестого элемента И-НЕ, второй вход первого элемента И и тактовый вход второго триггера соединены соответственно с вторым импульсным входом и входом установки блока управления, выходы с первого по пятый блока управления соединены с выходамн соответственно элемента ИЛИ-НЕ, элемента ИЛИ, третьего элемента И, шестого элемента И-НЕ и седьмого элемента И-НЕ.3, Преобразователь по и. 1, о тл и ч а ю щ и й с я тем, что,формирователь тетрады содержит.два сумматора, коммутатор, регистр, элемент НЕ, элемент И, элемент И-НЕ и три элемента ИЛИ, причем первый вход первого элемента ИЛИ соединен с первым входом элемента И-. НЕ, выходом элемента НЕ и входом второго разряда первого слагаемого первого сумматора, выход переполнения которого соединен с вторым входом элемента И-НЕ, вход зна-, кового разряда кодового входа формирователя тетрады подключен к входу элемента НЕ и входу первого старшего разряда первого слагаемого первого сумматора, входы третьего и четвертого разрядов первого слагаемого которого соединены с входами соответственно логической единицы и нуля форми-, рователя тетрады, вход логического нуля которого соединен с входом переноса первого сумматора, кодовый выход которого соединен с первым кодовым входом коммутатора, второй кодовый вход которого соединен с кодовым входом второго слагаемого первого сумматора и кодовым выходом второго сумматора, выход переполнения которого соединен с вторым входом первого эле- мента ИЛИ, входы значащих разрядов1432782 Двоично-десятичный код, град. Код ФЗ десятки1 сотни 1 р гр Зр Др Зр Д,П 28 П 29 ПЗО "0" "0" П 7 ПО П 9 П 7 П 7 П 10 0 О 0 О О 0 О 0 О О О 0 0 1 О О 0 О 1 0 О 1 О 1 О О 0 О 1 1 О О 0 0 1 1 ОО 1 О О 1 1 1 1 0 0 О 0 1 1 О 1 1 0 кодового входа Формирователя тетрады подключены к входам соответствующих разрядов первого слагаемого и входупереноса второго сумматора, кодовый вход второго слагаемого которого под" ключен к кодовому выходу регистра, являющемуся кодовым выходом формирователя тетрады, суммирующим и вычитаювыходами переполнения которого 1 Овляются выходы соответственно второго и третьего элементов ИЛИ, вход установки в "О" регистра подключен к установочному входу формирователя тетрады, вход двоично-десятичного число мпульсного кода которого подключен К тактовому входу регистра и первымходом второго и третьего элементаИ, кодовый,рыход коммутатора подключен к кодовому входу регистра, вы О ход элемента И-НЕ соединен с вторым входом второго элемента ИЛИ и первым 9 ходом элемента И, выход которого подКлючен к управляющему входу коммутатоа, второй вход элемента И соединен с выходом первого элемента ИЛИ и вторым входом третьего элемента ИЛИ.4, Преобразователь по п. 1, о тл и ч а ю щ и й с я тем, что формирователь эквивалента содержит пять элементов И, два элемента НЕ, триггер и четыре элемента ИЛИ, причем вход знака двоичного число-импульсного кода угла формирователя эквивалента соеди 35 ен с первым входом первого элемента И, второй вход которого соединен с выходом первого элемента 11 Е, вход которого соединен с входом второго разряда кода операции формирователя, вход первого разряда кода операции которого соединен с третьим входом первого элемента И, выход которого соединен с первыми входами с первого псГ третий элементов ИЛИ, вторые входы которых соединены с выходами соответственно с второго по четвертый элементов И, первые входы которых соединены с первым входом пятого элемента И и выходом второго элемента НЕ, вход которого соединен с входом первого разряда кода операции формирователя и первым входом четвертого элемента ИЛИ, входы соответствующих разрядов двоичного эквивалента младшего разряда двоичного кода дальности соединены соответственно с вторым входом второго элемента И, вторым входом третьего элемента 1, вторым входом четвертого элемента И и вторым входом пятого элемента И, третий вход пятого элемента И соединен с прямым выходом триггера, тактовый вход которого соединен с двоично.десятичным число- импульсным входом формирователя, установочный вход которого соединен с входом установки в "О" триггера, кодовым;.восходом формирователя поразрядно являются соответственно выходы первого элемента И, первого элемента ИЛИ, второго элемента ИЛИ, третьего элемента ИЛИ, четвертого элемента ИЛИ и пятого элемента И.Таблица 14327825 16 Га блица 2 Начальное состояние Выполняемая операция П 23 П 24 0 0 00 00 0Ф 20=3 ОО 1 О ОО ( ЗбО П 28+80 П 29+90 ПЗО )1 Ф 20=о (180 П 29+90ПЗО)1Код опе рации счетчика счетчика 2 и Формирователя 5 Ф 22=К, ЧИК В=И 261 - ф"(Р) дЪ 22=К, В в (Э)д д
СмотретьЗаявка
4229169, 13.04.1987
ПРЕДПРИЯТИЕ ПЯ В-8150, ГОРЬКОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. А. А. ЖДАНОВА
КИСЕЛЕВ ЕВГЕНИЙ ФЕДОРОВИЧ, КОНДРАТЬЕВ ВЯЧЕСЛАВ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03M 7/12
Метки: дальности, двоично, двоичных, десятичные, кодов, коды, угла
Опубликовано: 23.10.1988
Код ссылки
<a href="https://patents.su/11-1432782-preobrazovatel-dvoichnykh-kodov-ugla-i-dalnosti-v-dvoichno-desyatichnye-kody.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичных кодов угла и дальности в двоично десятичные коды</a>
Предыдущий патент: Декодирующее устройство
Следующий патент: Устройство для формирования остатка по произвольному модулю от числа
Случайный патент: Двухкоординатный отметчик дефектов