Устройство передачи цифровых сигналов с гальваническим разделением

Номер патента: 1372612

Авторы: Гриншпун, Исаченко, Комаров

ZIP архив

Текст

ОЮЗ СОВЕТСКИХОЦИАЛИСТИЧЕСКИХ СПУБЛИК 91 151 4 Н 03 К 17/7 ИСАНИЕ ИЗОБРЕТЕН У(21 (22 (46 (72 ОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ТОРСКОМУ СВИДЕТЕЛ(56) Авторское свидетельство СССР У 445153, кл. Н 03 К 17/78, 1974.Авторское свидетельство СССР Иф 839058, кл. Н 03 К 17/78, 1981.(54) УСТРОЙСТВО ПЕРЕДАЧИ ЦИФРОВЫХ СИГНАЛОВ С ГАЛЬВАНИЧЕСКИМ РАЗДЕЛЕНИЕМ (57) Изобретение относится к импульсной технике и может быть использовано при организации гальванически разделенной линии связи. Цель иэобретения - повышение помехоустойчивости - достигается за счет обеспечения неизменности выходного сигнала при сбоях (помехах) в линии связи одного из оптронов. Устройство содержит транзисторы 1 и 2 оптроны 3 и 4, инвертор 5, резисторы 6 и 7, усилители в формирователи 8 и 9. КЯ-триггер 10, входную шину 11, шины 12 и 13 питания, выходную шину 14. Кроме того, устройство содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 и элемент 16 индикации. Помехоустойчивость предложенного устройства выше, чем у известных. Кроме того, предложенное устройство обладает более широкими функциональными возможностями, чем известные, за счет обе-спечения контроля правильности его работы. 1 з.п, ф-лы, 1 ил .5 10 15 20 25 30 35 40 45 50 55 Изобретение относится к импульсной технике и может быть использовано при органиэации гальванически разделенной линии связиЦель изобретения - повышение помехоустойчивости эа счет обеспечения неизменности выходного сигнала при сбоях (помехах) в линии связи одного из оптронов.На чертеже представлена схема устройства передачи цифровых сигналов с гальваническим разделением.Устройство передачи цифровых сигналов с гальваническим разделением содержит первый 1 и второй 2 транзисторы, первый 3 и второй 4 оптроны, инвертор 5, первый 6 и второй 7 резисторы, первый 8 и второй 9 усилители-формирователи, КЯ-триггер 10, причем входная шина 11 подключена к входу инвертора 5, эмиттер первого транзистора 1 соединен с первым выводом первого резистора 6 и через входную цепь первого оптрона 3 с коллектором первого транзистора 1 и эмиттером второго транзистора 2, который через входную цепь второго оптрона 4 подключен к первому выводу второго резистора 7 и коллектору второго транзистора 2, база которого соединена с выходом инвертора 5, вход которого подключен к базе первого транзистора 1, вторые выводы первого 6 и второго 7 резисторов соответственно соединены с первой 12 и второй 13 шинами литания, выходная цепь первого оптрона 3 через первый усилитель-формирователь 8 подключена к Я-входу КЯ-триггера 10, выходная цепь второго оптрона 4 через1второй усилитель-формирователь 9 соединена с К-входом КБ-триггера 10, выход которого подключен к выходной шине 14.Кроме того, устройство содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 и элемент 16 индикации, причем выходы первого 8 и второго 9 усилителей-формирователей подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15, выход которого соединен с элементом 16 индикации.Устройство работает следующим образом.При поступлении сигнала логического "0" на входную шину 11 транзистор 1 закрыт, а транзистор 2 открыт, так как на его базу поступает через инвертор 5 сигнал логической "1". При этом ток протекает по цепи резистор 7 - транзистор 2 - светодиод оптрона 3 - резистор 6. Через светодиод оптрона 4 ток не течет, так как входы этого оптрона шунтированы выходным сопротивлением насыщенного транзистора 2. При этом на выходе усилителя-формирователя 9 присутствует сигнал "0, а усилителя-формирователя 8 - сигнал "1". КБ-триггер 10 установлен в состояние "1", а на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 сформирован сигнал "0", соответствующий погашенному состоянию элемента 16 индикации.При поступлении на входную шину 11 логической "1" открывается транзистор 1, закрывается транзистор 2, и ток протекает по цепи резистор 7 светодиод оптрона 4 - транзистор 1 резистор 6. На выходе усилителя-формирователя 9 формируется сигнал "1", а на выходе усилителя-формирователя 8 - сигнал "0". КБ-триггер 10 устанавливается в состояние "О", а на выходе элементы ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 сохраняется сигнал "0", и элемент 16 индикации погашенТаким образом, при правильной работе устройства сигнал на выходе КБтриггера О повторяет сигнал на входной шине 11, а элемент 16 индикации погашен., В случае возникновения помехи в линии связи одного из оптронов 3 и 4, вызывающей его переключение, КЯ-триггер 10 не переключается, так как для его переключения необходимо одновременное срабатывание обоихоптронов 3 и 4. В то же время возникает сигнал "1" на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 и включаетсяэлемент 16 индикации, сигналиэирующийо сбое. Кроме того, включение произойдет и в случае отказа одного из оптронов 3 и 4, инвертора 5 или усилителя-формирователя 8 и 9, когда на входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 будут поданы два одинаковых сигнала (11011 11 1 11)Помехоустойчивость предлагаемогоустройства передачи цифровых сигналовс гальваническим разделением выше,чем у известных, за счет обеспечениянеизменности выходного сигнала присбоях (помехах) в линии связи одногоиз оптронов, Кроме того, предлагаемое устройство обладает более широкими функцио1372612 нальными возмохностями эа счет обесСоставитель Д,ИвановТехред М.Дидык Корректор Н.Король Редактор Н.ГунькоЗаказ 499/55 Тирах 928ВНИИА "осударственного комитета СССРпо делам изобретений и открытий113035, Москва, ЖРаушская наб., д, 4/5 Подписное Производственно-полиграфическое предприятие, г. Ухгород, ул. Проектная, 4 печения контроля правильности его работы. 5формула изобретения 1. Устройство передачи цифровых сигналов с гальваническим разделением, содерхащее первый и второй транзисторы, первый и второй оптроны, инвертор, первый и второй резисторы, выходную шину и входную шину, которая подключена к входу инвертора, о т - л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены первый и второй усилители-формирователи, КБ-триггер, причем эмиттер первого транзистора соединен с первым выводом первого резис О тора и через входную цепь первого оптрона с коллектором первого транзистора и эмиттером второго транзистора, который через входную цепь второго оптрона подключен к первому выводу 25 второго резистора и коллектору второго транзистора, база которого соединена с выходом инвертора, вход которого подключен к базе первого транзистора, вторые выводы первого и второго резисторов соответственно соединены с первой и второй шинами питания, выходная цепь первого оптроначерез первый усилитель-Формировательподключена к Б-входу КБ-триггера,выходная цепь второго оптрона черезвторой усилитель-формирователь соединена с К-входом КЯ-триггера, выходкоторого подключен к выходной шине. 2. Устройство по п.1, о т л и ч аю щ е е с я тем, что, с целью расширения функциональных воэмохностей, в него введены элемент ИСКЛЮЧАКЩЕЕ ИЛИ-НЕ и элемент индикации, причем выходы первого и второго усилителей- формирователей подключены соответ ственно к первому и второму входам. элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выход которого соединен с элементом индикации.

Смотреть

Заявка

3982730, 29.11.1985

ПРЕДПРИЯТИЕ ПЯ М-5912

ГРИНШПУН ДМИТРИЙ МИХАЙЛОВИЧ, ИСАЧЕНКО ЮРИЙ ВАСИЛЬЕВИЧ, КОМАРОВ ВАЛЕРИЙ ДМИТРИЕВИЧ

МПК / Метки

МПК: H03K 17/78

Метки: гальваническим, передачи, разделением, сигналов, цифровых

Опубликовано: 07.02.1988

Код ссылки

<a href="https://patents.su/3-1372612-ustrojjstvo-peredachi-cifrovykh-signalov-s-galvanicheskim-razdeleniem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство передачи цифровых сигналов с гальваническим разделением</a>

Похожие патенты