Устройство для контроля цифровых блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК 9) 01) . 06 Р 11/1 ИСАНИ ЕН ОБР ВИДЕТЕЛЬСТВУ АВТОРСНО ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫ(71) Казанский авиационный институт им. А.Н.Туполева(56) Автоматика и телемеханика, 1982, В 3, с.173-189.Авторское свидетельство СССР У 1360442, кл. С 06 Р 11/00, 1985. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫК БЛОКОВ(57) Изобретение относится к вычисли" тельной технике и может быть использовано для контроля и диагностики цифровых блоков с использованием метода сигнатурного анализа, преимущественно для встроенного контроля. Целью изобретения является повьппение достоверности контроля путем анализасигнатур в промежуточных точках вход" ной последовательности. Устройство содержит блок 1 сумматоров по модулю два, регистр 2 сдвига, генератор 4 тактовых импульсов, элементы И 5 и 8, счетчики 6 и 15, блок 7 сравнения, блок 11 памяти, триггер 12, элемент 14 задержки и элемент ИЛИ 17, В процессе работы устройства вся входная последовательность разбивается на части, для каждой из которых вычисляется и записывается в блок памяти эталонная сигнатура. В процессе контроля происходит формирование частичных сигнатур и сравнение их с эталонными .значениями. Анализ сигнатур в промежуточных точках входной последовательности значительно увеличивает достоверность контроля. 1 ил.Изобретение относится к вычислительной технике и может быть использонано для контроля и диагностики цифровых блоков и узлов, преимущественно для встроенного контроля.Цель изобретения - повышение достоверности контроля за счет анализасигнатур н промежуточных точках входной последовательности,На чертеже представлена Функциональная схема устройства.Устройство содержит блок 1 сумматоров по модулю дна, регистр 2 сдвига, Обозначен контролируемый циФровой блок 3. Кроме того, устройствосодержит генератор 4 тактовых импульсов, перный элемент И 5 первый счетчик б, блок 7 сравнения, второй элемент И 8, выход 9 сигнала исправности, выход 10 сигнала неисправности, блок 11 памяти, триггер 12, вход 13 "Пуск", элемент 14 задержки, нторойсчетчик 15, вход 16 сброса и элемент ИЛИ 17,Устройство работает следующим образом.Перед началом работы н устройство поступает сигнал по входу 16 сброса,который проходит через элемент ИЛИ 17 30и устананлинает в начальное состояние регистр 2 сдвига, сбрасывает н нуленае состояние первый 6 и второй 15 счетчики (тактон), устананлчвает в начальное состояние кантролируемьйблок 3 и в нулевое состояние триггер 12. Далее сигналов по входу 13 "Пуск" триггер 12 устанавливается в единичное состояние. Первый элемент И 5 открывается и импульсы с выхода генера Отора 4, проходя через первый элемент И 5, поступают на входы синхронизации регистра 2 сдвига, контролируемого блока 3 и на счетный вход герваго счетчика 6, инициируя их работу. дДвоичные числа, порождаемые автономным генератором, с группы выходов регистра 2 сдвига поступают на первую группу нходон блока 7 сравнения, на группу входов контролируемого бло-,.0 ка 3 и на первую группу нходон блока 1 сумма;оров ла модулю дна, Реакции на тестовые воздействия контролируемого блока 3 поступают н виде двоичных комбинаций на вторую группу нходов блока 1 сумматоров па модулю два, участвуя тем самым в Формировании очередного тестового числа н регистре 2 сдвига. Таким образом, регистр 2 сдвига вместе с блоком 1 сумматарон по модулю два, Реакции на тестовые воздейстния контролируемого блока 3 поступают в виде двоичных комбинаций на вторую группу входов блока1 сумматоров по модулю два, участвуятем самым в Формировании очередноготестового числа в регистре 2 сдвига.Таким образом, регистр 2 сдвига вместе с блоком 1 сумматоров,.по модулюдна представляет собой сигнатурныйанализатор, сворачивающий выходнуюинФармацию контролируемого блока 3,Через определенное количество тактов импульс с выхода переполненияпервого счетчика 6 (тактон) поступает на вход чтения блока 11 памяти ина стробирующий вход блока 7 сравнения, Тем самым сравнивается число,содержащееся в регистре 2 сдвига,с эталонной сигнатурай, находящейсян нулевой ячейке блока 11 памяти.Принесовпадении указанных чисел на выходе несовпадения блока 7 сравненияФормируется сигнал, который поступает на выход 10 сигнала неисправностии на третий вход элемента ИЛИ 17,что приводит устройство в исходноесостояние. При совпадении чисел работа устройства не прерывается асигнал с выхода переполнения первогосчетчика 6, пройдя через элемент 14задержки, поступает на счетный входвторого счетчика 15, тем самым подготанливается к считыванию следующаяячейка блока 11 памяти, так как группа инФормационных выходов второгосчетчика 15 (тактов) подключена кадресным входам блока 11 памяти.При очередном переполнении первогосчетчика 6 происходит очередное срав"нение блоком 7 сравнения содержимогорегистра 2 сдвига и следующей эталонной сигнатуры. Таким образом устройство производит неоднократное сравнениесодержимого регистра 2 сдвига сэталонными сигнатурами. Число сравнений определяется емкостью второгосчетчика 15. Сигнал с выхода переполнения второго счетчика 15 разрешаетпрохождение через второй элемент И 8импульса последнего сравнения с выхо- .да блока 7 сравнения . Таким образом,на выходе 9 Формируется сигнал исправности контролируемого блока 3.Этот же сигнал, поступая на второйвход элемента ИЛИ 17, прекращает работу устройства,1411750 Составитель С.СтарчихинТехред М.Дидых Корректор С.Черни Редактор П.ГерешиЗаказ 3663/45 Тираж 704 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д. 4/5Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 Таким образом, в предлагаемом устройстве в процессе контроля анализируется не только конечное состояние регистра сдвига, но и ряд промежуточ- ных состояний, что повьппает достоверность контроля,Формула и з о б р е т е н и яУстройство для контроля цифровых блоков, содержащее регистр сдвига, блок сумматоров по модулю два, генератор тактовых импульсов, блок сравнения, первый элемент И, первый счетчик и триггер, причем группа выходов регистра сдвига подключена к первой группе информационных входов блока сравнения, к первой группе входов блока сумматоров по модулю два и является группой выходов стимуляции устройства для подключения к входам контролируемых блоков, вторая группа входов блока сумматоров по модулю два является группой информационных входов устройства для подключения выходов контролируемых блоков, группа выходов блока сумматоров по модулю два соединена с группой информационных входов регистра сдвига, выход генератора тактовых импульсов соединен с синхровходом триггера и первым входом первого элемента И, второй вход которого соединен с выходом триггера, а выход первого элемента И соединен с синхровходом регистра сдвига, счетным входом первого счетчика и является синхронизирующим выходом устройства для подключения к синхровходу кон" тролируемого блока, единичный вход триггера является входом "Пуск" устройства, выход переполнения первогосчетчика соединен с входом стробирования блока сравнения, выход несовпадения которого является выходом сигнала неисправности устройства, о т - 5л и ч а ю щ е е с я тем, что, сцелью повьппения достоверности контроля эа счет анализа сигнатур в промежуточных точках входной последовательности, устройство содержит второй счетчик, блок памяти, второй элемент И, элемент ИЛИ и элемент задерж -ки, вход которого объединен с входомчтения блока памяти и подключен к выходу переполнения первого счетчика,выход элемента задержки соединен сосчетным входом второго счетчика, группа информационных выходов которогосоединена с группой адресных входовблока памяти, группа выходов которогосоединена с второй группой информационных входов блока сравнения, входсброса второго счетчика объединен свходом сброса триггера и подключен квыходу элемента ИЛИ, первый вход ко-торого является входом сброса устройства, выход совпадения блока сравнения соединен с первым входом второгоэлемента И, второй вход которого подключен к выходу переполнения второгосчетчика, выход второго элемента Исоединен с вторым входом элементаИЛИ и является выходом сигнала исправности устройства, выход несовпадения блока сравнения соединен стретьим входом элемента ИЛИ, выходкоторого подключен к входам сбросатриггера, регистр сдвига и первогосчетчика и является выходом устройства для подключения к входу сбросаконтролируемого блока,.
СмотретьЗаявка
4158645, 10.12.1986
КАЗАНСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ ИМ. А. Н. ТУПОЛЕВА
МАНСУРОВ РУСТЕМ МУХАМЕДРАШИТОВИЧ, РЖИН ВАЛЕРИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 11/16
Опубликовано: 23.07.1988
Код ссылки
<a href="https://patents.su/3-1411750-ustrojjstvo-dlya-kontrolya-cifrovykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых блоков</a>
Предыдущий патент: Логический анализатор
Следующий патент: Устройство для контроля распределителя импульсов
Случайный патент: Приспособление для стыковки воздухои материалопроводов