Устройство для преобразования цифровых сигналов в соответствующие им аналоговые сигналы
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1233820
Автор: Фритьоф
Текст
СОЮЭ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1)4 Н 03 И 1/бб К а УОПИСАНИЕ ИЗОБРЕТЕНИ АТЕНТ т. 45, Р б Й-Б 1 аде о 1: ТесЬп Ю СА:1 М ыха ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(72) Фритьоф фон Зихарт( 54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВА 11 ИЧЦИФРОВЫХ СИГНАЛОВ В СООТВЕТСТВУОЩ 1 ЕИМ АНАЛОГОВЫЕ СИГНАЛЫ(57) Изобретение относится к областивычислительной техники и позволяетповысить точность преобразования за 80123382 О А счет снижения погрешности козфициента передачи делителя токов при оптимальном подборе номиалов напряжений на управляющих злектродах 11 ОПтранзисторов, Ток, поступающий с выхода источника 2 тока на вход п-каскадного делителя б тока, делится вко;дом каскаде 7, состоящем из пяти110 П-транзисторов, на два. Одна частьтока поступает через 110 П-транзистор 12 ца вход следующего более младшего каскада, а другая часть тока взависимости от сигнала (отпирающегоплп запирающего,:, поданного на транзис;оры 8, 9 и 10, 11, либо поступают на пнвертирующпе вход устттеля 3,либо на пулевую шп 1 у. Токи поступив -шие на инвертируюп;рй вход усилите -ля 3, складываются и преобразуютсяна его выходе в напряжение, пропорциональное входному коду. 1 ил.Изобретение относится к вычислительной технике и может быть использоняе 10 Б информяционно в вычислительных системах, я также для связи вычислительегеех устройств с аналоговьеми объектами управления.Цель изобретения - поньшсение точности преобразования за счет снижения погреиисости коэффициента передав чи делителя токов, при оптимальном подборе номиналов напряжений на управляющих электродах МОП-транзис. -торов.На чертеже приведена функциональная схема устройства.Устройство содержит источникнапряжения, источник 2 тока, операционный усилитель 3 с резистором 4н цепи обратной связи, п узлов управления на переключаюцих устройствах 5 и и-каскадный делитель б тока,каждый каскад 7 которого выполненна пяти МОП-транзисторах.Первый нывод первого МОП-транзистора 8 в каждом каскаде подключен киннертирующему входу операционногоусилителя 3, который через резисторв цепи обратной связи соединен с выходом операционного усилителя 3 являющегося выходной шиной. Второй вывод первого 8 МОП-транзистора подключен к первому выводу второго 9МОП-транзистора, первый вывод третьего 10 МОП-транзистора соединенс нулевой шиной источника 2 тока инеинвертирующим входом операционногоусилитля 3,Второй вывод третьего 10 МОП-транзистора подключен к первому выводу четвертого 11 МОП-транзистора, Первый вывод пятого 12 МОП-транзистора соединен с вторыми выводами второго 9 и четвертого 11 ЮП-трянзистора соседнего младшего разряда. Вторые выводы второго 9 и четвертого 11 МОП-транзисторов старшего разряда соединены с выходной шиной источника 2 тока. А второй нынад пятого 12 МОП-транзистора самого младшего разряда соединен с первым вынодом шес,того 13 МОП-транзистора второй вывод которого соединен с неинвертирующим входом операционного усилителя 3, Выход источника 1 напряжения подсоединен к управляющим выводам пятого 12 и шестого 13 МОП-транзисторов. Вход каждого переключающего устройства 5 соединен с выходом исТОЧНИКЯНЯПр 51 ЖЕЕ 1 ия, 1 ЕрЕЗЫИ ЗЫХОдкяжцого переключающего устройствасоединен с управляющими выводамипервого 8 и второго 9 ОП-тргснзисто ров соотнетстну 1 ощего каскада делителя б тока. Второй выход персключающего устройства 5 соединен с упрянляЮщИМИ ВЫНОдяМИ трятЬЕГО 10 И тЕЕТ 1 сртого 1 МОП-трянзисторон соотнетстт нующего каскад и-каскадного делителя б тока. Шины входного кода 1 подключены к управлявшим входам переключающего устройства 5.Конструктиво гереклЕочяющсе уст ройство 5 может быть выполнена, например, на двух госледоняте.тыо нкгцочепных инвертирующих ключевых тря: -зисторньгх .:саскяцях, выход втстрого иэкоторь 1 х яв,1 яется первым гтьсходом, я20 выход первого Вторым езыхоцс 2 м переключающего устройстВя.Устройство работает следунщим образом,ТЗк, по туп яющий с Бьходя истот 1 ника 2 тока па гход и-каскадного делигеля б тока, делится н кяждстм каскаде 7 на два. Одна часть тока поступает через пятый МОП-трянэстстор 2пя вход следующего более пялшегс31 КЯСКЯДЯ, Я ЦРУЕ ЯЯ ЧаСтт: ТОКЯ Н ЭЯНИСИМОСтн От СИГЕ:ЯЯ ОТПИРЯКТЩЕ О ИлиЗЯПИРЯЮЩЕГО), 1:ОЕЯННОЕ О НЯ т;Ятс -торы 8- 1, либо поступьет 11 и 1 эерт и 2 уоще 1 и Вход усилителя .;, .Лесбо ня .у.1 евуто шину., Остянтпяяся от деленияЕясть тока черсз шестой МОП-трянэисгор 13 поступает пя нуЕену 10 шинуТоки, поступившие ня иннертируощий вход усилителя 3, ск 1 Яцьсняотс 51и преобразуются на его нь:ходе в на;2 ЯЖЕ 1.ЕЕ, т 2 ОПОРЦИОНЯЛЬОЕ НЕЛИ 1 Ет Евходного к"да. В зависимости От зпячсетит со 1 о.той цифры т зпяконом ряэ -ря 1 С ЬХОДПС 2. О Кода 1 т НЬХ 2 дп 211 тС,",либо нытекяег,либо нтеесаст в етстс-НИСТоксс, ПРИ ЭТОМ НЯ НЫХ 251,Е УС12 ойст На фо 2 МИРУЕТСЯ Л:ЕОО Стт 2.1 ЕЯТЕ:1 Ьное., либо Етоложительное есяпэ 511 сс 1 еес ..т 111 ира 10 ГЕС. С ГтЬЕХОДНОЕ НЯГряжЕ,:ИЕ 512 гереес.по 1 снощего устройстпа 5 рав:1 оОВ, я ОтЯир 10 щее выходному 11 япряже1 НЕО ис 1 ОчникаПяп 2 яжения, к 1 тОроеПОДДЕРжнна-.т ПОСТОЯННО ПРОБОДЯтПЕЕс Остяние гЮЕ-т Оанзистора2, Ис ГОЛЬЭОВЯНИЕ РанЕЬГХ ПО ВЕЛЕЧИЕЕ ОтЕст 2 ЯЮЕЕИХ Н;. ПРЯжНИй НЯ ВЬГХСЦЯХ Е -рЕКЛЮЧСНОщик УСт 0 ОЙСТВ 5 И тП 2 НЗН 10- щих ньгодах МОП-транзисгорон 2 по, -1233820 Формула изобретения Составитель А. СимагинРедактор Р. Цицика Техред Л.Олейник Корректор И. Иакснмиппгнец Заказ 2790/б 0 Тираж 81 б ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, )К, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 валяет достичь высокой точности деления токов па двоичному закону н делителе 6 и эа счет этого снизитьпогрешность преобразования кода наналоговый сигнал,Устройство для преобразования цифровых сигналов н соответствующие им аналоговые сигналы, содержащее источник напряжения, источник тока, операционный усилитель с резистором в цепи обратной связи, и узлов управления и и-каскадный делитель тока, каждый каскад которого выполнен на пяти МОП-транзисторах, а в каждом каскаде делителя тока первьп вывод первого ИОП-транзистора подключен к инвертирующему входу операционного усилителя, который через резистор в цепи обратной связи соединен с выходом операционного усилителя и выходной шиной, второй вывод первого МОП-транзистора подключен к первому выводу второго МОП-транзистора, первый вывод третьего МОП-транзистора соединен с нулевой шиной источника тока и неинвертирующим входом операцианного усилителя, второй вывод третьего МОП-транзистора подключен к первому выводу четвертого МОП-транзистора, первый вывод пятого ИОП- транзистора подключен к вторым выводам второго и четвертого МОП-транзисторов, второй вывод пятого ИОПтранзистора соединен с вторыми выводами второго и четвертого ИОП-транзисторов соседнего младшего каскада,вторые выводы второго и четвертогоМОП-транзисторов старшего каскадасоединены с вьгходцай шиной источникатока, второй вывод пятого ИОП-транзис 1 ора самого младшего каскада соединен с первым выводом шестого 10 ЛОП-транзистора, второй вывод котоорого соединен с неинвертирующим входом операционного усилителя, выходисточника напряжения подсоединен куправляющим ныводам пятого и шестого 15 МОП-транзисторов, о т л и ч а ю щ ее с я тем, что, с целью повьппенияточности преобразования, узел управления выполцей в виде переключающегоустройства с одним входам и двумя 20 выходами, причем вход каждого переключающего устройства соединен с выходом того же источника напряженияили другого источника такого же напряжения, прн этом первый выход каж дага переключаощега устройства соединен с упранляющими выводами первогои второго ИОП-транзисторон соответствующего каскада делитепя тока, второй выход переключающего устройствасоединен с управляющими выводамитретьего и четвертого МО 1 Е-транзисторон соответствующего каскада делителя тока , а пиццы нходного кода падкл;очены к упранльпощим В ходам пер еключ иощнх ус т -юйств.
СмотретьЗаявка
2807703, 30.08.1979
Сименс АГ
ФРИТЬОФ ФОН ЗИХАРТ
МПК / Метки
МПК: H03M 1/66
Метки: аналоговые, преобразования, сигналов, сигналы, соответствующие, цифровых
Опубликовано: 23.05.1986
Код ссылки
<a href="https://patents.su/3-1233820-ustrojjstvo-dlya-preobrazovaniya-cifrovykh-signalov-v-sootvetstvuyushhie-im-analogovye-signaly.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования цифровых сигналов в соответствующие им аналоговые сигналы</a>
Предыдущий патент: Способ нанесения суспензии люминофора на внутреннюю поверхность катодно-лучевой трубки
Следующий патент: Цифровой приемник многочастотных сигналов в системах с импульсно-кодовой модуляцией
Случайный патент: Способ ультразвукового контроля