Патенты с меткой «чисел»

Страница 38

Устройство для вычисления обратной величины 48-разрядных чисел

Загрузка...

Номер патента: 1173412

Опубликовано: 15.08.1985

Авторы: Боярский, Захаров, Митропольский, Усан, Шнитман, Щенников

МПК: G06F 7/52

Метки: 48-разрядных, величины, вычисления, обратной, чисел

...является повышение точности.На Фиг. 1 представлена схема устройства для вычисления обратной величины 48-разрядных чисел; на фиг. 2 - .схема блока Формирования и суммиро Ования частичных произведений.Устройство для вычисления обратнойвеличины 48-разрядных чисел содержитвходной регистр 1, блок 2 памяти,блоки 3, 4 и 5 умножения, вычитатель 156, сумматор , блок 8 формированияи суммирования частичных произведений, буферные регистры 9-32, выходной регистр 33.Блок 8 Формирования и суммирования 20частичных произведений содержит узлы34-37 умножения, сумматоры 38, 39 и40, регистр 41, входы 42 и 43, выходы 44 и 45,Устройство для вычисления обратной 25величины 48-разрядных чисел работаетследующим образом.Предлагаемое устройство представляет собой...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1174919

Опубликовано: 23.08.1985

Авторы: Апарин, Апарина

МПК: G06F 7/04

Метки: сравнения, чисел

...исполнении устройства могут быть использованы, например, микросхемы сдвиговых регистров на четыре разряда водном корпусе иэ 155 серии (К 155 ИР 1, З 5КМ 155 ИР 1).Устройство работает следующим образом.В процессе работы устройства наинформационных входах 10 постоянно 40присутствует параллельный обратныйкод минимально допустимого числа(Ац, а на группе информационных,входов 11 постоянно присутствуетпараллельный обратный код допуска 451,Д ) сравниваемых чисел.В начале каждого цикла работыустройства на управляющий вход 8 поступает сигнал, который производитустановку счетчика 1 в состояние "00 50"000" и сдвигового регистра 7 всостояние "100", что соответствуетединственному единичному сигналуна выходе 12 и нулевым сигналам навыходах 13 и...

Устройство для контроля умножения чисел по модулю

Загрузка...

Номер патента: 1177814

Опубликовано: 07.09.1985

Авторы: Дрозд, Клименко, Минченко, Панченко, Полин

МПК: G06F 11/08

Метки: модулю, умножения, чисел

...и может быть использовано в арифметических устройствах,Целью изобретения является повышение точности контроля.На чертеже приведена структурнаясхема устройства для контроля умножения по модулю щ.Устройство содержит первый узел 1сложения по модулю щ, второй узел 2 1 Осложения по модулю П 1, первый узел3 свертки по модулю м, второй узел4 свертки по модулю щ, регистры 5 и6 контрольных разрядов множимого имножителя, первый узел 7 вычитанияпо модулю в, второй узел 8 вычитания по модулю п 1, четвертый узел 9свертки по модулю В, сумматор 10по модулю два, группу 11 сумматоровпо модулю два, узел 12 умножения помодулю два, третий узел 13 сложенияпо модулю Ф, четвертый узел 14 сложения по модулю Ь, третий узел 15 свертки по модулю В, третий узел...

Устройство для выделения экстремального из -разрядных чисел

Загрузка...

Номер патента: 1179316

Опубликовано: 15.09.1985

Авторы: Горшков, Лебедев, Невский

МПК: G06F 7/02

Метки: выделения, разрядных, чисел, экстремального

...распределенного кода вдвоичный 18 содержит П И-НЕ элементов 26, П элементов НЕ 27, шифратор 28.Устройство работает следующим образом.В исходном состоянии в триггеры1 регистров записаны двоичные числа,а триггеры 8, счетчик 15 и регистры 25 адреса числа 19, находятся в нулевом1179316 состоянии. Совокупность сравниваемых чисел задается путем установкисоответствующих триггеров 8 в единичное состояние. При подаче навход 12 единичного уровня производится поразрядный анализ сравниваемых чисел и содержимое счетчика 15увеличивается на "1". Если в первомразряде чисел имеется и "0" и "1",то через элементы И 3 и 4 узлов анализа 2 на группу элементов ИЛИ 10и 6 поступают единичные сигналы. Навыходе элемента И-НЕ 9, формируетсянулевой...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1179317

Опубликовано: 15.09.1985

Автор: Мурашко

МПК: G06F 7/08

Метки: сортировки, чисел

...сигнала установки в нулевое состояние второго триггера 14, регистра 10 и синхросигнала для перво 1179317го триггера 5, причем сигнал на выходе формирователя 19 задержан относительно переднего фронта единичного сигнала с выхода элемента ИЛИ-НЕ 17лна время оа , которое определяется, например, исходя из устойчивой работы устройства из соотношениял лтц 2 ти" ЗаД 2Временные интервалы между тактовыми О импульсами составляют при этом, надпример, изад 2Исполнение элементов устройства может быть, например, следующее.Счетчики, триггеры, регистр, эле менты И, ИЛИ, ИЛИ-НЕ, группы элемен 1 тов И являются типовыми, например, для цифровых интегральных схем ТТ. серий 133, К 155, 130, К 131, 530, К 531, К 555. Преобразователь 15 реали зуется, например,...

Устройство для вычисления разности двух чисел

Загрузка...

Номер патента: 1179320

Опубликовано: 15.09.1985

Авторы: Грездов, Шимановский, Ярославкин

МПК: G06F 7/50

Метки: вычисления, двух, разности, чисел

...7. 5 ОУстройство работает следующим образом.На информационные входы регистров 1 и 2 поступает поток чисел, разность между которыми нужно вычислить. Обоз начим последовательность поступающих чисел, как а а , а а;. Эта последовательность чисел сопровожцаетустройства, вход 10 номера такта,выходную шину 11 и выход 12 знака.Блок 7 анализа знаков имеет входы 13и 14, соединенные с выходами разрядовзнака регистров 2 и 1, вход 15, соединенный с выходом переноса сумматора4, и выход 16, подключенный к управляющему входу операции сумматора 4,выход 17, подключенный ко входу младшего разряда сумматора 4 и выход 18,подключенный к управляющему входупреобразователя 6. Регистры 1 и 2имеют входы 19 и 20 разрешения записи. Бло 1 и 5, входящие в состав...

Устройство для умножения двух чисел

Загрузка...

Номер патента: 1179322

Опубликовано: 15.09.1985

Авторы: Вариченко, Лотоцкий, Попович, Раков, Томин

МПК: G06F 7/52

Метки: двух, умножения, чисел

...Галуа.Цель изобретения - расширение фун кциональных возможностей устройстваза счет обеспечения дополнительно умножения 1 -разрядных двоичных чиселпо модулю 2 -1, которой отличен отстепени двойки. 15На фиг. 1 схематически показаноустройство для умножения двух чиселфна фиг.2 - схема блока коррекции результата.Устройство для умножения двух чисел (фиг.1) содержит регистры множимого 1 и множителя .2, блок 3 формирования частичных произведений, регистры младших 4 и старших 5 разрядовпроизведения, элемент НЕ 6, первую 7и вторую 8 группу элементов И, и -разрядный сумматор 9, блок 10 коррекциирезультата и блок 11 синхронизации,Блок 10 коррекции результата(фиг.2) содержит й -входовый элемент И 12 и 1 -разрядный сумматор 13.Устройство работает...

Генератор последовательностей случайных чисел

Загрузка...

Номер патента: 1179325

Опубликовано: 15.09.1985

Авторы: Молчан, Петров, Ступин

МПК: G06F 7/58

Метки: генератор, последовательностей, случайных, чисел

...И 18 и 20. На всех шинах сигналы отсутствуют, 40 35 Импульс от генератора 14 тактовых импульсов через элемент И 15 поступает на шину Ш 1 и через элемен- Вты И 15 и 17 - на шину Ш 2. По шине . 45 Ш 1 сигнал передается на счетный вход счетчика 1, По шине Ш 2 сигнал поступает на разрешающий вхоп, ключа 7., В счетчике 1 устанавливается очередное значение адреса блока 2 50 памяти, которое поступает на адресный вход блока 2 памяти. На выходе блока 2 памяти появляется число, записанное по установленному в счет-. чике 1 адресу, Это число передается 55 на первый информационный вход схемы 3 сравнения и на информационный вход ключа 4. На второй информационный вход схемы 3 сравнения через ключ 7 и блок ИЛИ 9 поступает число, записанное ранее в...

Устройство для преобразования чисел в единичный код

Загрузка...

Номер патента: 1179543

Опубликовано: 15.09.1985

Автор: Ризнык

МПК: H03M 5/02

Метки: единичный, код, преобразования, чисел

...и суммарное количество ячеек в смежных и подряд идущих группах кольцевого регистра 1 сдвига исчерпывают значения всех чисел натурального ряда от 1 до числа, равного сумме всех ячеек, т,е. до 13, Действир 1 ц тельно, обходя кольцо 4 2 по часовой стрелке, получаем: 1,2,3=1+2,4, 5=4+1, 6, 7=4+1+2, 8=2+6, 9=1+ 2+6, 10= 6+4, 11=6+4+1, 12=2+ 6+4, 13=1+2+6+4, Здесь каждое число натурального ряда получено точно одним способом, а количество всех способов реализации этих чисел равно количеству последних. Это позволяет осуществлять преобразование в единичный код любого числа натурального ряда от 1 до К/К/+1, где К - число групп запоминающих ячеек в кольцевом регистре группы запоминающих ячеек, и используя все без исключения варианты...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1180878

Опубликовано: 23.09.1985

Авторы: Калабухов, Облетов, Стефанов

МПК: G06F 7/04

Метки: сравнения, чисел

...единицы переполнения в случае наличия единицв Нразрядах в обоих числах.Работу устройства рассмотрим втрех вариантах, определяемых возможными комбинациями чисел: оба числа положительные, оба числа отрицательные, числа имеют разные знаки..Первый вариант - оба числа положительные,По команде запуска генератор 1начинает вырабатывать прямоугольныеимпульсы определенной частоты. Этиимпульсы одновременно поступают напервые входы элементов И 6 и 7. Висходном состоянии триггеры 9 и 19находятся в "1", что обеспечиваетуровень разрешающего сигнала на вторых входах элементов И 6 и 7,Таким образом, импульсы генератора 1 через элементы И 6 и ИЛИ 13для первого счетчика и элементы И 7и ИЛИ 14 для второго счетчика поступают одновременно на входы...

Устройство для сортировки двоичных чисел

Загрузка...

Номер патента: 1182509

Опубликовано: 30.09.1985

Автор: Мурашко

МПК: G06F 7/06

Метки: двоичных, сортировки, чисел

...код (см. таблицу). Устройство работает следующим образом.В исходном состоянии в счетчики 1 -1 произвольно заносятся сортируемые числа, поступающие по входам 15,-15 я, Выходной счетчик 2, триггеры 3 -3 и 41-4, а также буферный счетчик 9, регистр 11 адреса и выходные регистры 13-13, .обнуляются. Триггер 22 установлен в нулевое состояние, так что на его выходе имеется нулевой потенциал и генератор 18 тактовых импульсов заблокирован, 40 Триггер 24 установлен в нулевое состояние так, что на его первом (прямом) выходе нулевой потенциал. (Цепи начальной установки элементов устройства на фиг, 1 и 2 не показа ны). Задача состоит в том, что записанные во входных счетчиках 1 -1 числа в конце сортировки перенести в выходные регистры 131-13 в...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1182510

Опубликовано: 30.09.1985

Авторы: Дыкун, Парамуд, Сергейчук

МПК: G06F 7/06

Метки: сортировки, чисел

...соответствующий элемент И 10, соответствующий элементИЛИ 9 поступает на счетный входсоответствующего счетчика 5 и.увеличивает его состояние на "1". Еслисчетчик 5 вырабатывает сигнал переполнения при единичных сигналах вовсех разрядах, он переходит в состояние, когда во всех разрядах нулевыесигналы. Следующий импульс переполнения возникает на выходе того счетчика, в котором записано число,являющееся максимальным из оставшихся, Этим отрицательным импульсом по нулевому входу сбрасывается в . нулевое состояние следующий соответствующий триггер 11 из группы триггеров. С его инверсного выходаразрешающий сигнал поступает на соответствующий вход элемента И-НЕ 12 и на второй вход соответствующего элемента И 10. С выхода элемента 7...

Устройство для сложения последовательности чисел с плавающей запятой

Загрузка...

Номер патента: 1182512

Опубликовано: 30.09.1985

Авторы: Денисенко, Долголенко, Засыпкин, Кошкин, Луцкий

МПК: G06F 7/50

Метки: запятой, плавающей, последовательности, сложения, чисел

...выходы третьего и четвертого коммутаторов и выход группы элементов И блока управления соединены соответственно с информационными входами регистра порядка, регистра кода операции и регистра мантиссы первого блока суммирования.1Изобретение относится к вычислительной технике и может быть использовано при построении специализированных вычислительных систем в качестве высокопроизводительного бло ка, обеспечивающего заданную точность сложения последовательности чисел с плавающей запятой.Целью изобретения является сокращение аппаратурных затрат.На чертеже представлена схема устройства для сложения последовательности чисел с плавающей запятой.Устройство содержит тактовый вход 1, блок 2 управления, блоки 3 суммирования.Блок 3 суммирования...

Последовательное устройство для деления чисел в дополнительном коде

Загрузка...

Номер патента: 1182513

Опубликовано: 30.09.1985

Автор: Масленников

МПК: G06F 7/52

Метки: деления, дополнительном, коде, последовательное, чисел

...вход 4 делителя устрой стве, регистр 5 частного (РЧ), вход 6 управления сбросом и блокировки устройства.РДО 1 предназначен для хранения делимого перед выполнением опера ции, а также в первом и вто циклах деления и для хранен ков в последующих циклах.РЧ 5 предназначен для приема, хранения и сдвига результата 2 операции деления.Делитель подается на вход 4 из внешнего запоминающего устройства.Обобщенная структура узла 2 суммирования-вычитания описывается сле дующими выражениями:9.=д О+);сследовательно,3 фв 1: т.к. Р С+) Пш О,31Таким образом, формирование текущего разряда частного осуществляется из соотношения .знака делимого (остатка) и переноса в знаковый разряд, получаемого при суммировании либо вычитании. Так как перенос в знаковый...

Устройство для умножения десятичных чисел

Загрузка...

Номер патента: 1182514

Опубликовано: 30.09.1985

Авторы: Баканова, Волкова, Головина, Тяпкин

МПК: G06F 7/52

Метки: десятичных, умножения, чисел

...27 и единиц 28, регистры единиц 29 и десятков 30, регистры переносов единиц 31, десятков 32 и сотен 33, регистры единиц 34 и десятков 35 частичного произведения.Блок 6 суммирования содержит 0трехвходовые сумматоры единиц 36 и десятков 37, регистры суммы единиц 38, десятков 39 и сотен 40, регистры переносов единиц 41 и десятков 42.Блок 7 формирования переносов содержит двухвходовые сумматоры приведения переносов единиц 43 и десятков 44, узлы формирования пере-, носов сотен 45 и десятков 46, регистры суммы единиц 47 и десятков 48, регистры переносов единиц 49 и десятков 50, регистры десятичного переноса единиц 51, десятков 52 и сотен53.Блок 8 преобразования двоичногокода результатав десятичный содер 1182514жит преобразователи двоичного...

Генератор случайных чисел

Загрузка...

Номер патента: 1182516

Опубликовано: 30.09.1985

Автор: Гусев

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано для статистического моделирования сложных систем, решения задач теории надежности.Цель изобретения - повышение быстродействия устройства. На чертеже представлена структурная схема генератора.Генератор содержит генератор 1 тактовых импульсов, блок 2 памяти, источник 3 равномерно распределенных случайных чисел, умножитель 4, регистр 5 памяти, сумматор 6, регистр 7 памяти, блок 8 целочисленного деления, блок 9 памяти, регистр 10 памяти, блок 11 целочисленного деления.Генератор работает следующим образом.В блок 2 памяти заносятся заранее рассчитанные значения сумм ве" роятностей отказов элементов системы . . В блок 9...

Устройство для суммирования чисел

Загрузка...

Номер патента: 1183959

Опубликовано: 07.10.1985

Авторы: Домбровский, Дуда, Ревус

МПК: G06F 7/50

Метки: суммирования, чисел

...Устройство, содержащее ш+ иинформационных разрядов, в самомнеблагоприятном случае (суммируютсячисла только одного знака и максимальные по модулю) допускает сложение 2 (и + 1)-разрядных чисел,включая знаковый разряд входныхдвоичных чиселПри суммировании входного и-разрядного слагаемого и находящихсяв сумматоре 1 младших и разрядовна вхое 14 синхронизации долженбыть нулевой сигнал, а после окончания суммирования - единичный сигнал.Пусть на входы 12 и 13 устройствапоступает положительное число, ав сумматоре 1 и в счетчике 2 находится положительное или отрицательноечисло,Если в суммировании входногои-разрядного слагаемого и находящихся в сумматоре 1 младших п разрядов1183959 10 3на выходе 21 переноса крайнего старшего разряда накапливающего...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1185582

Опубликовано: 15.10.1985

Авторы: Гришкин, Дапин, Кузнецов, Песошин, Сергеев

МПК: H03K 3/84

Метки: генератор, псевдослучайных«, чисел

...код настройки коммутатора 1. Блок 13 начальной установки вырабатывает нулевой одиночный импульс, который устанавливает триггер 8 управления в нулевое состояние.Цикл работы генератора начинается с подачи на шину 11 управленияединичного импульса (например откнопки) с длительностью, большейдлительности тактового импульса(фиг, 2 й ) . По переднему фронтуединичного запускающего импульсаформирователь 9 одиночного импульсагенерирует одиночный синхронныйимпульс (фиг. 2 Е ), по окончаниикоторого все счетные триггеры 71,7.2 7. 1 и триггер 8 управления устанавливается в единичноесостояние. Этот импульс (черезэлемент И 10) разрешает занесениекода настройки щ в счетчик 4.Логическая 1 на прямом выходе триггера 8 управления разрешает прохождение...

Устройство для умножения чисел по модулю

Загрузка...

Номер патента: 1187161

Опубликовано: 23.10.1985

Авторы: Каревский, Краснобаев, Уваров, Фоменко

МПК: G06F 7/49

Метки: модулю, умножения, чисел

...и 21, табличный вычислитель 22 значений вида а /3 (шой Р/2)+Р/2, выход ной регистр 23, шифратор 24, выход 25 устройства. Шифратор 24 служит для преобразования операндов унитарного кода 25в двоичный. Табличный вычислитель 22 представляет собой двухвходовое ПЗУ. Количество элементов И в узлах табличного вычислителя 22 равно30 р( ) где Р - модуль умножения.2 фВходные операнды устройства лежат в интервале 1. б А , ВРтабличс юного вычислителя, а входные операн ды табличного вычислителя 22Р-га Я с - .фГИзвестно, что для операндов, представленных в искусственной форме А = А + Р/2, В = В + Р/2, резуль- тат операции модульного умножения представляется в виде (АВ) = А В/ или (А В) = А В +Р/2, В предлагаемом устройстве табличному вычислителю 22...

Устройство для вычисления разности квадратов двух чисел

Загрузка...

Номер патента: 1187164

Опубликовано: 23.10.1985

Авторы: Корнев, Панасюк, Руденко

МПК: G06F 7/544, G06F 7/552

Метки: вычисления, двух, квадратов, разности, чисел

..."О", в счетчиках 3 и 4 записаны числа (2 -1/, где т - чистло разрядов счетчиков (цепи установки в исходное состояние не показаны), Формирователи 1 и 2 импульсовпо переднему фронту каждого иэ входных импульсов формируют выходныеимпульсы калиброванные по уровню 50(например, уровню ТТЛ) и длительности (длительность выходных импульсовне должна превышать длительностисамого короткого из входных импульсов),55При поступлении на один из входов устройства, например на вход 7,первого импульса числоимпульсного 64кода первого аргумента, формирователь 1 сформирует выходной импульс,который поступает на счетный входвторого разряда первого счетчика 3и первый вход элемента И 12,В первом счетчике 3 будет записано число "1"., блок 6 выдает насчет...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1188729

Опубликовано: 30.10.1985

Автор: Дергачев

МПК: G06F 7/02

Метки: сравнения, чисел

...сигналы с входов 1-го элемента ИЛИ. С выходов элементов ИЛИ 8 сигналы передаются во вторую выходную шину 10. Номера разрядов второй выхолной шины 10, принимающих значение 1, соответствуют порядковым номерам экстремальных чисел.Узел анализа работает следующим образом.В зависимости от заданного режима работы - выбор меньшего или большего числа, сигнал на управляющем входе 12 равен соответственно 1 или 0. Старшему разряду соответствует входной или выходной наружный вывод смены управления с большим номером.Пусть необходимо выбрать меньшее число. Сигнал на управляющем выводе равен 1 О 15 20 25 30 35 40 45 1 и поступает на третий вход первой ячейки 5 сравнения. Если сигнал на первом входе равен 0, то сигнал на четвертом выхоле равен 0,...

Устройство для суммирования нескольких р-ичных чисел

Загрузка...

Номер патента: 1188730

Опубликовано: 30.10.1985

Автор: Глазачев

МПК: G06F 7/49

Метки: нескольких, р-ичных, суммирования, чисел

...подаются на входы 8, а оттуда на входы 15 соответствующих блоков 3 формирования Р-ичного обратного кода. На вход 17 каждого блока 3 подается значение знака соответствующего операнда. Если это знак +, то на выходах 16 появляется данное число без изменения, если знак- , то на выходах 16 появляется число, каждый разряд которого является дополнением соответствующего разряда исходного числа до старшей цифры используемой системы счисления. Дополнение каждого разряда в блоках 3 находится из выражения Р; = Р + Аь (где А - значение 1-го разряда исходного операнда). С выходов блоков 3 прямые и обратные коды операндов подактся на входы соответствующих разрядов многовходовых одноразрядных Р-ичных сумматоров 4 первой группы. Поразрядные суммы, полу...

Устройство для сложения -разрядных чисел в избыточной системе счисления

Загрузка...

Номер патента: 1188731

Опубликовано: 30.10.1985

Авторы: Евстигнеев, Евстигнеева

МПК: G06F 7/49

Метки: избыточной, разрядных, системе, сложения, счисления, чисел

...Устройство по п. 1, отличающееся тем, что формирователь сигналов переноса содержит первый и второй дешифраторы кода системы остаточных классов в код Один из й (где Я=ПР;), первый и вточрой элементы ИЛИ, первый и второй элементы НЕ и элемент И, причем входы первого и второго дешифратора, с первого по к-й (где к=ХР;), соединены с соответствующими входами формирователя сигналов переноса, а выходы подключены соответветственно к входам первого и второго элементов ИЛИ, выходы которых соединены соответственно с первым и третьим выходами формирователя сигналов переноса и с входами первого и второго элементов НЕ, выходы которых соединены с входами элемента И, выход которого подключен к второму выходу формирователя сигналов переноса. 2жит...

Устройство для умножения двоичных чисел в дополнительном коде

Загрузка...

Номер патента: 1191907

Опубликовано: 15.11.1985

Авторы: Грузных, Дмитриев

МПК: G06F 7/52

Метки: двоичных, дополнительном, коде, умножения, чисел

...выходами соответственно 12, 13 и 14 подключены в соответствии со значениями своих весов с входами одноразрядных су маторов 2 матрицы. Входы эле- З 0 ментов И 1 матрицы соединены с входами Ь и 7. Входы сумматора 5 по мо; дулю два подключены к входам 8 и 9. Информационные входы преобразователей 3 и 4 соединены соответственно с входами Ь и 7, а входы управления включением - с входами 9 и 8. Выходы суммы последних в каждом столбце сумматоров 2 матрицы соединены с выходами 1 О. Выход 40 сумматора 5 по модулю два подключен к выходу 11.Устройство работает следующим образом.В прямом коде при выполнении опе рации умножения осуществляется умножение модулей по формуле)Е) = х 1 1 у 1. (1)Знак результата умножения определяется иэ выражениязхп Е...

Конвейерное устройство для потенцирования массивов двоичных чисел

Загрузка...

Номер патента: 1191909

Опубликовано: 15.11.1985

Авторы: Крищишин, Черкасский

МПК: G06F 7/556

Метки: двоичных, конвейерное, массивов, потенцирования, чисел

...45разрядов второго регистра 5 соединеныс адресными входами первого блока.памяти 6 и входами пятого регистра10. Выходы первого сумматора 7 соединены с входами четвертого регистра9. Выходы, четвертого регистра 9 соединены с входами квадратора 11, выходы которого соединены с входамиседьмого регистра 13, Выходы пятогорегистра 10 соединены с входами восьмого регистра 14. Выходы восьмогоегистра 14 соединены с адреснымиходами второго блока памяти 15,09 4Кроме этого, выход первого разрядавосьмого регистра 14 соединен с входом элемента НЕ 16 и управляющим входом коммутатора 19, Выходы второгоблока памяти 15 соединены с вторымивходами третьего сумматора 18, первые входы которого соединены с выходами седьмого регистра 13 со сдвигомна один разряд...

Устройство для статического анализа случайных чисел

Загрузка...

Номер патента: 1191919

Опубликовано: 15.11.1985

Авторы: Крылов, Соколов

МПК: G06F 17/18

Метки: анализа, случайных, статического, чисел

...14-16, третий вход второго элемента И 14 соединен с прямым. выходом(Н+1)-го элемента ИЛИ 10, а инверсный выход - с третьими входами третьего и четвертого элементов И 15 30и 16 1-й вход (Н+1)-го элементаИЛИ 10 первой группы соединен с прямым выходом 1-го элемента ИЛИ 10первой группы и с первым входом1-го элемента И 9, вторые входы элементов И 9 объединены и подключены квыходу второго элемента И 14 и квходу (И+1)-го счетчика 6, разрядныевыходы которого соединены с первыми19919 тех разрядов, где на выходе схемы 3сравнения будет разрешающий потенци.ал. При поступлении на вход 17 устройства второго числа х 2 осуществлян 5 ются процессы, аналогичные указаннымвыше. Идентичные процессы происходятдо тех пор, пока при поступлениинекоторого -го...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1192121

Опубликовано: 15.11.1985

Автор: Бухало

МПК: H03K 3/84

Метки: генератор, псевдослучайных«, чисел

...О еи 1ы с 1 р ус и О Й 11 хо до 1 с х с. мыя срацецР, цьсход которои черезэлемент 1; - 11: 9 соединэ: с устяцоэ -лен 1 м цхоэом В т 01)ого ре в ст)я 6 )входом сццхроц):зации тре",ьего регистра 1 ц через тетий элемент 3 1)ежки 1 2. с 1 ходом уст с)НОВки счетчик О, выходы которо 1 О соеди - цоць с Входами трет е: о регис.тря 11, эыхОд 1 ецс р 1 т 01. 1 г 1 ктс)Вь)х импуп сон ос.дицен с ервь)м )вс цтом;эя)ержи З, выход которо 1 О соединенс входом синхрсцизации второго регистра 6 и через второй элемент задержки 4 - с входом этемецтя ИЕ 9,выходя первого регистра I сосдРИецыс 1 руяои Входон с хеы Я срянцениявыходы второго регистра 6 соединеныгруппой входов блок 5 умножениявыход генераторатактовых импульсон соединен с Входом...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1193658

Опубликовано: 23.11.1985

Авторы: Дорошин, Перегудов

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...триггеры 8 и 9, элемент И 10, выходы1.1-13 устройства.Устройство работает следугощимобразом.Перед началом сравнения по входу5 начальной установки поступаетсигнал сброса и устанавливает .триггеры 8 и 9 в нулевое состояние. Первое сравниваемое числоподается по входу 2 таким образом,чтобы в и-разрядном счетчике 1установилось его инверсное значение,После этого по входу 3 через элемент ИЛИ б на информационный вход. младшего разряда счетчика 1 поступает второе число в виде число-Импульсной последовательиости. Когдавторое число передано, по входу 4разрешения сравнения поступает сигнал, и ца одном из выходов 11-13формируется результат сравненияв виде единичного сигнала. На выходах 11-13 результат сравнения сохраняется до поступления сигналаца...

Устройство для сравнения двух -разрядных двоичных чисел

Загрузка...

Номер патента: 1193659

Опубликовано: 23.11.1985

Автор: Горохов

МПК: G06F 7/04

Метки: двоичных, двух, разрядных, сравнения, чисел

...2 р-го разряда первого числа устройства и входом прямого значения 2 р-го разряда второго числа устройства, пятый вход х-й ячейки сравнения Б-го яруса соединен с третьим выходом (2-1)-й ячейки , сравнения (Б)-го яруса, шестой вход 1-й ячейки сравнения Б-го яруса соединен с третьим выходом (21.)-й 59ячейки сравнения (Б)-го яруса, в каждой ячейке сравнения Б-го яруса пятый вход ячейки соединен с вторыми входами первого, второго и третьего элементов И-НЕ, шестой вход ячейки подключен к третьим входам второго и третьего элементов И-НЕ, третий и четвертый входы ячейки соединены с четвертыми входами соответственно второго и третьего элементов И-НЕ, выходы второго и первого элементов И-НЕ являются соответственно вторым и третьим выходами...

Устройство для суммирования двоичных чисел

Загрузка...

Номер патента: 1193665

Опубликовано: 23.11.1985

Авторы: Домбровский, Дуда

МПК: G06F 7/50

Метки: двоичных, суммирования, чисел

...содержит параллельный сумматор 1, элементы И 2-4, ИЛИ 5 и 6 и ЗАПРЕТ 7 и 8. Устройство содержит входные числовые шины 9 и 10 слагаемых и входные шины 11 и 12 знаков, а также входы 13 и 14 задания режима и выходную числовую шину 15, выходную шину 16 знака,Устройство для суммирования двоичных чисел работает следующим образом.Числа А и В, поступающие на соот" ветствующие входные шины 9,11 и 10,12 устройства, представлены и числовыми и двумя знаковыми разрядами, а результат С на шинах 15 и 16 устройства представлен также и числовыми и двумя знаковыми разрядами. При этомчисла А и В, поступающие на соответствующие шины 9, 11 и 10,12 устройства, кодируются обратными или дополнительными модифицированными кодами, а результат С на шинах 15 и 16...