Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социапистических Республик(22) Заявлено 210130 (21 2872000/18-24 6 11 С 9/00 с присоединением заявки Мо(23) Приоритет Государственный комитет ССС Р но делам изобретений и открытий(54) БУФЕРНОЕ ЗАПОМИНИОЩЕЕ УСТРОИСТВО Изобретение относится к вычислительной технике и предназначено для использования в качестве входных буферных запоминающих устройств (БЗУ) систем обработки информации.Известно БЗУ, обладающее свойствами самоблокировки по окончании ввода информации, содержащее статический регистр и логические элементы и имеющее простую структуру 1.Однако данное устройство не может блокироваться при приеме нулевого кода и, следовательно, имеет низкую помехозащищенность.Наиболее близким к предлагаемому по технической сущности.является буферное запоминающее устройство, содержащее НЯ-триггеры, входы установки единичного состояния которых соединены с выходами первых элементов И-НЕ, первые входы которых подключены к информационным шинам, а вторые входы объединены и подключены к шине блокировки, триггер блокировки и задержки, вход установки единичного состояния которого подключен к шине сброса, как и соответствующие входы НЯ-триггеров, вход установки нулевого состояния и инверсный выход подключены соответственно к инверсному выходу и ко Входу установки единичного состояния триггера блокировки,прямой выход которого соединен с шиной блокировки, а вход установки нулевого состояния через многовходовойлогический элемент связан с выходами первых элементов И-НЕ 2,Недостатками этого БЗУ являютсясложная схема формирования сигналаблокировки, низкая помехозащищенностьэа счет отсутствия самоблокировкипри записи нулевого кода, необходимость каждый раэ стирать информациюпри снятии блокировки.15 Цель изобретения - повышение помехозащищенности устройства и егоупрощение.Поставленная цель достигается тем,что в буферное запоминающее устройст 20 во, содержащее элементы памяти, например КЯ-триггеры, Н-входы которыхсоединены с выходами элементов И-НЕпервой группы, триггер блокировки,первый вход которого соединен с выходом элемента И, входы первой группыкоторого подключены к выходам элементов И-НЕ первой группы, информационные шины, соединенные с первыми входами элементов И-НЕ первой30 группы, выходы ВЯ-триггеров подклю 881855чены к выходам устройства, другиевходы элементов И-НЕ первой группысоединены с шиной стробирования,элемент И-НЕ и шину сброса, введеныэлементы И-НЕ второй группы, первыевходы которых соединены с информационными шинами, вторые входы элементов И-НЕ второй группы соединеныс шиной стробирования, третьи входыэлементов И-НЕ первой и второй группсоединены с выходом элемента И-НЕ,входы которого подключены соответственно к выходу триггера блокировкии выходу элемента И, входы второйгруппы которого соединены с выходами элементов И-НЕ второй группы,второй вход триггера блокировки подключен к шине сброса. На чертеже представлена функциональная схема предложенного устройства. 26Устройство содержит элементы И-НЕ1 первой группы элементы И-НЕ 2 вто"рой группы, элементы памяти, например ВЯ-триггеры 3, элемент И 4, триггер блокировки 5, элемент И-НЕ 6,шина сброса 7, шина стробирования 8,информационные шины 9.Устройство работает следующим образомом,При поступлении сигнала по шинесбросаблокировки 5 устанавливается в единичное состояние, на выходеэлемента И-НЕ 6 формируется единичный потенциал, который поступает навторые входы элементов И-НЕ 1 и 2,подготавливая тем самым ЙЯ-триггеры3 к записи. Информация поступает импульсным .кодом, причем при записиединицы кодовой импульс поступает навход элемента И-НЕ 1, выход которогосвязан с входом установки единичного 40состояния ЕЯ-триггера 3, а при записинуля кодовый импульс поступает навход элемента И-НЕ 2, выход которогосвязан с входом установки состояниятого же ВЯ-триггера З,так какри записи любого кода на входах многовходового логического элемента И 4 появляется совокупность кодовых импульсов. оассинхронизация которых не должна превышать длительности импульса.С приходом первого кодового импульсана выходе многовходового элементаИ 4 формируется нулевой потенциал,который изменяет состояние триггераблокировки 5 на нулевое и поддерживает единичный потенциал на выходеэлемента И-НЕ 6 до окончания последнего кодового импульса. Таким образом, сигнал блокировки с выхода элемента И-НЕ 6 появляется только поокончании процесса записи. 60 Шина стробирования 8 используется для записи потенциальных кодов,при этом кодовая информация поступает на входы элементов И-НЕ 6 парафазным кодом, а импульс записи поступает по шине стробирования 8, причем сигнал блокировки формируетсяпо окончании импульса записи.Таким образом, предложенное буферное запоминающее устройство позволяет записывать как импульсные,так и потенциальные коды, обладаетвысокой помехозащищенностью за счетвозможности самоблокировки при записи любого кодового слова в пределах1 разрядности, причем схема формирова"ния сигнала блокировки содержит тоЛько один триггер и нет необходимостистирать хранящуюся в БЗУ информациюпри каждом снятии блокировки,Формула изобретенияБуферное запоминающее устройство,содержащее элементы памяти, например ЙЯ-триггеры, В-входы которых соединены с выходами элементов И-НЕпервой группы, триггер блокировки,первый вход которого соедннен с выходом элемента И, входы первой группы которого подключены к выходамэлементов И-НЕ первой группы, инфор"мационные шины, соединенные с первыми входами элементов И-НЕ первойгруппы, выходы ЙЯ-триггеров подключены к выходам устройства, вторыевходы элементов И-НЕ первой группысоединены с шиной стробирования,элемент И-НЕ и шину сброса, о т л ич а ю щ е е с я тем, что, с цельюповышения помехозащищенности устройства и его упрощения, в него введеныэлементы И-НЕ второй группы, первыевходы которых соединены с информа"ционными шинами, вторые входы элементов И-НЕ второй группы соединеныс шиной стробирования, третьи входыэлементов И-НЕ первой и второй группсоединены с выходом элемента И-НЕ,входы которого подключены соответственно к выходу триггера блокировкии выходу элемента И, входы второйгруппы которого соединены с выходами элементов И-НЕ второй группы, вто"рой вход триггера блокировки подключен к шине сброса,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 651412, кл. О 11 С 9/00, 1977.2, йвторское свидетельство СССРР 511631, кл С 11 С 19/00, 1974881855 Тираж 648 Под ВНИИПИ Государственного комитета по делам изобретений и открыти 35, Москва, Ж, Раушская наб., исн ССР аказ 9985/79 П л Редактор С. Тимохин Составитель А, ВоронинТехред З,фанта Корректор М, Коста Патентфф, г. Ужгород, ул., Проектная 4
СмотретьЗаявка
2872000, 21.01.1980
ПРЕДПРИЯТИЕ ПЯ Г-4273
ШАНИН АЛЕКСАНДР ВАСИЛЬЕВИЧ, МИТИН ГЕННАДИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: буферное, запоминающее
Опубликовано: 15.11.1981
Код ссылки
<a href="https://patents.su/3-881855-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Устройство для измерения поперечных и перекосных колебаний движущейся магнитной ленты
Следующий патент: Канал для продвижения цилиндрических магнитных доменов
Случайный патент: Ловитель для грузовых тележек подвесного толкающего конвейера