Архив за 1992 год
Стабилизированный источник питания постоянного тока
Номер патента: 1711138
Опубликовано: 07.02.1992
Авторы: Давыдов, Чемерисов, Чернышенко
МПК: G05F 1/569
Метки: источник, питания, постоянного, стабилизированный
...2, имеющего по крайнеймере две вторичные обмотки, к каждой изкоторых подключен стабилизатор 3 постоянного напряжения (3, 3 3") с узлом 450 защиты от токовой перегрузки, превышенияи занижения выходного напряжения (4, 4"4"), к выходу которого подключен светоизлучатель тиристорного оптрона 5(5, 5"5"),блок 6 выключения, состоящий из исполни 55 тельного элемента 7 и дополнительного источника 8 питания, входом подключенногонепосредственно к входным выводам, иблок 9 индикации неисправностей, включающий в себя светодиоды 10 - 13 (по числустабилизаторов постоянного напрякения),соответственно резисторы 14 - 17 и разделительные диоды 18 - 21, транзистор 22, конденсатор 23 и дополнительный резистор 24, а в блок 9 индикации...
Ограничитель вращения
Номер патента: 1711139
Опубликовано: 07.02.1992
Авторы: Бойков, Быстров, Смирнов, Чежин
МПК: G05G 5/00
Метки: вращения, ограничитель
...чтов ограничителе вращения, содержащемвтулку, в которой расположен вал, причемвтулка и вал выполнены с пересекающимися пазами, в одном из мест пересечениякоторых установлен шарик, в другом месте 1 й 0пересечения лавов установлен второй шарик,Использование двух шариков позволяет осуществлять регулирование числа ограничиваемых оборотов путем перестановкишариков относительно друг друга, т.е. расширить эксплуатационные возможности устройства.На чертеже показан ограничитель вращения, разрез,1711139 Ограничитель вращения состоит из втулки 1 с пазом 2, внутри которой размещен подвижный вал 3 с винтовым пазом 4. В местах пересечения пазов 2 и 4 установлены шарики 5 и 6. Паз 2 с шариками 5 и 6 5 накрыт заглушкой 7.Ограничитель вращения...
Оптоэлектронное арифметико-логическое устройство
Номер патента: 1711140
Опубликовано: 07.02.1992
Авторы: Дубчак, Красиленко
МПК: G06E 1/00, G06F 15/66
Метки: арифметико-логическое, оптоэлектронное
...т 1. Таким образом, применение пластин анализаторов и поляризации обеспечивает в общем случае выделение(формирование) изображений Нь 1 Х и Нь 1 Х;, где Х 30 - изображение текущего операнда, Нн -изображение части минтерма изобракений предыдущих блоков обработки, сформированных изображениями Х 1, , Хь 1, Соответствующая длина волоконно-оптического 35 жгута 7 в каждом из блоков обработки обеспечивает выделение во времени соответствующей части минтерма. Поэтому на сигнальном выходе 4 последнего блока 2 л обработки последовательно во времени 40 формируются все возможные минтермыизображений: Х 1, Х 2, , Хп Х 1, Х 2, Хл - всего 2". Подавая в соответствующие моменты времени управляющие сигналы с вы хода 24 блока 22 на управляющий вход 45...
Оптический функциональный преобразователь
Номер патента: 1711141
Опубликовано: 07.02.1992
Автор: Соколов
МПК: G06E 3/00
Метки: оптический, функциональный
...ул,Гагарина, 101 Изобретение относится к вычислительной технике и может быть использовано в оптических устройствах при функциональном преобразовании оптических сигналов.Цель изобретения - упрощение устройства и повышение точности функционального преобразования.На чертеже представлена функциональная схема оптического функционального преобразователя.Преобразователь содержит и каналов преобразования 11 - 1, входной оптический разветвитель 2, оптический сумматор 3 и блок 4 вычитания константы, а каждый 1-й из и каналов преобразования содержит источник 5 когерентного излучения, оптический разветвитель 6 и управляемый фазовый модул я тор 7, где =1и,Оптический функциональный преобразователь работает следующим образом,Световой поток с...
Оптический функциональный преобразователь
Номер патента: 1711142
Опубликовано: 07.02.1992
Автор: Соколов
МПК: G06E 3/00
Метки: оптический, функциональный
...входом дефлектора б и через ответвление 42 с входомфазового модулятора 5, выход которого через ответвление 4 з оптически связан с входом оптического интегратора 8.Управляющий вход дефлектора б черезусилитель 7 соединен с входом устройства,а выход оптически связан с входом оптического интегратора 8, выход которого через где А - длина волны светового потока;0 - угол падения предметной плоской волны на плоскость регистрации.Очевидно, что интегрирование интенсивности (2), полученной в результате интерференции световых потоков, по всей области существования переменной у приводит к выракению, совпадающему с точностью до известной константы С = ) 6(у)су со выражением (1), при выполнении условия1711142 з 3 п В=К ц,20 2 к К дефлектора б и...
“генератор чисел в кодах “золотой” пропорции”
Номер патента: 1711143
Опубликовано: 07.02.1992
Авторы: Бочков, Козлюк, Сохнич
МПК: G06F 1/02
Метки: генератор, золотой, кодах, пропорции, чисел
...импульс, разрешающий прохождение сигнала с синхронизирующего входа 16 через элемент И 12 на выход 18 генератора. В результате разрешается считывание выходного кода "0 0 0 0 0" на параллельном и н форма цио н ном выходе 17 ген е рата ра. Кроме того, единичный сигнал с третьего выхода дешифратора 6 поступает через второй элемент ИЛИ 15 и открытый элемент 10 запрета на вход установки первого триггера 1 - 1, Происходит запись в старший разряд формируемого кода логической "1". Считывание параллельного кода на выходе 17 происходит раньше, что позволяет в одном полутакте реализовать считывание выходного кода и затем его модификацию,Через следующие М тактов (третий период) на третьем выходе дешифратора 6 вновь появляется единичный импульс и...
Генератор последовательности весов кода
Номер патента: 1711144
Опубликовано: 07.02.1992
Авторы: Ванжула, Волосович, Лысогор, Тютюников
МПК: G06F 1/02
Метки: весов, генератор, кода, последовательности
...исходном состоянии в регистры 1 и 2 записаны нулевые коды, На информационные входы регистров 1 и 2 подаются коды начальных условий; (П+1)-разрядный код "0101010" на вход 5, П-разрядный код "0001" на вход б. По сигналу, поступающему по входу 10 на входы записи регистров, производится занесение начальных условий в регистры 1 и 2, В случае, если генерация осуществляется начиная с четных П, с приходом сигнала по входу 12, поступающего на входы управления мультиплексоров 3 и 4, код из регистра 1 через мультиплексор 3 поступает на выход 7 генератора и непосредственно на выход 9 генератора, код из регистра 2 через мультиплексор 4 поступает на выход 8 генератора, Затем с приходом сигнала с входа 11 на выходы разрешения сдвига регистров 1 и 2...
Устройство для ввода информации
Номер патента: 1711145
Опубликовано: 07.02.1992
Авторы: Аронштам, Ицкович, Молотков
МПК: G06F 3/02
Метки: ввода, информации
...2 через коммутатор 41 и О-триггер 42 записываются в первый разряд соответствующих ячеек БОЗУ 44, Во всех последующих циклах опроса одновременно с поступлением сигнала от очередного коммутационного элемента 2 на прямой вход элемента И 45 на его инверсный вход поступает с выхода первого разряда БОЗУ 44 значение этого же сигнала, зафиксированное в БОЗУ 44 в предыдущем цикле опроса, В этом случае, если в предыдущем цикле опроса сигнал имел нулевое значение, а в текущем цикле имеет единичное значение, что свидетельствует о появлении соответствующего сигнала, то с помощью схемы обработки фронтов, состоящей из элементов И 45, 46 и элемента ИЛИ 48, элемента И 47 и О-триггера 43 во втором разряде ячеек БОЗУ 44, количество которых равно...
Клавиатура
Номер патента: 1711146
Опубликовано: 07.02.1992
Автор: Суслов
МПК: G06F 3/023
Метки: клавиатура
...решетку 4, расположенную между нижней мембраной 3 и печатной платой 2, вторую(верхнюю) мембрану 5, лицевую панель (дизайн-пленку) 6 с символьными площадками, вторую изолирующую решетку 7 расположенную между верхней мембраной 5 и печатной платой 2, 35 усилие передается через цилиндрический 40 45 102030 На верхней мембране 5 выполнены кольцевые 8 и цилиндрические 9 выступы, а на нижней мембране 3 - кольцевые 10 и цилиндрические 11 выступы, В отверстиях 12 второй изолирующей решетки 7 расположенынормально разомкнутые контактные группы, неподвижные контакты 13 которых выполнены на верхней стороне печатной платы 2, а подвижные контакты 14 - на кольцевом выступе 8 верхней мембраны 5. Вотверстиях 15 первой изолирующей решетки 4...
Устройство для арифметического разложения симметрических булевых функций
Номер патента: 1711147
Опубликовано: 07.02.1992
Авторы: Авгуль, Егоров, Мачикенас, Супрун
МПК: G06F 7/00
Метки: арифметического, булевых, разложения, симметрических, функций
...арифметического полинома 6(1) функции 1, а на выходах второй группы - компоненты векторов А ф являющиеся коэффициентами отрицательно поляризованного арифметического полинома НЩ. 1 ил.В а% =111111 д=-10,; з =000000 =Од),Ъ,:000011 =31 о , Ъ =1101101 д=-10 о . Отсюда ном коде, если заем из знакового разряда заблокирован (не используется),В каждой четной группе использованы дополнительные вычитатели, на входы уменьшаемого которых подаются сигналы логического нуля, т.е. (и+1)-разрядные коды формула изобретения Устройство для арифметического разложения симметрических булевых функций, содержащее вычитатели, о т л и ч а ю щ е ес я тем, что, с целью повышения быстродействия, вычитатели образуют и+1 группу (и - количество аргументов...
Сумматор по модулю к
Номер патента: 1711148
Опубликовано: 07.02.1992
МПК: G06F 7/49
...+ 2)=(4 + 7, 0 + 11, 3 + 8)для 1=12 (3 3 + 12)=(5+ 7, 1 + 11, О+ 12, 4 + 8) В блоке 3.2 сложения на входах элементов И группы 10,1 реализуются следующие комбинации 13 + 32 индексов выходов узлов 1.1 и 1.2 унитарного суммирования; Выходы элементов И групп 10,3 и 10.5 соединены с входами элементов ИЛИ 11,3 и 11.5 соответственно, выходы которых являются выходами блока 3,2 сложения с индексами=2 и 3 =4.В блоке 3.3 сложения на входах элементов И каждой группы 12 3 реализуются следующие комбинации 13 + 2 индексов выходов узлов 1,3 и 1,4 унитарного суммирования; для 3=1, 3-0 (3 + 12)=(0+ 0)для 1=2, 1=3 (1 +2)=(0 + 3. 8 + 8)Дпя 1=3, 3=4 (13 + 12=(4 + О)для 1=4, 1=.7 (3 + 32)=(4+ 3)для 1=5, 3=8 (3 +2)=-(0+ 8, 8+ О)для 1=6, 1=11 (33 + 12)=(8 +...
Устройство для деления
Номер патента: 1711149
Опубликовано: 07.02.1992
МПК: G06F 7/49
Метки: деления
...вторые входы которых соединены с выходами второго и третьего блоков умножения соответственно, первый вход третьего блока умножения соединен с выходом первого сумматора, выходы второго и третьего сумматоров соединены входами первого и второго блоков деления соответственно, выходы которых соединены с выходом мнимой и действительной частей частного устройства соответственно, дополнительно введены регистр, четыре коммутатора, два вычитателя и группа элементов И, вход действительной части второго операнда устройства соединен с первыми информационными входами первого и второго коммутаторов, вторые информационные входы которых соединены с выходом мнимой части второго операнда устройства, вход признака режима устройства соеди нен с...
Устройство для вычисления обратной величины
Номер патента: 1711150
Опубликовано: 07.02.1992
Автор: Дохов
МПК: G06F 7/52
Метки: величины, вычисления, обратной
...вход первого коммутатора, до прихода "0", на вход устройства. Далее 010100101110000, нормализованное С в прямом коде, через первый вход второго коммутатора проходит на второй вход умножителя и умножается на15 10 30 35 40 50 татора, третий и четвертый стробирующиевходы которого подключены к выходу старшего разряда блока нормализации, выход умножителя соединен с первым входом сумматора, второй вход которого подключен к 55 5 10 1,10000010110100101011101011 с выхода коммутатора 1,Далее результат суммируется с величиной В, инвертируется на коммутаторе 4 и объединяется С "1" в старшем разряде. Полученный результат 0,1100000101100101 поступает на сдвигатель. где сдвигается на 11 разрядов, Окончательно получается результат 1/С...
Устройство для деления чисел
Номер патента: 1711151
Опубликовано: 07.02.1992
МПК: G06F 11/08, G06F 7/52
...три, которые формируют контрольные коды по модулю три: 18=В глобЗ, КА=АгпобЗ, кС=СгпобЗ,Контрольные коды МВ и 1 С далее поступают на входы узла 11 умножения по модулю три, который вычисляет их произведения по модулю три, поступающие на первую группу входов сумматора 13 по модулю три, Код с выходов элемен: ов ИСКЛЮЧАЮЩЕЕ ИЛИ третьей группы 12 поступает на входы четвертого узла 16 свертки по модулю три, формирующего контрольный код остатка кВ=ЯгпобЗ при й0 .или код И=(й-В)гпобЗ при ВО. Этот код поступает на входы сумматора 13 по модулю три, на другие входы которого подаются слагаемые, комплексирующие разницу между кодами 1 В и КВ для случая 80. Для этого код МВ при 80 пропускается через элементы И 15,2 и 15,1 группы и поступает на третьи...
Устройство для умножения двоичных чисел
Номер патента: 1711152
Опубликовано: 07.02.1992
Авторы: Дрозд, Карпенко, Лацин, Минченко, Полин
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...разряды (начиная с первого, младшего) множимого и множителя соответственно. Причем вслед за разрядами первой пары сомножителей безпаузы аналогично поступают разряды последующих пар сомножителей, образуя их непрерывный поток.Под действием синхроимпульсов СИ 2 поступающих на вход сдвига регистра 3 множимого, разряды множимого продвигаются в каждом такте в регистре 3 множимо.го на одну позицию в сторону старших разрядов, Разряды множителя вдвигаются в регистр 4 множителя через триггер 1, в который разряды записываются по синхросигналам СИ 2, а в регистр 4 множителя вдвигаются по инверсным синхросигналам СИ 2 с задержкой на полтакта (фиг.2), на одну позицию в сторону младших разрядов регистра 4 множителя, 35 40 складывает их с учетом...
Устройство для вычисления степенной функции
Номер патента: 1711153
Опубликовано: 07.02.1992
Авторы: Горбачев, Гусятин, Либероль, Руденко, Тимченко
МПК: G06F 7/552
Метки: вычисления, степенной, функции
...которого равен р. Так, для случая р = 4, этот принципиллюстрируется табл,2,50 Р схем И-НЕ формируют унитарный рразрядный код(фиг,З) в 1-м разряде которогопоявляется нуль, если 1-й (11р) разрядаргумента равен единице, а все старшие(1+(И-е разряды аргумента равны нулю.55 йифратор преобразует унитарный код в гпразрядный двоичный код.Один из вариантов реализации блокауправления сдвигом функции приведен нафиг,4, Функциональное назначение этойсхемы состоит в том, чтобы получить двоичное число, равное а К, если аО, и а К,если аО. Блок работает следующим образом. в элементов ИСКЛЮЧАЮЩЕЕ ИЛИреализуют поразрядную инверсию двоичного кода К, если аО, выходы этих элементов образуют е младших адресов блокапамяти ПЗУ, а г-разрядный код - а-г старших...
Устройство для возведения чисел в n-ю степень
Номер патента: 1711154
Опубликовано: 07.02.1992
Автор: Бантюков
МПК: G06F 7/552
Метки: возведения, степень, чисел
...1 импульсов (этацепь не показана).Перед возведением числа в степень на 35вход показателя 14 степени подается кодпоказателя степени И, а на информационный вход устройства 16 - код числа А (А1),которое необходимо возвест. в степень,после этого на вход 15 запуска устройства 40подается импульс, по которому усройствоначинает работу, Импульс с входа 15 записывает в счетчик 1 импульсов код числа К,а в регистр 6 - код числа А, Кроме того, кодчисла А с информационного входа 16 через 45элементы И блока 10 и через элементыИЛИ блока 11(на вторых входах элементовИЛИ блока 11 находятся нулевые сигналы.так как накапливающий сумматор 13 находится в нулевом положении) поступает на 50информационные входы регистра 12, Призаписи в счетчик 1 импульсов...
Генератор случайного марковского процесса
Номер патента: 1711155
Опубликовано: 07.02.1992
Авторы: Андроник, Гремальский
МПК: G06F 7/58
Метки: генератор, марковского, процесса, случайного
...цепи Маркова можно минимизировать.Для минимизации формы задания гсвязной цепи на основе табл.1 составляюттабл.2, строли. щорой помечен ы цепочкамивида С 1, = О, 1 -1.Цепочки 1 представляют собой последовательности классов эквивалентностудлины г, При этом каждой цепочке вида Ссоответствует множество цепочек вида(С)1,получаемых из С путем перебора возможных вариантов замены каждого из классовэквивалентности 1 о 31, Ь на соответствующие им состояния. Строки табл,1,соответствующие цепочкам (С 1)1, совпадают.Каждая строка С 1 табл, 2 содержит условные вероятности вида Р;(зр(.), причемР 1(з/11)ее Рн(81/С 1),где С - одна из цепочек состояний иэ множества (С)1,соответствующих цепочкеклассов С,т,е. табл.2 получается из табл,1 путем извлечения...
Генератор случайного марковского процесса
Номер патента: 1711156
Опубликовано: 07.02.1992
Авторы: Андроник, Гремальский
МПК: G06F 7/58
Метки: генератор, марковского, процесса, случайного
...строке Ро сжимаем строкуР 1(т,е. строку соответствующую цепочке С 1 )и в векторах й и Т выписываем соответствующие значения. Пусть при этом в векторахй и Т были выписаны по 31 значений,Устанавливаем 92=91+/31.Аналогичным образом сжимаем строкиР 2(С 2), Рз(СЗ), Рф), где=к-, определяязначения координат1 до еГ р о е (ЬЕ 1 р фр( о е (Ъ+ (Ъ1рЪо е , ер- ф рра такжеА=9.2+ ф 1-2Вектор О загружается в блок 14 памяти.Вектор Я загружается в блок 11 памяти частоты появлений,Вектор Т эагруркается в блок 12 памятиэлементов строк, причем в память записыващтся только значения вида аь 1, где а-числители дробей вида 1 -- а г 2 ,Перед началом работы векторы О, В и Твычисляются и загружаются в соответствующие блоки 14, 11 и 12 памяти...
Генератор потоков случайных событий
Номер патента: 1711157
Опубликовано: 07.02.1992
Авторы: Половников, Рышков, Шевченко
МПК: G06F 7/58
Метки: генератор, потоков, случайных, событий
...21, 22 и блоки 23, 24 осуществляют преобразование случайных величин Х и У в соответствии с требуемым законом распределения вероятностей.Рассмотрим теперь случай отрицательной корреляции (переключатель знака корреляции в блоке 19 разомкнут). Как и в предыдущем случае. к моменту формирования коррелированных чисел Х и У в счетчиках 10, 12, 13 хранятся случайные числа Х,21 и У, а на выходе генератора 15 сформировано случайное двоичное число "0" или "1". Для определенности положим, что при значении "0" демультиплексор 14 соединяет выход счетчика 12 с вторым входом первого сумматора 16, а при значении "1" - с первым входом второго сумматора 17. Зто означает, что в каждом цикле формирования случайных величин Х и У величина 2 случайным...
Генератор случайных чисел
Номер патента: 1711158
Опубликовано: 07.02.1992
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...по каждому импульсу, поступающему с выхода генератора 1, в блок 4 записываются несколько чисел, являющихся возможными значениями случайной величины с равномерным распределением в интервале (0,1). В блоке 5 эти числа ранжируются по величине. В блоке 6 из второго (по рангу) числа вычитается первое, из третьего - второе и т.д,Модуль первого числа с выхода блока 5 и модули чисел с выходов блока 6 поступают на входы блока 7. Из каждого поступающего числа г в этом блоке вычитается величина 1/(1+и), и модули результатов вычитания суммируются в сумматоре 8. Получаемая сумма после деления в делителе 9=В .+ 1 является возможным значением случайнойвеличины с распределением Шермана с истепенями свободы.е тор Г, Палий Заказ 3 40 Тираж Рорпл сфИПМ...
Генератор псевдослучайных сигналов
Номер патента: 1711159
Опубликовано: 07.02.1992
Автор: Калиниченко
МПК: G06F 7/58
Метки: генератор, псевдослучайных«, сигналов
...в дискретный момент времени 1;хф+1) - значение сигнала обратной свя зи, записываемое в (1+1)-й момент времени в первый триггер регистра;8Ю знак суммирования па модула два., 10Оператор (1) реализуется логической системой, состоящей из и элементов И 10, и сумматоров 11 по модулю два и элемента ИЛИ-НЕ 12. Генератор 2 за 2" тактов работы оказывается во всевозможных 2" саста яниях, вклачая состояние, когда все триггеры 9 находятся в нуле, Задавая различные коэффициенты С( = 1,й, С = 0 или 1), можно получить различные псевдослучайные последовательности периода 2", 20 Сигналы с разрядных выходов генератора 2 поступают на первые и входов блока 4 бинарных цифроаналоговых преобразователей в соответствии с формулойб.= х; = 1,и, 25 где Ф -...
Генератор случайных импульсов
Номер патента: 1711160
Опубликовано: 07.02.1992
Авторы: Абдрашитов, Гармонов, Лапата
МПК: G06F 7/58
Метки: генератор, импульсов, случайных
...Регулируя длительность выходного импульса формирователя 7 импульсов, можно регулировать длительность импульсов на выходе ключа 8, случайных кэк по моментам появления, так и по амплитуде.При нормально разомкнутом положении контактов переключателя 12 генератор работает в другом режиме. Сигнал нормального белого шума, идущего с генератора 1 шума, так же как в первом режиме, поступает на вход блока 2 задания закона распределения вероятностей, на выходе которого Формируется непрерывный процесс с требуемым распределением. Блок 3 памяти запоминает один отсчет процесса с выхода блока 2 задания закона распределения вероятностей. Этот отсчет задает величину порога срабатывания на потенциальном входе схемы 4 сравнения. Нэ сигнальный вход схемы...
Устройство для приоритетного подключения источников информации к общей магистрали
Номер патента: 1711161
Опубликовано: 07.02.1992
Авторы: Макарчук, Осинский, Рясиченко
МПК: G06F 9/46
Метки: информации, источников, магистрали, общей, подключения, приоритетного
...к приоритету данного источника информации, причем для данного источника выбирается шина 1 ь В последующем работа предлагаемого устройства на отличается от работы прототипа,Для подключения к магистрали источник информации выставляет на входе 4 единичный потенциал. Если магистраль свободна (т.е. на всех шинах 1 нулевой потенциал), то на выходе элемента И 5 появляется единичный потенциал, который устанавливает триггер 8 в единичное состояние. Единичный потенциал через элемент И 19 ь открытый по первому входу единичным потенциалом с выхода дешифратора, поступает в шину 1 к данного источника, сигнализируя тем самым другим источникам о намерении данного источника подключиться к магистрали. Единичный потенциал, задерживаясь на элементе 14,...
Устройство для распределения заданий процессорам
Номер патента: 1711162
Опубликовано: 07.02.1992
Автор: Невский
МПК: G06F 9/46
Метки: заданий, процессорам, распределения
...о типе задачи с выхода регистра 6номера задания.Сигналы с выходов элементов НЕ 14группы поступают на первую группу информационных входов мультиплексора 19 и наинформационные входы первого 23 блока элементов И. Данные сигналы образуютунитарный распределенный код, который является номером процессора, опрашиваемого в данном такте. Код приоритета с выхода регистра 5 приоритета заданий поступает на информационные входы второго блока 24 элементов И и на вторую группу информационных входов схемы 12 сравнения. Информация о номере задачи с выхода регистра б поступает на вход дешифратора 7,Сигналы с выхода дешифратора 7 поступают на адресные входы блока 10 памяти номеров процессоров и блока 11 памяти приоритетов заданий, Происходит обращение к...
Устройство для приоритетного обслуживания заявок
Номер патента: 1711163
Опубликовано: 07.02.1992
Авторы: Ивановский, Кузнецов, Работько
МПК: G06F 9/46
Метки: заявок, обслуживания, приоритетного
...входом реверсивного счетчика, выход которого соединен с вторым входом делителя, первый вход которого соединен с выходом третьего блока элементов ИЛИ, -й вход которого соединен с выходом 1-го блока элементов И четвертой группы, выход делителя соединен с вторым входом второй схемы сравнения, первый вход которой соединен с входом установки устройства, выход второй схемы сравнения соединен с вторым входом четвертого элемента И, выход которого соединен с первым входом -го элемента ИЛИ второй группь.На чертеже приведена функциональная схема устройства,Устройство содержит регистр 1 заявок, группу схем 2 сравнения. группу регистров 3 приоритета, счетчик 4, группу элементов И 5, элементы ИЛИ б и 7, элемент И 8, генератор 9 тактовых...
Устройство приоритета
Номер патента: 1711164
Опубликовано: 07.02.1992
Авторы: Голубцов, Кузнецов, Маленков, Пархоменко
МПК: G06F 9/46
Метки: приоритета
...триггер 5,1 остается в нулевом состоянии, дешифратор 10 закрыт и на выходах 20 устройства не появляется сигнал разрешения на обслуживание, Очередным положительным фронтом тактовой частоты из "О" в "1") счетчик 7 прибавляет единицу. Чуг ьтиплексор 6 на время выборки информации из блока 8 памяти закрыт, С появлением следующего логического "О" с выхода генератора 11 импульсов начинается анализ следующего кода, находящегося в первой чейке блока 8 памяти, на наличие по нему запроса. Если при анализе 1-го кода приоритета в 1-м разряде регистра 1 заявок оказывается 20 "1", триггер 5.1 ус" анавливается в единичное состояние, что разрешает работу дешифратора 10, и на соответствуюшзм выходе 20 устройства появляется сигн ал разрешения на...
Устройство для параллельного счета количества единиц в двоичном п-разрядном коде
Номер патента: 1711165
Опубликовано: 07.02.1992
Авторы: Дрозд, Йорданов, Лаздин, Полин
МПК: G06F 11/00, H03M 7/04
Метки: двоичном, единиц, коде, количества, п-разрядном, параллельного, счета
...З.К группы поступает для сложения на вход переноса Ро последующего сумматора З.К+1 группы. На входы переноса первых сумматоров каждой группы поступает нулевой уровень. Выходы переноса 5 сумматоров 3, К предыдущей группы поступают на входы А и В сумматоров З.К после, дующей группы, и которой также сигнал суммы каждого предыдущего сумматора З.К подается на вход переноса последую щего сумматора З,К+1, При этом с выходов суммы последних сумматоров З.К первой, второй и т,д. групп снимаются соответственно первый (младший), второй и т,д. (по количеству групп) разряды двоичного кода а 15 количества единиц числа А, Старший разряд кода а снимается с выхода переноса сумматоров З.К последней группы.Код а поступает на входы выходного...
Устройство для анализа производительности вычислительных систем
Номер патента: 1711166
Опубликовано: 07.02.1992
Авторы: Бек, Моченков, Соколов, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/00, G06F 11/26
Метки: анализа, вычислительных, производительности, систем
...36 выходов блока 6 задания режима (элемент И 21 открыт) и по второму нулевому управляющему входу, так как на нем стоит" нулевой потенциал с выхода обнуленного счетчика 14 числа формул-условий, По первому тактовому импульсу на группе выходов счетчика 12 исходного адреса формируется код адреса, по которому из блока 1 памяти считывается код первой команды исходной программы, Данный код по второму тактовому импульсу переписывается в регистр 7. Код операции, поступающий с группы 37 выходов регистра 7, является кодом адреса для блока 4 памяти, по которому из последнего считываются соответствующие коду операции исходной программы код числа формул-условий гоуп 5 10 15 20 25 30 35 40 пы 34 выходов блока и код базового адреса первой...
Устройство для мажоритарного выбора сигналов
Номер патента: 1711167
Опубликовано: 07.02.1992
Авторы: Мощицкий, Соколов, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/18
Метки: выбора, мажоритарного, сигналов
...устройство одновременно и принимает и выдает информацию, а снимается в момент, когда в устройстве заканчивается один из этих и роцессов.Блок элемента ИЛИ 41 служит для правильного размещения в разрядах регистра 5 младших разрядов сообщения с выхода блока 8 и смыкания их с частью старших разрядов, поступающих с выходов регистра 4 на вход О 1 регистра 5.Элемент 39 задержки служит для получения сдвинутой во времени последовательности синхроимпульсов. Временная задержка синхроимпульсов должна быть больше, чем время последовательного срабатывания элемента И 34, счетчика 12, триггера 14, элемента И 36. Формирователь 40 одиночного импульса формирует импульс, указывающий об окончании выдачи очередного сообщенияиз устройства. Он запускается...