Патенты опубликованные 23.05.1986

Страница 34

Стабилизатор переменного напряжения

Загрузка...

Номер патента: 1233122

Опубликовано: 23.05.1986

Авторы: Скворцов, Шарапов

МПК: G05F 1/44

Метки: переменного, стабилизатор

...вуправляющем счетчике через каждыйполупериод частоты сети путем. заполнения его импульсами частоты р/К 15 где 31 - коээфициент деления неуправляемого делителя. Тогда на выходеуправляемого целителя частоты формируется частота Н/Т., пропорциональнаячастоте сети,20 Узлы 11, 9 и 7 легко выполняютсяна типовых микросхемах двоичных счетчиков, постоянных запоминающих устрой тв и умножающих цифроаналоговых преобразователей.25 Принцип работы стабилизатора переменного напряжения состоит в следующем.ьсли 11,д 11 р 1 скВажность ВыхОДных импульсов ключевого регулирующе - 30 го органа увеличивается, если Г сц,оп11 , скважность уменьшается, привоцясоответственно к уменьшению или увеличению выходного напряжения, котороетаким образом поддерживается...

Стабилизирующий источник питания

Загрузка...

Номер патента: 1233123

Опубликовано: 23.05.1986

Автор: Ляуксминас

МПК: G05F 1/56

Метки: источник, питания, стабилизирующий

...1 О становится больше напряжения Б , то начинает протекать ток по силовой цепи: вывод 17, силовой диод 19, конденсатор 24, нагрузка 25, транзистор 38, 39, вывод 6 вторичной обмотки., 15 Происходит подзарядка конденсатора 24 и непосредственное питание нагрузки 25. Когда напряжение достигает уровня стабилизации Б , открывается стаби-20 литрон 21 и через цепь, создаваемую выводом 17, силовым диодом 19, стабилитроном 21, диодом 16, стабилизатором 36 тока, диодом 35 и выводом 18, 25 обмотки, протекает ток. Начинается шунтирование базового тока транзистора 39, Происходит процесс стабилизации выходного напряжения Б при котором увеличивается сопротивление эмиттерно-коллекторных переходов транзисторов 38 и 39, что вызывает увеличение падения...

Импульсный стабилизатор постоянного напряжения

Загрузка...

Номер патента: 1233124

Опубликовано: 23.05.1986

Авторы: Воронин, Егорычев, Соловьев

МПК: G05F 1/56

Метки: импульсный, постоянного, стабилизатор

...сигналами с выхода компаратора и модулятора с помощью третьего элемента И 15.В момент включения первого 6, второго 7 и третьего 8 коммутирующих транзисторов электропитание нагрузки стабилизатора осуществляется через 1,С-фильтр ч за счет магнитной энергии, накопленной в трансформаторе 2, обеспечивающей одновременно подзаряд конденсатора 10. 24 15 20 25 для подключения источника опорногонапряжения, парафазные выходы модулятора длительности соединены соответственно с первым входом первого ис первым входом второго элементов И,выход выходного датчика тока соединен одним выводом с выходной отрицательной шиной стабилизатора, адругим выводом - с вторым входом первого элемента И, о т л и ч а ю щ и йс я тем, что, с целью повышения...

Стабилизатор постоянного напряжения

Загрузка...

Номер патента: 1233125

Опубликовано: 23.05.1986

Авторы: Зуб, Прокофьев, Сирота

МПК: G05F 1/56

Метки: постоянного, стабилизатор

...делительб напряжения, а его стабильность определяет инвертор, выполненный наключевом 5 и нагрузочном 4 транзисторах. Делитель 6 напряжения совместно 45с повторителем 11 напряжения вырабатывают на истоке ключевого транзистора 5 опорное напряжение, величина которого ниже выходного напряженияделителя на величину отпирающего напряжения транзистора 12. Выходное напряжение устройства больше опорногонапряжения на ту же величину и примерно равно выходному напряжению делителя.55Стабилизация величины выходногонапряжения устройства происходит следующим образом,При значительном возрастании тока нагрузки величина выходного напряжения незначительно уменьшается. Это значит, что входное напряжение инвертора равное разности выходного напряжения...

Ключевой стабилизатор постоянного напряжения

Загрузка...

Номер патента: 1233126

Опубликовано: 23.05.1986

Авторы: Орехов, Петров

МПК: G05F 1/569

Метки: ключевой, постоянного, стабилизатор

...и приводиг к появлению тока в цепиделителя.Следствием этого является увеличение напряжения на резисторе 23 иувеличение базового тока через транзистор 16, который открывается ичерез переход коллектор-эмиттер и ограничительный резистор 24 подключает эмиттер транзистора 12 на минусовую шину стабилизатора, До этого момента транзистор закрыт напряжениемна. эмиттере, снимаемым с целителя 11,которое больше, чем опорное напряжение на базе этого транзистора, созданное стабилитроном 18.Режим последнего задается балластным резистором 25, включенным черездиод 17 на выходе регулирующего элемента 1, Конденсатор 20 служит длязатягивания процесса выхода на режимстабилитрона 18, чтобы при включениисхемы не было ложных дорабатыванийблока защиты,При...

Стабилизатор постоянного напряжения

Загрузка...

Номер патента: 1233127

Опубликовано: 23.05.1986

Авторы: Анисимов, Исаков, Капитонов, Науменко, Прокопенко, Соколов

МПК: G05F 1/569

Метки: постоянного, стабилизатор

...10 через резистор 17 связан с выходным выводом 25 стабилизатора и с эмиттером транзистора 11, коллектор которого соединен с эмиттером транзистора 19.Стабилизатор постоянного напряжения работает следующим образом.При изменении выходного напряжения часть его через делитель 3 выходного напряжения подается на второй вход усилителя 2 сигнала рассогласования, Усиленный сигнал рассогласования с выхода усилителя 2 поступает на управляющий вход регулирующего элемента 1, при этом на его выходе появляется приращение тока, которое компенсирует первоначальное изменение выходного напряжения.Узел 18 тепловой защиты стабилизатора функционирует следующим образом. В качестве температурно-чувствительного элемента используется переход эмиттер - база...

Многоканальный стабилизированный источник питания

Загрузка...

Номер патента: 1233128

Опубликовано: 23.05.1986

Авторы: Рыбочкин, Шустерман

МПК: G05F 1/577

Метки: источник, многоканальный, питания, стабилизированный

...ШИМ 5. Остальные каналы закрыты низкими "нулевыми" уровнями. Между импульсами стабилизации 25 имеется пауза низкого "нулевого" уровня. Как только первый импульс стабилизации высокого "единичного" уровня (график 60, Фиг. 3) заканчивается, на выходе элемента НЕ 15 форми руется высокий "единичный" импульс паузы (график бб, Фиг. 3), который поступает на С-вход Р-триггера 32, устанавливая на его инверсном выходе высокий "единичный" уровень. Пятый элемент И 16 обеспечивает прохождение импульсов с высокочастотного генератора 14 опроса на вход счетчика 17 подсчета количества каналов.Частота генератора 14 выбирается,40 исходя из того, чтобы за время паузы 3-5 мкс просчитать все каналы источника питания один раз (график 67, Фиг, 3) Как только...

Импульсный стабилизатор напряжения

Загрузка...

Номер патента: 1233129

Опубликовано: 23.05.1986

Автор: Губанов

МПК: G05F 1/618

Метки: импульсный, стабилизатор

...регулирующего элемента 1, вход параллельного регулирующего элемента 2 присоединен к точке соединения последовательного регулирующего элемента 1 с дросселем 4 и диодом 6 через вновь введенный резистор 11.Узел 3 управления содержит устройство 12 выявления и усиления сигналаошибки и модулятор 13. Импульсный стабилизатор работаетследуюшим образом. выода узла 3 угдравлецид дла вход последовательного регулирующего элемента 1 поступает последовательностьпрямоугольных импульсов тока, скважность которых зависит от величины выходного напряжения, поступающего навход узла 3 управления с клеммы 9стабилизатора, При включении последовательного регулирующего элементавходное напряжение поступает на дроссель 4 и через резистор 11 на входпараллельного...

Струйный коммутатор

Загрузка...

Номер патента: 1233130

Опубликовано: 23.05.1986

Авторы: Андренко, Караго, Черкашенко

МПК: G06D 1/08

Метки: коммутатор, струйный

...пи 1 1Фо рм ул а и зо бр ет ен ия Струйный коммутатор, содержащий ккуправляющих, 2 информадионныхи один стробирующий входы, два взаимоинверсных выходных канала и к функдиональцых ярусов, о т л и ч а ю щ и й с я тем, что, с целью упрощения конст - рукдии, он содержит 1/2 2 инвертокров,д-й функциональный ярус содержит" струйных элементов с двумя входами ИЛИ и с двумя встречно им расположенными входами И, с каналом питания и прямым и инверсным выходами,тания и выходамц 11 и 12 ц каждом,иццерторы 13 13;,коллекторы 1414 и выходы 15 и 16,Струйный коммутатор с двумя управлякчцими входами фиг. 2) содержитуправляющие в: оды 1 и 1 ицформа 1циоццые входы 22 стробируюнцйвход 3, функциональные ярусы 4, иструйные элементы 5 5 и 5 ицвер 13 10 торы 13...

Стохастический генератор функций хаара

Загрузка...

Номер патента: 1233131

Опубликовано: 23.05.1986

Авторы: Ахметьянов, Семенов

МПК: G06F 1/02, G06F 7/58

Метки: генератор, стохастический, функций, хаара

...быодин сигнал со значением "1", он переводит триггер 6 из положения "О"в положение "1" и на выходе 14 генератора появляется сигнал Б,(х)=0,Счетчик 3 ведет подсчет числа сдвигов содержимого регистра 1, При завершении полного цикла сдвига на выходе счетчика 3 появляется сигнал,который закрывает элемент И 8 и откры 5вает элемент И 11. Если триггер 6остается в положении 0, что означает Н (х)=+О, то содержимое старшего регистра 2 переписывается в триггер 7 через элемент И 11, и на выходах генератора устанавливается кодвычисленного значения функции Н,(х),приведенный в таблице,Триггер 7 Н,(х)45Выход Выход16 17 Тактовые импульсы, проходящие через элемент И 9, продолжают вызывать 1. 1 4сдвиг содержимого регистра 2 и заполнят счетчик ;....

Генератор последовательности -чисел фибоначчи

Загрузка...

Номер патента: 1233132

Опубликовано: 23.05.1986

Авторы: Ключко, Ткаченко

МПК: G06F 1/02

Метки: генератор, последовательности, фибоначчи, чисел

...1091146,Цель изобретения - расширение функциональных возможностей генератора 15эа счет генерирования последовательности значений функции суммарногочисла пропускаемых ошибок.На чертеже представлена функциональная схема генератора последова-, 2 Стельности Р-чисел Фибоначчи. Генератор содержит регистры 1, -1, элемент КЦ 2 2, сумматор 3, блок 4 синх,ронизации, сумматор 5, вход 6 начальных условий генератора, выход 7 последовательности Р-чисел Фибоначчиили последовательности значений мощности оптимального фибоначчиевого иминимального Р-кодов, регистры 88 р , сумматор 9, элемент ИЛИ 10,выход 1 последовательности значений .суммарного числа пропускаемых ошибокгенератора, выходы 12-15 блока синх-ронизации.Р-числа Фибоначчи определяются ре...

Последовательный двоичный сумматор

Загрузка...

Номер патента: 1233133

Опубликовано: 23.05.1986

Авторы: Подколзин, Подкользина

МПК: G06F 7/50

Метки: двоичный, последовательный, сумматор

...не поступает. Перенос изтриггера 2 через элемент И 7 и элемент ИЛИ 9 переписывается в триггер 3,Сложение двух трехразрядных чиселзакончилось: в результате образовалось число 1010, три младших разряда которого по первым трем тактам Т,поступают на выход 11, а старший разряд поступает на выход 11 уже почетвертому такту Т, (с выхода элемента памяти через элемент И 5, элемент ИЛИ б и комбинационный сумматор 1). На получение результата затрачивается четыре такта Т, и четыретакта Т, причем .информация поступает на входы ОКС только по тактам ТПо завершении сложения сигнал с шины14 снимается.В патактном режиме работы для определенности принимают, что складываются трехразрядные числа 101 и 011.Перед началом работы оба триггера 2и 3...

Ассоциативное суммирующее устройство -разрядных двоичных и двоично-десятичных чисел

Загрузка...

Номер патента: 1233134

Опубликовано: 23.05.1986

Авторы: Исмаилов, Кокаев

МПК: G06F 7/50

Метки: ассоциативное, двоично-десятичных, двоичных, разрядных, суммирующее, чисел

...Т = и + 1 од(11+1), если И16, 1233134где( - разрядность регистра промепр 1). )жуточного результата;разрядность слагаемого 1- 4),1) - количество суммируемых слагаемых.При подаче на третий тактовый вход 17 синхронизации устройства импульса происходит передача информации с регистра 9 промежуточного результата через элементы И 20 четвертой группы на вход встроенного дешифратора адреса второго постоянного запоминающего блока 21, поступает информация с промежуточного результата регистра и в том же такте происходит его обнуление (время хранения информации в промежуточном регистре результата определяется элементом 18 задержки).Организация второго постоянного запоминающего блока 21 следующая (фиг. 4).На вход второго постоянного запоминающего...

Умножитель трех двоичных переменных

Загрузка...

Номер патента: 1233135

Опубликовано: 23.05.1986

Авторы: Гнеденков, Дудкин, Дядюк, Журавлев, Петрашев

МПК: G06F 7/52

Метки: двоичных, переменных, трех, умножитель

...на схемах 1 ч 16 сравнения, схема 14 сравнения вырабатывает сигнал Е, в случае, если А; ) В, схема 15 сравнения вырабатывает сигнал Е в случае, если А ) С схема 16 сравнения вырабатывает сигнал Е,б, если СВ . Сигнал Е поступает на старший, сигнал Е - на средний, а сигнал Е,б - на младший вход дешифратора 17, который управляет распределением сегментов А;, В и С, в порядке неубывания на дешифраторы 8 - 1 О соответственно. Это распределение выполняется с помощью коммутаторов 18 - 20 (таблица 1). В зависимости от значений сегментов (от состояний выходов дешифраторов 8 - 10) шифратор 13 вырабатывает знаучение частичных произведений. Значение частичного произведения на выходе шифратора 13 представляет собой Зп-разрядный двоичный код,...

Устройство для умножения

Загрузка...

Номер патента: 1233136

Опубликовано: 23.05.1986

Авторы: Кургаев, Опанасенко

МПК: G06F 7/52

Метки: умножения

...регистра 19 через элементы И 14под управлением сигнала 25, Число переносов с выхода сумматора 7 Фиксируется в счетчике 8 и через элементыИ 9 дод управлением сигнала 24 эаписызяется в каждом тякте в стяршие разряды буферного регистра 19. Одновременно с этим в младшие разряды буферного регистра 19 записывается 2 Ы-разрядное (двоичное) частичное произведение с выходов сумматора 7 через элементы И 12.Второй цикл".В начале первого такта производится установка счетчика 8 в исходное состояние: Все такты этого цикла,.кроме последнего, выполняются аналогично тяктям первогО цикляе Ня пос лецнем такте второго цикла .:-двоичный разряд с выходя сукятора 7 через элемент И 16 управлением сигнала 27 фиксируется в триггере 18, 1233136Третий...

Делительное устройство

Загрузка...

Номер патента: 1233137

Опубликовано: 23.05.1986

Авторы: Биушкин, Герасимов, Угрюмов

МПК: G06F 7/52

Метки: делительное

...во времени один относительно другого на величину ьТ для сохранения устойчивого состояния выходов сумматора- вычитателя . во время записи информации в регистр 3 или 4 частного. Положительным перепадом первого синхросигнала с третьего выхода блока. 9 управления значение Р записано в регистр 4 частного. Единичным сигналом с второго выхода блока 9 управления выход коммутатора 8 подключен к выходу регистра 4 частного и в течение действия единичного сигнала с третьего выхода блока 9 управления на выходе сумматора-вьчитателя 6 формируется двоичный код который по отрицательному перепаду сначала с третьего выхода блока 9 управления записывается в регистр 3 частного.Итерационный процесс продолжается до тех пор, пока на вьгхаде схемы 7...

Последовательное множительное устройство

Загрузка...

Номер патента: 1233138

Опубликовано: 23.05.1986

Автор: Глазачев

МПК: G06F 7/52

Метки: множительное, последовательное

...с учетом задержки ввода при меньшей разрядности, сразу после снятия сигнала синхронизации на выходе 23. Коммутатор 8 предназначен для подачи единицы коррекции при различной разрядности сомножителей. Единица коррекции подается на вход выходного сумматора 7 при (г + )-состоянии с выхода элемента И 15. На входы коммутатора 8 для этого с выходов блока 4 памяти подается при (г + 1)-состоянии значение старшего разряда младшей части произведения, а управление производится сигналами с выходов 43 дешифратора 37 блока 1 б управления; Знаки сомножителей с входов 17 подаются также на входы блока 5 определения знака, где по выражениюзнак П = С + С 2 + СХ + С 4 образуется знак произведения, который подается на информационный вход триггера 11 и...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1233139

Опубликовано: 23.05.1986

Авторы: Лишневецкий, Саркисов, Топельберг

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...в блок5 управления и прекращающий вычисления; если "0" - вычисления продолжаются. Блок 5 управления возвращаетблок 2 коммутаторов и сумматор 4 в 15 20 Формула изобретения 1. Устройство для деления двоичных чисел, содержащее регистр делимого, регистр делителя, сумматор, блок регистрации "0" и "1", блок формирования частного и блок управления,55 режим вычитания и снова проверяется знак разности между удесятеренным остатком и делителем. Если делимое больше, то подсчет импульсов ведется так же, как при вычислении целой части, но они накапливаются только в счетчике, указанном потенциалом с выхода маркерного регистра 6 (результат деления не может быть больше девяти, поэтому одного счетчика достаточно); если удесятеренное делимое меньше...

Устройство для вычисления полиномов

Загрузка...

Номер патента: 1233140

Опубликовано: 23.05.1986

Автор: Желудкевич

МПК: G06F 7/544

Метки: вычисления, полиномов

...накапливается в регистре 2 сдвига и йоступает на второйвход сумматора 9, на первый входкоторого поступает предыдущее значение полинома, а на третий - обратныйдвоичный код величины Ь , В регистре 1 сдвига накапливается текущеезначение полинома, равноес,(з., 1 Я) (21-1)А-В+ сГ(1-1,И). (4) О В регистре 5 сдвига накапливаетсятекущее значение полинома первого по.рядка, равное1,(1, 1)=-(В - ,(1-1, )=-(1 В -С), (5)где С=1.В дапьнеишем устроиство функционирует аналогичным образом, реализуя соотношения (4 и 5) до тех пор,пока текущее значение полинома второй степени не достигнет значения,равного . В случае равенства текущего значения полинома заданномузначению на выходе блока 24 сравненияФормируется сигнал логической "1", 2 который открывает...

Матричное вычислительное устройство

Загрузка...

Номер патента: 1233141

Опубликовано: 23.05.1986

Авторы: Гуляев, Кедровский, Лисник, Стасюк, Чаплыга

МПК: G06F 17/16, G06F 17/17

Метки: вычислительное, матричное

...которого на выходе первого сумматора 3 образуется значение За, которое поступает навторые информационные входы всехмультиплексоров 4 и хранится до момента подачи на входы 5 и б новых аргу- О ментов. Кроме того, значение а поступоступает на вход второго операнда второго сумматора-вычитателяпервой группы, Во втором сумматоре-вычитателе 1 первоц группы реализуется в соответствии с формулой (5) вы"ф(1 -ъ Д (1 ч("1ражение Ь - 2 а ь= Ь , благо"(т 1 даря чему вычисленное значение Ьс его выхода пос.тупает на вхоц первого операнда третьего сумматора-вычитателя 1 первой группы, а на входе знакового разряда второго сумматоравычитателяпо выражению (5) обраг зуется значение второго разряда результата искомого неизвестного ,гЗпначение м...

Устройство для вычисления матрицы направляющих косинусов

Загрузка...

Номер патента: 1233142

Опубликовано: 23.05.1986

Авторы: Башков, Кувычко

МПК: G06F 7/548

Метки: вычисления, косинусов, матрицы, направляющих

...3 с выходов46-49 блока 2 регистровой памяти.Эти данные записываются но все разряды, кроме младшего, в регистры 254множителя, Регистры 253, 302 и 333 30частичных сумм в блоках 4-16 и младший разряд регистров 254 в блоках4-7 обнуляются,В следующем такте работы управляющего автомата сигналы присутствуют З 5на выходах 57 и 60 блока 3. Черезшину 23 управления они поступают вблоки 4 - 16, где на входы элементовИ 255-260 в блоках 4-7, входы элементов И 304-31 в блоках 8-10 и входы элементов И 335-338 в блоках 116 через шину 24 условий поступаютзначения двух младших разрядов регистров 254 множителя в парафазномкоде с выходов 87-90 блоков 4-7,Управляющие сигналы элементов И используются для получения суммы произведений в регистрах 253...

Устройство для вычисления тригонометрических функций

Загрузка...

Номер патента: 1233143

Опубликовано: 23.05.1986

Авторы: Дудыкевич, Котыло, Отенко, Стрилецкий

МПК: G06F 7/548

Метки: вычисления, тригонометрических, функций

...сумматорыи. 3 использованы в качестве первого и второго управляемых делителей частоты.Работа первого управляемого делителячастоты описывается выражением 40АЙу =- Йх2"(1)где А - код, задающий коэффициент.деления управляемого делителя частоты;45Йх - приращение входной импульсной последовательности хуправляемого делителя частоты;7ЙУ - приращение выходной импульсн50нои последовательности ууправляемого делителя частоты;и - разрядность группы информационных входов накапливающего сумматора 2,55 43 аЭлемент ИЛИ 12 и элемент 15 задержки представляют собой импульсный сумматор, Поэтому Решая совместно уравнения (2) и (3),получа.емЕЙк = (1 + я-) Йх2Ф(4) Проинтегрировав выражение (5),находим текущее значение числа в счетчике 1 О; Е...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1233144

Опубликовано: 23.05.1986

Автор: Глазачев

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...разности выглядят следующим образом: 50 О О О 1 О О 55 1 1 О 1 1 1цифры корня данкй строки, равной 1 единице плюс единица в младшем раэря С выходов коммутаторов первой строки числа остатка первой строки подаются на входы суммирующих ячеек второй строки и .на входы коммутаторОв второй строки, причем старший разряд остатка исключается. В сум- . мирующих ячейках второй строки происходит образование "углов" второй стРоки Уд (с 1), Ъ(с) (Уэ+У) (с 1) в дополнительных кодах и их суммирование с двумя числами остатка В первой строки и приращением ьА второй строки. При этом каждый первый угол" строки в дополнительном коде образуется как удвоенное значение всех цифр корня предыдущих строк, взятых инверсными, плюс единица в младшем разряде, каждый...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1233145

Опубликовано: 23.05.1986

Авторы: Дрозд, Карпенко, Лебедь, Малярчук, Полин

МПК: G06F 7/552

Метки: вычисления, комплексного, модуля, числа

...шос 1 3=1 сМ.Код 1 щ с выхода блока 15 свертки помодулю три поступает на первые входы сумматоров по иодулю два шестойгруппы 7, транслирующих этот кодпри правильной работе устройства навходы блока 18 свертки по модулю три,На другие входы этого блока поступает код М, причем нечетные разрядыкода М и четный разряд кода км приходят на нечетные входы блока 18,имеющие весовые Функции "1" а чет/ные разряды кода М и нечетный разряд кода КМ приходят на четные входыблока 18, имеющие весовые. функции"1". При этом на выходе блока 18образуется код К, принимающий значения "01" и "10", если (М)шод ЗФ 1 сМ.Код К поступает на входы второгосумматора 19 по модулю два, преоб -разующего его в сигнал С, равныйнулю при правильной работе устройства....

Устройство для возведения в степень

Загрузка...

Номер патента: 1233146

Опубликовано: 23.05.1986

Авторы: Кривогин, Медведева, Полулях

МПК: G06F 7/552

Метки: возведения, степень

...его обнуления до второго обнуления третьего счетчика 6 и зафиксированное внем к началу третьего такта.Аналогично продолжается возведение в более высокие степени,Рассмотрим возведение в степень,когда Т, Т с 2 Т (фиг. 3),Исходное состояние устройствааналогично рассмотренному для первого случая. При таком соотношении периодов Т, и Т, первым переполняетсясчетчик 5. Следовательно, в первомтакте работы устройства из И импульсов с периодом , формируется временной интервал 6, = Н Т который одновременно квантуется опорными импульсами с периодом следования Т,поступающим на вход суммированиясчетчика 14, в результате чего формируется число-импульсный код(8) 1, = 1,Т,/Т, = ЖК,где Б, - число импульсов, вычтеиных из счетчика 6 за время МОТ и од...

Интегрирующее устройство (его варианты)

Загрузка...

Номер патента: 1233147

Опубликовано: 23.05.1986

Авторы: Ашман, Браво

МПК: G06F 7/64

Метки: варианты, его, интегрирующее

...реализуют импульсный выход с частотой, пропорциональной срецнему значению Х (с) . В ряде случаев оказыва 5 Оется достаточным более простое ограничение по максимальному значениюХ)с,ксь которое не меняется в течение всего процесса работы устройства, Величина с =) при этом является постоянной. Последнее условие применимо в навигационных вычислителях подвижных объектов, где значение Х и )определяются максималь)ИД КСной скоростью движения этих объектов11и являются таким образом сменнымиконстантами вычислителя, Переход отоцного значения )к другому приустановке вычислителя на различныхобъектах осуществляется простой коммутацией.Практически все способы основанына транспозиции и образовании вариационного ряца и отличаются лищь...

Устройство для решения дифференциальных уравнений

Загрузка...

Номер патента: 1233148

Опубликовано: 23.05.1986

Авторы: Кириллова, Петров, Степанов

МПК: G06F 17/13

Метки: дифференциальных, решения, уравнений

...коммутаторы 61-бк обратно во вторую группу решающих блоков 5: из 5 в 5 , из 5 в 51, и т.д. Для этого используются регистр 71 вывода, ключи 72 двунаправленного коммутатора 6 промежуточных данных. Кроме того, соседние решающие блоки первой группы обмениваются через коммутатор 4 исходных данных и результатов и блок 3 значениями суперпозиции, которые являются граничными значениями для расчета поля в подобласти. Так как количество подобластей на одну больше, чем количество вычисляемых условий сопряжения, то при расчете поля участвует и решающий блок 5в который предварительно пересылается исходная информация из решающего блока 5, . Вычисление поля в решающих блоках 5 первой группы осуществляется по формулам (6) . Алгоритм работы решающего...

Устройство для решения дифференциальных уравнений

Загрузка...

Номер патента: 1233149

Опубликовано: 23.05.1986

Авторы: Петров, Яцунов

МПК: G06F 17/13

Метки: дифференциальных, решения, уравнений

...первого операнда, девятый выход - с управляющим входомсумматора, десятый выход - с входомсинхронизации регистра частичногорезультата, первая группа входов кода режима синхронизатора - с выходами дешифратора команд, входы которого соединены с выходами регистра команд, выходы ключей второй груп 30пы - с информационными входами регистра второго операнда, регистракоманд и с информационными входамирегистра первого операнда, выходысчетчика команд соединены с информаЗ 5 ционными входами регистра адреса,выходы регистра частичного результата - с входами первого слагаемогосумматора, входы второго слагаемого которого соединены с информацион- "0 ными выходами регистра первого операнда, выходы сумматора соединены синформационными входами...

Умножитель частоты

Загрузка...

Номер патента: 1233150

Опубликовано: 23.05.1986

Авторы: Герасимов, Караваев, Шахмейстер

МПК: G06F 7/68

Метки: умножитель, частоты

...для частоты на выходе преобразователя 71 с(2 --- )Кг гогде с - коэффициент преобразованияпреобразователя 7. 55Таким образом получаем систему из п дифференциальных уравнений (и = 4); последнее из которых имеет вид где К - выходная частота умножителя,- коэффициент деления делителя 9 частоты, равный ко- З 0эффициенту умножения устройства.Частота Г, на выходе преобразо-вателя 5 код - частота определяется параметрами преобразования количест во импульсов - частота и, считая для простоты математических выкладок это преобразование линейным (в общем случае оно может быть и нелинейным), равна 40 1 1 г 1 л 1 с1+ -р+ -- р в в -рс се.П=гИз этого выражения видно, что поря - док передаточной функции равен количеству реверсивных счетчиков, а...

Псевдостохастическое устройство для выполнения математических операций

Загрузка...

Номер патента: 1233151

Опубликовано: 23.05.1986

Автор: Ерухимович

МПК: G06F 7/70

Метки: выполнения, математических, операций, псевдостохастическое

...пропоэццоРцалькые 2 ( р = 1,2,3. . .и), поступают на управляющие входы коммутаторов 2,3 и 11, информационные входы кого2331 5 40 рых подключены соответственно к выхо дям разрядов регистров 1 и 9 и бпокя 1 б памяти. Ня выходах коммутаторов образуются псевдослучайные последовательности, которые имеют математические ожидания, пропорциональные значениям преобрязуемьх чисел, я модуль коэффициента взаимной коррелялции - порядка 2 . В первой итерации производится преобразование входного числа и псевдослучайную последовательность, а также преобразоняние в последовательность двоичного кода первого коэффициента ряда а, считан. ного из блока б памяти по нулевому адресу, установленному н счетчике 15.При работе с инверсными значениями входного...