Петричкович

Страница 2

Узел формирования переноса в сумматоре

Загрузка...

Номер патента: 1312567

Опубликовано: 23.05.1987

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: G06F 7/50

Метки: переноса, сумматоре, узел, формирования

...на выходах вторых элементов И-НЕ 12 и ИЛИ-НЕ 14 появляются уровни 1(0), которые открывают пятый 5 и шестой 6 (второй 2 и третий 3) транзисторы и закрывают второй 2 и третий 3 (пятый 5 и шестой 6) транзисторы, при этом на выход формирователя 20 (Ргя ) поступает потенциал шины 22 нулевого потенциала (шины 21 питания), т.е. 0(1), осуществляется режим собственного переноса. При несовпадении логических уровней входных разрядных переменных чет ных разрядов узла формирования переноса на выходе вторых элементов И-НЕ 12 и ИЛИ-НЕ 14 появляются уровни 1 и 0 соответственно, которые открывают транзисторы 3 и 6 и закрывают транзисторы 2 и 5. При этом второй элемент НЕ 8 работает в нормальном режиме, т,е. на истоках его р- (и-) канальных транзисторов...

Управляемый формирователь импульсов

Загрузка...

Номер патента: 1309302

Опубликовано: 07.05.1987

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 19/094, H03K 5/04

Метки: импульсов, управляемый, формирователь

...следующим образом.В исходном состоянии на входную шину 7 устройства подается нулевой сигнал, а на шины настройки 19 - 2 поданкод, например, 1, О, О. В результате навыходах кгСл(лях 12) лстройства 13 управления формируется комбинация сигналов1, О, О, 0 в соответствии с числом и параллельно соединенных инвертирующих каскадов 4 в ицвертирующем блоке 3. Число единичных сигналов на управляющих клеммах 12 устройства в зависимости от коданастройки может быть от одного до и. В соответствии с этим такое же число инвертирующих каскадов 4Отово к переключению,Единичный управс 5 юций сигнал подается на управляющий вход 11 соответствующего инвертирующеп) каскада 4 и открываст пару МДП-транзисторов разного типа.Поскольку вхолной...

Д-триггер

Загрузка...

Номер патента: 1309267

Опубликовано: 07.05.1987

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 3/353

Метки: д-триггер

...при этом на шинах 5 и 6 присутствует комбинация сигналов "1 О"двунаправленный ключ 2 закрыт, транзисторы 11 и 12 открыты, на шине 13потенциал нуля, на шине 14 потенциаллогической еденицы следовательно,открыт транзистор инвертора 4. Инверторы 2 и 4 образуют бистабильную схему, которая и сохраняет записаннуюинформацию. При изменении потенциалов на шинах 5 и 6 на противоположные(т.е. комбинация сигналов "01") происходит запись в триггер логическойединицы. При этом закрываются транзисторы 1 1 и 12, при подаче на однуиэ обкладок емкостей 9 и 10 потенциалов шин 5 и 6 соответственно "0"н ии 1 цепи питания инвертора 4 отключаются на время переходных процессов от шин питания и общей, Одновременно открывается двунаправленный ключ 2 и шина...

Логический элемент

Загрузка...

Номер патента: 1295512

Опубликовано: 07.03.1987

Авторы: Заболотный, Косоусов, Максимов, Петричкович

МПК: H03K 19/094

Метки: логический, элемент

...18, затворами третьего р-транзистора 10 и пятого и-транзистора 17 и третьей выходной шиной 21, сток пятого р-транзистора 12 соединен со стоком первого и- транзистора 6, стоками седьмого и- транзистора 19 и четвертой выходной50 шиной 22, исток седьмого и-транзистора 19 соединен со стоком второго п-транзистора 7 и истоком шестого и-транзистора 18, затвор седьмого и- транзистора 19 соединен с затворами55 шестого и четвертого и-транзисторов 18 и 16 и второго, шестого и седьмого р-транзисторов 4, 13 и 14, сток шестого р-транзистора 13 соединен со стоком четвертого р-транзистора 11 и истоком седьмого р-транзистора 14, сток которого соединен со стоками третьего р-транзистора 10 и пятого и-транзистора 17 и с первой выходной шиной...

Узел формирования переноса в сумматоре

Загрузка...

Номер патента: 1291969

Опубликовано: 23.02.1987

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: G06F 7/50

Метки: переноса, сумматоре, узел, формирования

...формирование на выходе Р сигнала, инверсного по отношению к Р1В табл. 2 показаны состояния транзисторов третьего 3, 4, 7 и 8 в зависимости от входного кода а, ЬР,и соответствующее каждому коду логическое состояние выхода Р,.Логическое уравнение, описывающеевыход Р можно представить в видеР = а, Ь 1 + ( а,+ Ь,) Рчто соответствует функции переносадвухразрядного сумматора,.Формула изобретенияУзел формирования переноса в сумматоре, содержащий. в каждом разряде первый, второй, МДП-транзисторы Р-типа, первый, второй МДП-транзисторы и-типа, причем затворы первых МДП- транзисторов р- и и-типов каждого нечетного разряда узла, формирования переноса соединены с входом переноса иэ соответствующего предыдущего четного разряда узла формирования...

Узел формирования переноса в сумматоре

Загрузка...

Номер патента: 1287147

Опубликовано: 30.01.1987

Авторы: Заболотный, Косоусов, Максимов, Петричкович

МПК: G06F 7/50

Метки: переноса, сумматоре, узел, формирования

...транзисторы 6 и 11не препятствуют транзисторам 7 и 11соответственно Формировать на ихстоках логические уровни соответственно "1" и "0", При этом первый 13и второй 14 элементы НЕ формируютуровни соответственно 1 и 0, запирающие транзисторы 1 О и 4, Транзисторы 9 (если р, =0) или 3 (еслир, =1) Формируют на выходе 15 сигнал,инверсный сигналу, установленному навходе 20 переноса,Работа узла формирования переносав сумматоре иллюстрируется таблицейсостояний транзисторов и соответствующим этим состояниям логическимзначениям выхода 15 переносаТаким образом, узел Формированияпереноса в сумматоре реализует булеву функциюр=аЬ+ар +Ьргде а, Ь, р, - сигналы на входах 18,19 и 20 соответственно.Ф о р м у л а изобретенияУзел формирования переноса в...

Формирователь импульсов для блоков памяти

Загрузка...

Номер патента: 1278973

Опубликовано: 23.12.1986

Авторы: Заболотный, Косоусов, Максимов, Петричкович

МПК: G11C 7/00

Метки: блоков, импульсов, памяти, формирователь

...соответственно, Ф=О и Ф= 1. При этом открытые первый 1 и второй 2 транзисторы обеспечивают формирование в узлах А и В уровней, соответственно, Е и О. Закрытые пятый 5 и восьмой 8 транзисторы отключают выход 13 от шины 9 питания и общей шины 1 О, обеспечивая тем самым рассивное (третье) состояние выхода 13. Смена управляющего кода 01 на противоположный 1, 0 на входах, соответственно, 11 и 12 переводит схему в режим формирования предзаряда.В зависимости от состояния выхода 13 возможны два варианта переходного процесса:формирование предзаряда из нулевого состояния на выходе 13 - область 1 на фиг. 2; 55формирование предзаряда из единичного состояния на выходе 13 - область 11 на фиг. 2. В первом варианте переходного процесса открывающийся...

Многофункциональный логический элемент

Загрузка...

Номер патента: 1277379

Опубликовано: 15.12.1986

Авторы: Заболотный, Максимов, Назаров, Петричкович, Филатов

МПК: H03K 19/00

Метки: логический, многофункциональный, элемент

...узлов цифровой аппаратуры,Цель изобретения - расширение5 функциональных воэможностей путем формирования параллельно пяти логических функций от двух переменных.На чертеже представлена электрическая принципиальная схема много функционального логического элемента.Устройство содержит первую входную шину 1, соединенную с входом первого инвертора 2 и затвором ив транзистора 3, вторую входную шину 15 4, соединенную с входом второго инвертора 5, исток п-транзистора которого соединен с общей шиной 6, шину 7 питания, вторая входная шина 4 соединена с входом третьего н чет вертого инверторов 8 и 9, первая входная шина 1 соединена с затвором р-транзистора 10, исток которого соединен с шиной 7 питания, а сток - с выходом третьего инвертора 8, входом...

Формирователь импульсов считывания для блоков памяти

Загрузка...

Номер патента: 1273996

Опубликовано: 30.11.1986

Авторы: Заболотный, Косоусов, Максимов, Петричкович, Филатов

МПК: G11C 7/00

Метки: блоков, импульсов, памяти, считывания, формирователь

...Е , транзистор первого 4 усилительного элемента не препятствует установлению низкого уровня в точке А транзистором третьего 3 элементапредзаряда, открытым высоким потенциалом на его затворе. При этом закрывающийся транзистор второго 2 элемента пред- заряда не препятствует Формированию высокого потенциала, равного напряжению Е, на входе инвертора 6, осу.ществляемому открытым транзистором первого 1 элемента предзаряда. Инвертор 6 Формирует низкий уровень на затворе транзистора второго усилительного элемента, переводя его в открытое состояние. Окончание переходных процессов в узлах схемы характеризуется отсутствием каналов сквоэнога тока - рассеиваемая мощность при этом определяется только токами утечки р-п переходов.В режиме формирования...

Узел формирования переноса в сумматоре

Загрузка...

Номер патента: 1269123

Опубликовано: 07.11.1986

Авторы: Заболотный, Косоусов, Максимов, Петричкович, Якушев

МПК: G06F 7/50

Метки: переноса, сумматоре, узел, формирования

...имеющий прямой 7 и инверсный 8 управляющие входы. Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 1 имеет прямой 9 и инверсный 10 входы, двунаправленный ключ 6 - информационный вход 11, соединенный с входом 12 переноса узла, выход 13 двунаправленного ключа соединен с выходом переноса узла, Кроме того, узел содержит МДП-транзисторы 14 и 15 соответственно р- и и-типа.Узел формирования переноса работает следующим образом.При поступлении на входы 4 (а,) и 5 (Ь, ) разрядов операндов раз,ных логических уровней на прямом 9 (с; ) и инверсном 10 (с;) выходах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 1 устанавливаются уровни "1" и "0" соответственно, открывающие двунаправленный ключ 6, который пропускает информацию с входа 12 (р; ) входного переноса на выход 13 (р.,) узла....

Тактируемый -триггер

Загрузка...

Номер патента: 1267590

Опубликовано: 30.10.1986

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 3/353

Метки: тактируемый, триггер

...Яа на инверсном выходе- Ц. В этом режиме состояние триггера не зависит от сигналовна установочных входах 9 (Я) и 10(К) эа исключением одновременной подачи на них логической "1" (эта комбинация является запрещенной для триггера, так как через открьггые транзисторы 6 и 8 соединяются прямой Ч и инверсный ( вьгходы, т.о.обязательно условие КфЯ Ф 1)При подаче на тактирующий вход 11 логической "1" транзистор 4 закрываются, а транзистор 7 открь:вается, соединяя истоки транзисторов 6 и 8 шиной питания 12, а при подаче на Я-вход 10 логической "1", а на вход 9 логического "О" открываются транзисторы 3 и 8, транзисторы 5 и 6 закрываются. Исток р-канального транзистора инвертора 2 окажетсяотключенным от шины 12, а на вход инвертора 1...

Формирователь импульсов для запоминающего устройства

Загрузка...

Номер патента: 1267481

Опубликовано: 30.10.1986

Авторы: Максимов, Петричкович

МПК: G11C 7/00, H03K 5/00

Метки: запоминающего, импульсов, устройства, формирователь

...в двух режимах: в режиме начальной установки и в режиме формирования импульса перезаряда.В режиме начальной установки на втором управляющем входе 7 установлен уровень "О", открывающий первый 1 транзистор. При этом второй транзистор 2 может находиться в зависимости от величины напряжения на его затворе как в открытом, так и в закрытом состоянии. Для нормального функционирования формирователя необходимо, чтобы при напрякениях на затворах первого 1 и второго 2 транзисторовсоответственно Ув, = О В, П высоотношение их проводимостей обеспечивало формирование на затворе третьего 3 транзистора напряжения, превышающего пороговое напряжение третьего транзистора. Открывающийся в этом случае третий 3 транзистор обеспечивает разряд выходной емкости...

@ @ -триггер на мдп-транзисторах

Загрузка...

Номер патента: 1262697

Опубликовано: 07.10.1986

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: H03K 3/353

Метки: мдп-транзисторах, триггер

...с шин синхронизации. Поэтому по одному фронту синхросигналов с шин синхронизации информация на входе ключа 1 записывается в триггер 10, а по другому фронту переписывается в триггер 11И-система работает аналогично для всех комбинаций на входах К, 3 . При комбинации сигналов на входах К, 3 "11" открыты транзисторы 5 и 8 и за - крыты транзисторы б и 12 и независимо от напряжения на затворах 4 и 3 транзисторов на входе ключа 1 уровень логического нуля, который записывается синхросигналами в "1-5 триггер.При комбинации сигналов на К, 3входах "10" открыты транзисторы 6и 8 и закрыты транзисторы 12 и 5,сигнал с инверсного выхода второго0-триггера 11 через инвертор натранзисторах 4 и 3 инвертируется ипопадает на информационный вход ключа...

Д-триггер

Загрузка...

Номер патента: 1261085

Опубликовано: 30.09.1986

Авторы: Косоусов, Максимов, Петричкович

МПК: H03K 3/353

Метки: д-триггер

...информации, Закрытые тразисторы 1 и 5 блокируют цепь установки триггера, воздействие на информационный вход 14 не вызывает реакции бистабильного кольца.В режиме записи информации на прямом 12 и инверсном 13 управляющих входах устанавливается код 01, обеспечивающий отпирание по затвору транзисторов 1 и 5, и запирание ключа 12. В случае записи в триггер противоположного хранимому кода, например логической "1, на информационном входе 14 устанавливается логическая "1".Таким образом в начальной ста - дии переходного процесса триггер хар;1 ктериэуется наличием открытых транзисторов 1,3,5,6,8 и закрытых транзисторов 2,4,7 и двунаправленного ключа 15. В результате этого емкость инверсного плеча 9 триггера разряжается от уровня высокого...

Т-триггер на кмдп-структурах

Загрузка...

Номер патента: 1261084

Опубликовано: 30.09.1986

Авторы: Максимов, Петричкович, Филатов, Якушев

МПК: H03K 3/353

Метки: кмдп-структурах, т-триггер

...в режим установки единичного состояния, а Э-триггер 4 - в режим хранения логического нуля, логическая единица с входа инвертора 9 удерживает открытым транзистор 8и-типа и потенциал логического нуляс инверсного тактового входа 2 устанавливает Э-триггер 3 в единичноесостояние, логическая единица с выхода инвертора 5 открывает транзистор 12 и-типа и уровень логической единицы с прямого тактового входа 2 не З 0 препятствует хранению логическогонуля в П-триггере 4, При переключении прямого и инверсного тактовых входов в состояние 01 Гс ) П-триггер 4 переходит в режим установки единичного состояния, а П-триггер 3 в режим хранения единичного состояния, при этом уровень логической единицы, с выхода инвертора 5 К, )удерживает открытым...

@ -триггер на мдп-транзисторах

Загрузка...

Номер патента: 1238204

Опубликовано: 15.06.1986

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: мдп-транзисторах, триггер

...2 и 3 подключенысоответственно к первому и второмуустановочным входам 8 и 9, пятый ишестой ИДН-транзисторы 10 и 1 1, стоки которых соединены с истоками соответствующих транзисторов инвертора 1, истоки - с соответствующими .шинами питания 6 и 7, затворы - со"ответственно к второму и первому установочным входам 8 и 9. Междустоками транзисторов 1 О и 11 включены последовательно транзисторы12 и 13 дополняющего типа инвертора 1.Устройство работает следующимобразом,В режиме хранения информации напервом 8 и втором 9 установочныхвходах установлен код "1 О". При этомтранзисторы 4 и 5 закрыты, а транзисторы 10 и 11 открыты. Бистабильнаясхема, состоящая из инвертора 1 иинвертора, образованного транзисторами 2 и 3, находится в...

Формирователь импульсов

Загрузка...

Номер патента: 1226527

Опубликовано: 23.04.1986

Авторы: Косоусов, Максимов, Петричкович, Филатов

МПК: G11C 7/00, H03K 5/00

Метки: импульсов, формирователь

...третий 3 и открытый девятый 9 транзисторы обеспечивают формирование логического нуля в узле А, закрывающего четвертый транзистор 4. В случае, если ЬБУ , что имеет место при выполнении условияЕ 1 п 2 ф оо четвертый транзистор 4 закрываетсяпо подложке и потенциал узла Й неизменяется.Таким образом, в результате воздействия управляющих сигналов Ф=1, Ф=О на выходе 15 сформирован импульсо подзаряда, амплитуда которого Ь Ц находится в пределах 0 с ьПЕ, причем в схеме отсутствуют сквозные токи, а выход 15 отключен от шин 11 питания и общей шины 12 закрытыми четвертым 4 и шестым 6 транзисторами. Последуюшее изменение состояния управляющих .входов 13 и 14 на противоположное, соответственно Ф=О и Ф=1 обеспечивает сохранение уровня напряожения...

Триггер на мпд-транзисторах

Загрузка...

Номер патента: 1223349

Опубликовано: 07.04.1986

Авторы: Косоусов, Максимов, Петричкович, Филатов

МПК: H03K 3/353

Метки: мпд-транзисторах, триггер

...исток которого соединен с входом четвертого инвертора 14 и с инверсным тактирующим входом 7, а затвор - с выходом четвертого инвертора 14.Триггер на МДП-транзисторах работает следующим образом.При наличии на прямом и инверсном тактирующих входах 5 и 7, комбинации сигналов 10, ключ 3 закрыт, на выходах инверторов 13 и 14 комбинация сигналов 01, транзисторы 15 и 16, следовательно, открыты и бистабильная схема, составленная инверторами1 н 2, сохраняет информацию. Предположим, что на входе инверторауровень логического нуля, а на информационном входе 8 - уровень логи 5 ческой единицы, что соответствует режиму записи в триггер единичногоуровня при наличии на прямом и инверсном тактирующих входах 5 и 7 комбинации сигналов 01, тогда...

Формирователь переноса

Загрузка...

Номер патента: 1223223

Опубликовано: 07.04.1986

Авторы: Максимов, Петричкович, Филатов, Якушев

МПК: G06F 7/50

Метки: переноса, формирователь

...противоположного(низкого) уровня на выходе 11 через открытые первый МДП-транзистор 4 п-типаи второй МДП-транзистор 5 п-типа.При несовпадении сигналов на входах 14 и 15 (сквозной перенос) схема 10 сравнения вырабатывает на своих прямом и инверсном выходах, соответственно, низкий и высокий уровни, открывающие четвертый МДП-транзистор 7 р-типа и четвертый МДП- транзистор 8 п-типа и запирающие второй МДП-транзистор 2 р-типа, и второй МДПтранзистор 5 п-типа, что обеспечивает формирование на выходе 11 элемента 9 формирования поразрядного переноса сигнала, инверсного по отношению к сигналу на входе 18 элемента 9. Таким образом, каждый 10 нечетный элемент формирования поразрядного переноса 9 реализует логическую формулуР= Х 4 ЛХ 5 ЧХ 14 ЛХ 8...

@ -триггер

Загрузка...

Номер патента: 1164867

Опубликовано: 30.06.1985

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: триггер

...третий и четвертый МДП-транзисторы дополняющеготипа, стоки которых подключены к выходу инвертора, истоки - к соответствующим шинам питания, а затворы -соответственно к первому и второму 50установочным входам, истоки первогои второго МДП-транзисторов подключены соответственно к первому и второму установочным входам,На фиг, 1 представлена электрическая принципиальная схема К 5 -триггера; на фиг. 2 - временная диаграмма, соответствующая переходному процессу при установке К 5 -триггера вб-состояние.К входу инвертора 1 подключеныстоки первого 2 и второго 3 МЦПтранзисторов дополняющего типа, а кего выходу - затворы этих МЦЛ-транзисторов. Стоки третьего 4 и четвертого 5 МДП-транзисторов дополняющеготипа подключены к вьмоду инвертора 1,истоки...

@ -триггер

Загрузка...

Номер патента: 1138930

Опубликовано: 07.02.1985

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: триггер

...тем, что в Р-триггер содержащий первый двунаправленный ключ, первый и второй инверторы, причем вход первого двунаправленного ключа является первым 45 информационным входом триггера, выход первого двунаправленного ключа соединен с входом второго инвертора и выходом первого инвертора, выход второго инвертора соединен с входом 50 первого инвертора, соответствующие управляющие входы первого двунаправленного ключа соединены с истоками соответствующих транзисторов первого инвертора и являются .первыми входа ми парафазной синхронизации, введен второй двунаправленный ключ, вход которого является вторым информацион 0 гным входом триггера, причем выход второго двунаправленного ключа соединенс входом первого инвертора, а соответствующие...

@ -триггер

Загрузка...

Номер патента: 1138929

Опубликовано: 07.02.1985

Авторы: Косоусов, Максимов, Петричкович

МПК: H03K 3/286

Метки: триггер

...схемах ВЯ-триггера (фиг. -3) первый 1 и второй .50 2 инверторы с перекрестными связями образуют бистабильную триггерную ячейку. К входу каждого из этих инверторов подключен сток соответст. венно первого 3 и второго 4 МДП-транзисторов. На фиг. 1 и 3 первый 3 и второй 4 МДП-транзисторы - и -типа проводимости, на фиг. 2 в ,р-типа проводимости. Истоки этих МДП-транзис, торов подключены к общей шине 5 (фиг. 1 и 3).либо к шине б питания (фиг, 2). Затвор каждого из МДП-транзисторов 3 и 4 подключен соответст- венно к первому 7 и второму 8 установочным вкодам.На фиг, 1 и 3 первый вывод питания каждого из инверторов 1 и 2 подключен к шине питания, а второй вывод питания - соответственно к первому установочному входу 7 и второму...

Устройство для контроля генератора импульсов

Загрузка...

Номер патента: 1136332

Опубликовано: 23.01.1985

Авторы: Максимов, Петричкович

МПК: G05B 23/02, H03K 5/19, H05K 10/00 ...

Метки: генератора, импульсов

...что приводит к снижению надежности.Цель изобретения - упрощение иповыщение надежности.Поставленная цель достигаетсятем, что в устройстве для контролягенератора импульсов, содержащем накопитель импульсов, вход установки в"О" которого соединен с выходом эле-мента ИСКЛЮЧАЮЩЕЕ ИПИ, счетный вход -с выходом генератора стробирующихимпульсов, а выход - с выходом устройства, входы элемента ИСКЛЮЧАЮЩЕЕИЛИ соединены с опорным и контрольнымвходами устройства выход элементаИСКЛЮЧАЮЩЕЕ ИЛИ соединен с управляюцрм входом генератора стробирующихимпульсов,На чертеже представлена функциональная схема предлагаемого устройства,Устройство для контроля генератора импульсов содержит выход элементаИСКЛЮЧА 10 ЩЕЕ ИЛИ 1, соединенный с обнуляющим вхоцом...

Формирователь импульсов

Загрузка...

Номер патента: 1123056

Опубликовано: 07.11.1984

Авторы: Косоусов, Максимов, Петричкович

МПК: G11C 7/00, H03K 5/00

Метки: импульсов, формирователь

...является снижение потребляемой мощности формирователя импульсов.Поставленная цель достигается . тем,что .в формирователь импульсов, содержаний первый и второй МДП-транзисторы и -тина проводимости, третий МДП-транзистор р-типа проводимости.шину питания и шину нулевого потен 056 2тый и пятый МДП-транзисторы И -типа проводимости, причем исток третьего МДП"транзистора р -типа проводимости соединен с шиной питания,а, затвор - с затвором первого МДП-транзистора П-типа проводимости, истоки четвертого и пятого МДП-транзисторов и -типа проводимости подключены к шине нулевого потенциала, затвор четвертого МДП-транзистора и-типа проводимости является вторым управлякпцим входом устройства, сток четвертого. МДП- транзистора и-типа...

Запоминающее устройство (его варианты)

Загрузка...

Номер патента: 1098035

Опубликовано: 15.06.1984

Авторы: Косоусов, Максимов, Петричкович

МПК: G11C 11/40

Метки: варианты, его, запоминающее

...и исток второго установочных транзисторов соединенсы с шиной считывания, зат- воры первого установочного транзистора и первых зарядных транзисторов каж098035 4торах 6, истоки которых полк:гючеил ьшине 1 питания, стоки - к соотвегствующим шинам 5 (фиг.1), а транзисторы 3 выполнены Р -канагьными, либо на и -канальных транзисторах 6,5истоки которых подключены к шине 17,при этом транзисторы 3 выполнень 1г 1 -канальными.Предложенное устройство работаетследующим образом.Когда накопитель 2 организован нар -канальных транзисторах 6, на ихзатворы поданы соответствующие управляющие сигналы с дешифратора 11.В режиме хранения на шинах 15 и 14установлены логические уровни "0"и "1" соответственно, выходы дешифратора 11 установлены в единичное...

@ -триггер

Загрузка...

Номер патента: 1091316

Опубликовано: 07.05.1984

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: триггер

...и выходом три инвертора, из которых первый инвертор подключен к пинам питания через ЧЧЛ-транзисторы соответствующего типа проводимос" ти, затворы которых подключены соответственно к прямому и инверсному управляющим входам, вход второго инвертора подключен к выходу третьего инвертора, выводы питания третьего 55 инвертора подключены соответственно к прямому и инверсному управляющимвходам. 1На чертеже представлена электрическая принципиальная схема Э-триггера,Между входом 1 и выходом 2 последовательно включены первый 3, второйч и третий 5 инверторы, Выводы питания первого инвертора Э подключены,.соответственно к лине 6 питания через р -канальный транзистор 7, затворкоторого подключен к прямому управляющему входу 8, и к общей нине 9через и...

@ @ -триггер

Загрузка...

Номер патента: 1091315

Опубликовано: 07.05.1984

Авторы: Косоусов, Максимов, Петричкович

МПК: H03K 3/286

Метки: триггер

...5 и второму 6 установочным входам, исток первого МЛП-транзистора 3 подключен к шине 7 питания, а сток - к выходу инвертора 1, исток второго транзистора 4 подключен к первому установочному входу 5, а его сток - к входу инвертораЙВ-триггер работает слепующим образом.При записи в ЙЯ-триггер логической единицы, если бистабильная схема,состоящая из первого 1 и второго 2 инверторов, хранит предыдущее состояние логического нуля (т.е. на выходе первого инвертора 1 Я) уровень логиче кого нуля, а на выходе второго ,инвертора 2 Я) уровень логической единицы), уровень логического нуля на первом установочном входе 5(Б) открывает первый МДП-транзистор 3 и уровень логической единицы с шины 7 питания через открытый первый МДП-транзистор 3 переводит...

@ -триггер с предпочтительной установкой в @ -состояние

Загрузка...

Номер патента: 1075380

Опубликовано: 23.02.1984

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: предпочтительной, состояние, триггер, установкой

...подключен к инвертному установочному входу триггера.На чертеже представлен 6 электрическая принципиальная схема ВЯ-триггера, где вход первого инвертора 1, состоящего из пары МДП-транзисторов р-типа 2 и П -типа 3, соединен с выходом второго инвертора 4, вход которого соединен с выходом первого инвертора 1, со стоком вентильного ЬЩП-транзистора П-типа 5 и с катодом элемента с диодной характеристикой (диода) б, анод которого подключен к истоку вентильного МДП-транзистора П -типа 5, истоку МДП-транзистора р -типа 3 первого инвертора 1 и к прямому установочному входу 7 триггера, затвор вентильного МДП-транзистора П,-типа 5 подключен к инверсному установочному входу 8 триггера. Триггер работает следующим образом.При записи в...

Управляемый мажоритарный элемент

Загрузка...

Номер патента: 1069167

Опубликовано: 23.01.1984

Авторы: Косоусов, Максимов, Петричкович

МПК: H03K 19/094

Метки: мажоритарный, управляемый, элемент

...шины первого прямого ипервого инверсного сигналов управления, к которым подключены соответственно затворы первого и второгокоммутирующих транзисторов, введены третий, четвертый коммутирующиеи шестой информационные транзисторып-типа, последовательно включенныемежду выходной и общей шинами, пятый, шестой коммутирующие и шестойнагрузочные транзисторы р-типа, последовательно включенные между выходной шиной и шиной источника питания, параллельно второму, пятомунагрузочным и второму, пятому информационным транзисторам включенысоответственно первый, второйр-типа и третий, четвертый в-типаблокирующие транзисторы, истокиседьмого р-типа и восьмого в-типакоммутирующих транзисторов соединены с выходной шиной, а стоки подключены...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 1058034

Опубликовано: 30.11.1983

Авторы: Максимов, Петричкович

МПК: H03K 3/286

Метки: мдп-транзисторах, триггер

...р-типа клюна соединен с пряьым тактирукицим входом триг гера, а затвор МДП-транзистора и-типа ключа с инверсным, вход ключа соединен с информационным входом триггера, о т л и ч а ю ц и й с я тем, что, с целью повыаения быстродействия, исток МДП-транзистора р-тио инвертора подключен к а исток МДП-транзистора орого инвертора - к инверс.с ирующему входу триггера.10580 34. коэффициент пропорциональноститок заряда емкости, подключенной к выходу ключа 3; Сн - емкость, подключенная квыходу ключа 3.: где 10 КСИТ1 ЗаД Составитель А, ЯновРедактор С. Квятковская Техред Т, фанта Корректор М, Демчик Заказ 9599/56 Тираж 936 Подписное ВНИИПИ Государственного Комитета СССР по делам изобретений и открытий 113035( Москвау Ж 35 р Раушская...