G06J — Гибридные вычислительные устройства
Функциональный преобразователь
Номер патента: 519737
Опубликовано: 30.06.1976
МПК: G06J 3/00
Метки: функциональный
...Выходы элементов ИЛ 1 Л 3 соединены с входами блока 4 памяти и входамп цифро-аналогового преобразователя 5. Выходы преобразователей 2 и 5 подключены к входам вычитающего блока 6, соединенного выходом с аналоговым входом цифро-аналогового множительного блока 7, выходы блока 4 памяти - к соответствующим входам цифро-аналогового преобразователя 8 и множительного блока 7. Выходы блока 7 и преСоставитель С. Казиновдактор И. Грузова Техред 3. Тараненко Корректор А, Овчинников Подп испоССР кк 864Министийб., д. 4/ 66 Тирго комитета Совет зобретений п открь Ж, Раушская н каз 1551/11 Изд.1 ЦНИИПИ Государственно по делам113035, Москва, ография, пр. Сапунова, 2 образователя 8 соединены с входами выходного суммирующего блока 9.Работает...
Устройство для определения характеристик разрядно аналоговых блоков
Номер патента: 521580
Опубликовано: 15.07.1976
МПК: G06J 3/00
Метки: аналоговых, блоков, разрядно, характеристик
...сигнал. Схема сброса 6 обеспечивает уста- ЗО новку состояния, в которое должен сбрасываться счетчик импульсов 3 при формировании управляющего сигнала на выходе блока управления 4, Блок управления 4 выполняет функции распределения сигналов гене- ЗЬ раторов тактовых импульсов 5 и селектора 7 на счетный вход счетчика импульсов 3 и управляющий вход блока сброса 6 при реализации рабочих режимов устройства.40При циклическом формировании знаковых кодов блок управления 4 разрешает прохождение импульсов генератора 5 на счетный вход счетчика импульсов 3, который при этом последовательно пробегает все кодо 45 вые состояния в заданном диапазоне изменения аргумента исследуемы о блока, Верхнее значение аргумента устанавливается путем настройки...
Многоразрядное множительное устройство
Номер патента: 524203
Опубликовано: 05.08.1976
МПК: G06J 3/00
Метки: многоразрядное, множительное
...через управляемый ключ 3 сое- )Одинен с горизонтальной шиной, операционный усилитель 4 с резистором 5 в цепиобратной связи выходные управляемые 1 цпочи б и блок нормализации 7,На 2 п -1 горизонтальньх шин матри кцы от генератора ортогональных сигналов(на чертеже не показан, так как он общийдля всех решающих блоков вычислительноймашины) подаются ортогоальные сигналынапример в базисе РадемахераВертикальные шины,. Число ) которыхявляются потенциально-нулевььц точкамиусилителя 4. Ключи Э матрицы 3. управля-,ются сигналами Х , представлякэщими собойкомпоненты разрядного вектора Х, модели- %РУЮЩЕГО ОДИ 1 ИЗ Со ЩОЭКИТЕ 21 Ей ( Ц 1 сс УПравлеиия на чертеже условно показаны 1 тчнКтИРОМ) таК, Чтс ЕСЛИ Х" Д Х, ТО ВСЕ Ксцсчи, управляемые этим...
Интегрирующее устройство интегрирующей машины последовательного типа
Номер патента: 526927
Опубликовано: 30.08.1976
МПК: G06J 1/02
Метки: интегрирующее, интегрирующей, последовательного, типа
...ц квантования ИУ в блок храцсц.я . ацтова- ных значений приращений и остатков У поступают квацтовацные и экстраполированные прирацец я ц цовый остаток квантования.В предлагаемом интегрирующем устройстве алгоритм функционирования может быть представлен в виде; 5ь рг (Е-.1)У р (Е - 1)ЛУП, ре 1, если р)й;ЛУ 10 П" , если е(АЛУЛУаг(Е) ЛУ20 ег. =О, 1 еее - 1;- М 1 21 р,(е 1) = У П+ (2)ттге+ )тр,е) Пу, +251 . - ЕтП Ч рт (Е 1)ус. 2ургЛУ ЛЯ.ргЕт (Е) Е 7 Е г (Е+1)- ЕЕ 30 Чрг(Е 1) ЧУрг(Е - ) Чг(Е - ) ЛУ ЛУ ЛУ а=О, 1 ее( - 1; 35 Ф т(Е.1)1 1 Фрд(е+1) ( 1 иЬУ Ее (Е . 1) Ч (Е Ц 40 Е (Е, 1) -1Ег (Е 1)У, ОУЫгде Прг, П, - коммутационные признаки выборки приращении переменных Ур и У в К- ом интегрировании;в 0 Ург(е+) - значение подынтегральцой...
Устройство для решения систем алгебраических уравлений
Номер патента: 529468
Опубликовано: 25.09.1976
Авторы: Бальва, Голего, Самойлов
МПК: G06J 1/00
Метки: алгебраических, решения, систем, уравлений
...вектора приращений, а вектор невязокполучается интегрированием частных приращений перемен-; 4 Оных.Решение эквивалентной системы уравнений Шеннона сводится к отысканию такихзначений переменных Х, при которых величины невязок с, становятся равными 0(нулю).Перед началом решения начальные значе,ния невязок, вычисляемые по формулам где= - )а индекс в круглых скоб х указывает номер шага вычислений, при начальных знвче ниях переменных заносятся в регистры 4 накопления величин невязок, величины коэф. фициентов при переменных в решаемой сис- .теме запоминаются в регистрах 1 памяти коэффициентов, в начальные значения пере- с менных заносятся в каждый из цифровых интеграторов 7 накопления переменных,При поступлении первого тактового импульса ь 1...
Многоканальное устройство для нормализации фильтрации и преобразования сигналов датчиков постоянного тока
Номер патента: 440957
Опубликовано: 25.09.1976
Авторы: Гелиев, Кекелия, Микадзе, Цхадая, Чачанидзе
МПК: G06J 3/00
Метки: датчиков, многоканальное, нормализации, постоянного, преобразования, сигналов, фильтрации
...тока, блок 11 запоминания нулевого уровня, блок 12 автокоррекции коэффициента усиления и блок 13 упра. чения автокоррекцией.3также с местным блоком 7 управления и с блоком 9 запоминающих конденсаторов.выход усилителя 10 подключен ко входу блока 11 запоминания нулевого уровня, а его выход соединен со входом коммутатора 4.Блок управления автокоррекцией соединен с местным блоком 7 управления и с блоком 12 авто. коррекции коэффициента усиления, выход которо. го подключен к усилителюАналоговые сигналы от датчиков поступают в блоки 1 нормализации и фильтрации, где они нормализуются и фильтруются с устранением попереч. ных помех. Выходы блоков 1 подключены через коммутатор 2 к индивидуальным конденсаторам блока 9 запоминающих...
Вычислительная система
Номер патента: 530337
Опубликовано: 30.09.1976
Автор: Авдеев
МПК: G06J 1/00
Метки: вычислительная
...коммутации служит для приема, хранения кодов коммутации и настройки коммутатора 2 на соединение выходов и входов решающих блоков 1 1 пБлок 5 памяти кодов управления выполняет прием конечных значений числовыхданнь 1 х или кодов, позволяющих задать время решения блоков 1, - 1 п,прием информации о состоянии решающих блоков 1- 1 оиз блока управления 4 и выдачу этой информации в цифровую вычислительную машину 8,Блок управления 4 эсушествляет непосредственно взаимодействие с блоком 5 памяти кодов управления, синхронизирует работу б пэков 1- 1 п,определяет время ихрешения и формирует сигнал прерывания вцифровую вычислительную машину 8.В работе вычислительной системы можновыделить три основных режима: режим решения цифровой вычислительной...
Линейная цифровая интегрирующая структура
Номер патента: 532112
Опубликовано: 15.10.1976
Авторы: Гузик, Денисенко, Дергунов, Евтеев, Каляев, Ковалев, Кочмала, Крюков, Лапшин, Лисуненко, Максименко, Мелихов, Плотников, Поваляев
МПК: G06J 1/02
Метки: интегрирующая, линейная, структура, цифровая
...совпадении сигналоз адреса решающего блока, адреса столбца и адреса строки, ОП;гдЕЛСНЬй КотММутнруЮщцй ЭЛЕМЕЧт 7 бЛО- кя 6 коммутации настраивается на пропускя- НИ ВтХОДЬХ ПРИРаЩЕНИй, ГОСтУПаЮЩЦ.; На него с перзого выхода соотзстствующ го решя 01 цеГО блока 1 ня Один цз Входов Г рВОт группы соотзетстзующзго решающего блока.110 лс нят тройки дянпо, э р шяющ ГО Оло" кя 1, блок 2 "вода устанавливается з исходнос состояние сигналом, поступающим цз блока э управления,Затем производится настройка последую- щИХ 1)ЕШЯощиХ ОЛОКОЗ 1 И КОММтттрЛОщцх элеметсв 7 блока 6 комлутаци.тПри настройке структуры на решение зя- ДаЧИ В азтОМатИЧЕСКОМ РгжнтМЕ ИЗ бЛОКа 5 управления в блок 2 ввода поступает сигнал начала настройки. Из блока 2,в...
Аналого-цифровое делительное устройство
Номер патента: 533943
Опубликовано: 30.10.1976
Автор: Хаиндрава
МПК: G06J 1/00
Метки: аналого-цифровое, делительное
...На выходе интегратора напряжение начинает увслцчиваться. В момент пгргсгчения нулевой осц интегрирующим напряж.нигм на выходе нуль-органа 13 образуется импульс, которыЙ зоздеЙстВугт на Входы блоков 14 и 15, На выходе блока 14 под действием данного цмпульа сцг:ал не образуется, а на первом выходе блока 15 появляется сигнал, который воздействует на первый Вход элемента 11 16 ц отпирает его. С Выхода генератора 19 Опорноп частоты чеОгз элгмент И 16 и зход Счет в счетчик 20 проходят импульсы, После очередного сравнсгия записанного числа В счетчике 20 с цфровым кодом, записанным в рггпстрг 22, на Выходе бока 21 сраВнгния кодов Образуот 51 импульсы, котэрыс с ОднОЙ ст 01 оны подаются на шину обнуления счетчика 20 и сбрасывают ггэ, а с другой...
Аналого-цифровое множительное устройство
Номер патента: 533944
Опубликовано: 30.10.1976
Автор: Саркисян
МПК: G06J 1/00
Метки: аналого-цифровое, множительное
...импульсов подключена к30 выходу блока управления, что позволяет ис533944 О клонт. цз устроцства дополнительные интегратор и компаратор.1-и ч;ртеже представлена блок-схема устрой тва.Аналого-цифровое множительное устройство содержит ключи 1, 2 и д, источник 1 эта. л ьц ц о го ц.р 5 же ц ц 5, и и те Г р а те .) 5, г с ма ) а. тор 6 о;ок 7 1 грав/ецц, гсцерат;",) 8 ц)цл,- сов, логи вский элсмецт И 9 и счетчик 10 импуль "он. Устроство работает следующим образом.Импсльс запмска поступает на вход блока 7 у:равлгния, после чего блок управления отк 1)ывает к.цо / н напри)кеис Е полклоает. ся к входу интегратора 5. Выходное напряжение цнтс ратора,полается на один лз вхолов компаратора б, а на другой его вход - постоянное напряжение /,. В момент...
Цифровой интегратор с контролем
Номер патента: 540269
Опубликовано: 25.12.1976
Авторы: Альвинский, Рубинштейн
МПК: G06J 1/00
Метки: интегратор, контролем, цифровой
...соединены с Ьи К-входами Р 7 К 5-триггера 17 знака соответственно.Цифровой интегратор с контролем работаетследующим о бр азо м.В рабочем режиме на вход реверсивногосчетчика 6 поступают импульсы приращенияподинтегральной функции с шины 19 через логический элемент И - ИЛИ 11.Состояние триггера 17 знака при этом задается сигналом управления реверсом с шины 20 через элементы 12, 13 запрета по асинхронным 8- и К-входам. При единичном (нулевом) уровне сигнала на шине 20 триггер 17знака устанавливается в состояние, соответ.ствующее сложению (вычитанию).В режиме контроля на шину 21 поступаетсигнал управления режимом в виде потенциала логической единицы. Он запрещает прохождение сигнала управления реверсом черезэлементы 12, 13 запрета и,...
Устройство для вычисления полиномов
Номер патента: 540270
Опубликовано: 25.12.1976
Авторы: Деревянко, Киселев, Мальцев, Манько, Чеховский
МПК: G06J 1/00
Метки: вычисления, полиномов
...соответствующих аргументам полинома; преобразователя аналог-частота 3; первого счетчика 4 с суммирующим счетным входом 5; группы элементов ИЛИ 6 - 6 к, первой и второй групп элементов И 7, - 7 к, 8 г - 8 к, накапливагощего сумматора 9; второго счетчика 10 с вычитающим счетным входом 11 и входом 12 записи двоичных чисел; управляющего триггера 13; двух ключей 14 и 15; генератора опорной частоты 16. Устройство имеет также информационный вход 17 для ввода двоичных кодов постоянных коэффициентов, четыре уггравляющих входа 18 - 21 и информационный вход 22 для ввода знаков коэффициентов.Подсчет члена полинома начинается с обнуления счетчика 4 импульсом, приходящим со входа 21. Одновременно коммутатор подключает ко входу преобразователя...
Устройство для уравновешивания цифровой модели
Номер патента: 542209
Опубликовано: 05.01.1977
Авторы: Бальва, Голего, Самойлов
МПК: G06J 1/00
Метки: модели, уравновешивания, цифровой
...скорость движения к решению невелика и эюспоненциально замедляется по мере приближения к решению.Целью изобретения является повышениебыстродействия устройства и коэффициентаиспользования оборудования.Поставленная цель достигается тем, чтов предложеннре устройство введена группаэлементов И, Первый вход каждого элемента И соединен с выходом знакового разряда соответствующего регистра накопления55величин невязок, второй вход - с выходом генератора тактовых импульсов, а выход - с соответствующими входами блэкаформирования приращений невязок и блокаобразования переменных. Это позволяет сформировать вепичины приращений неизвестных, пропорциональных знаку величин невязок, снимаемых со знаковых разрядов регистров накоппения величин...
Аналого-цифровой функциональный преобразователь
Номер патента: 542210
Опубликовано: 05.01.1977
Автор: Тарасенко
МПК: G06J 1/00
Метки: аналого-цифровой, функциональный
...8, элемент ИЛИ 9 и элемент И1 С. Счетный вход управляемого делителя частоты 7 соединен с входом. 11 0преобразователя, а выход счетчика импульсов 1 подключен к выходу 12 преобразователя.Работает преобразователь следуюшим.образом. 5На вход 11 поступает входной частотно-импульсный сигнал, Частота входныхимпульсов делится управляемым делителем 7 представляющим, собой двоичныйсчетчик, в котором возможна разовая установка кода числа д/ . После заполненияделителя на его выходе появляется им. -пульс переполнения, который через элемент ИЛИ 9 поступает на счетчик (текущего значения функции) 1, Кроме того, вы- уходной импульс управляемого делителя 7,задержанный элементом. задержки 8, используется для повторной установки кода числаф через группу...
Цифровое интегрирующее устройство
Номер патента: 542999
Опубликовано: 15.01.1977
Автор: Паршинский
МПК: G06J 1/02
Метки: интегрирующее, цифровое
...и скачкообразно возрастать до максимального значения, равного 2" - 1.Перед началом работы устройства производится его подготовка; прн этом в счетчик 4 записывается комбинация 0001, которая тождественна дополнительному коду максимального значения порога. Далее в промежуточный регистр 8 вводится первоначальная комбинация, которая фиксируется соответственно в прямом и обратном двоичном коде, С запуском генератора 3 устройство начинает свою работу с периодом, равным пяти тактам, В первом такте и, импульс поступает на вход приращения независимой переменной +Ах, н на выходе устройства генерируется импульс Лг в соответствии с приведенной формулой. В третьем такте из импульс поступает на вход приращения независимой переменной - Лх, и в...
Устройство для дифференцирования
Номер патента: 543000
Опубликовано: 15.01.1977
Авторы: Золотовский, Коробков
МПК: G06J 1/02
Метки: дифференцирования
...выполнения операции дифференцирования, так как на его входе используются приращения, формируемые по простейшему алгоритму, а при этом, как нетрудно показать, методическая погрешность оказывается первого порядка малости; низкое быстродействие из-за использования одноразрядных приращений на выходе индикатора равенства потоков приращений; кроме того, оно требует большого расхода оборудования. Наиболее близким к изобретению по технической сущности является устройство для дифференцирования, содержащее блок умножения, первый и второй сумматоры, элемент И и регистр производной 2. Это известное устройство характеризуется недостаточной точностью и сложностью.Целью изобретения является сокращение оборудования и повышение точности...
Интегрирующее устройство
Номер патента: 543001
Опубликовано: 15.01.1977
Автор: Платонов
МПК: G06J 1/02
Метки: интегрирующее
...находящимся в запоминающем узле функциональных символов 14. Поступающий функциональный символ записывается в запоминающий узел функциональных символов 14 лишь после того, как из него извлечены все очередные символы, имеющие приоритет не меньший приоритета анализирующего символа. Извлеченный символ передается в узел формирования программы простого автомата 15. Одновременно по сигналу из узла приоритетов 13 туда же передается соответствующее количество очередных операндов, находящихся в запоминающем узле операндов 12, в котором запоминается номер извлеченного функционального символа как очередной операнд. В узле формирования программы простого автомата 16 из номера очередного функционального символа, кода операций и номеров операндов...
Аналого-цифровая система для решения задач теории поля
Номер патента: 543002
Опубликовано: 15.01.1977
Авторы: Мацевитый, Машкин, Рвачев
МПК: G06J 3/00
Метки: аналого-цифровая, задач, поля, решения, теории
...эта система характеризуется малым быстродействием (снятие поля модели производится вручную), а также ограниченными возможностями в части реализации Р-операций. С усложнением конфигурации исследуемого объекта и граничных условий сложность координатных функций возрастает и их формирование на аналоговом принципе может превратиться в трудно реализуемую проблему.Целью изобретения является повышение коэффициента использования оборудования и увеличение быстродействия. В описываемой системе это достигается тем, что в нее для решения задач теории поля введены блок сопряжения и индикатор координат, выходы которого подключены к соответствующим входам блоков выполнения Р-операций, вход соединен с выходом блока коммутации, выход аналогоцифровой...
Симмирующее устройство для цифрового дифференциального анализатора
Номер патента: 543958
Опубликовано: 25.01.1977
Авторы: Арье, Иваськив, Ференец
МПК: G06J 1/02
Метки: анализатора, дифференциального, симмирующее, цифрового
...представленных в фазо-импульс 25 ,ном и число-импульсном кодах. Блок управФ543958 пения 7 предназначен для выработки управ. ляющих сигналов с целью обеспечения возможности использования накапливающего принципа суммирования на многоустойчивьщфэлементах.Устройство работает следующим образом.По команде, поступающей из блока управления 7, первое слагаемое, представленное в фазо-импульсном коде, поступает из блока памяти 5 на информационный вход счетчика 6 и за время большого такта фазоимпульсного кодирования информации запо минается в нем. За время следующей команды, действующей в течение второго такта информация о величине приращения, представленная в число-импульсном коде, поступает на вход элемента 1 (или 2) и через элемент 3 (или 4)...
Аналого-цифровое делительное устройство
Номер патента: 546906
Опубликовано: 15.02.1977
Авторы: Боюн, Козлов, Писарский
МПК: G06J 1/00
Метки: аналого-цифровое, делительное
...соединены со входами второго узла токовой компенсации.На чертеже приведена схема описываемого устройства.Оно содержит блоки формирования сигналов управления 1 и 2, узлы токовой компенсации 3 и 4, реверсивные счетчики 5 и 6 соответственно делимого и делителя, сумматор 7, элементы И 8 и 9 прямого кода соответственно делимого и делителя, элементы И 10 и 11 обратного кода соответственно делимого и делителя, элементы ИЛИ 12, дополнительный элемент ИЛИ 13, элемент задержки 14, входы 15 и 16 соответственно делимого и делителя и выход 17.На входы 15 и 16 поступают аналоговые величины Хделимого и величины Уделителя соответственно. В первом такте с помощью блока формирования сигналов управления 1 осуществляется сравнение аналоговой величины...
Устройство для решения систем линейных алгебраических уравнений
Номер патента: 546907
Опубликовано: 15.02.1977
Авторы: Бальва, Голего, Самойлов
МПК: G06J 1/02
Метки: алгебраических, линейных, решения, систем, уравнений
...величины коэффициентов при переменных заносятся в соответствующие регистры 1, начальные значения переменных - в соответствующие цифровые интеграторы 9, а начальные значения невязок заносятся в соответствующие накапливающие сумматоры 7. При поступлении от генератора 10 первого тактового импульса на вход блока 5 на его выходе появляются сигналы приращений переменных, поступающие на вход каждого из блоков 3. В каждом из комбинационных сумматоров 6 формируются величины приращений невязок, которые накапливаются в накапливающих сумматорах 7. Сигналы с выходов старших разрядов каждого из накапливающих сумматоров 7 поступают на соответствующие преобразователи 8, с выходов каждого из которых аналоговые сигналы, пропорциональные старшим...
Устройство для вычисления кратных интегралов
Номер патента: 547792
Опубликовано: 25.02.1977
Авторы: Золотовский, Коробков
МПК: G06J 1/02
Метки: вычисления, интегралов, кратных
...границе. По сигналу разрешения, поступающему с выходаблока формирования приращений произведения переменных, происходит интегрированиеи Одфункции в пределах приращения одной координаты, Полученная плошадь и есть значение приращения произведения переменныхна границе, которое с выхода блока 2 через блок 9 поступает на блок 8 умножения, Аналогично для следующего приращения и так до границы прямоугольной области, после чего выдается сигнал и формируется новое значение другой координаты,3 атем производится интегрирование на новой прямой. В граничной области работаетблок 13, и процесс интегрирования протекает аналогично описанному, Как толькоинтегрирование начинает вестись внутриступенчатой прямоугольной области, этотмомент фиксируется в блоке...
Интегратор потоков многоразрядных приращений
Номер патента: 548869
Опубликовано: 28.02.1977
Авторы: Золотовский, Коробков
МПК: G06J 1/02
Метки: интегратор, многоразрядных, потоков, приращений
...1 5, = Р:".,(Х, + Л , + 5 1) 5,=РРХ,+Л 1,+5 ) где (ЛХ,+ЛУ;+5) - алгебраическая сумма входных приращений ЛХ;, Лупоступающих на вход устройства в 1-и шаге интегрирования, и остатка квантования 5; сформированного в предыдущем шаге интегрирования; гпос 15; - модуль остатка квантования в 1-м шаге; 31 дп 5; - знак остатка квантования в 1-м шаге; Р в- функция расчленения, позволяющая выделить часть числа с разряда 1 по разряд т включительно.Рассмотрим как реализуется приведенный алгоритм в описываемом устройстве.Сформированная в сумматоре сумма ЛХ;4-ЛУ;+5;, поступает на входы элементов 2, 3, 4. Элемент 4 реализует первое уравнение системы (1), На второй вход элемента 4 поступает управляющий сигнал, выделяющий приращение ЛЛ; (т. е,...
Многовходовой сумматор потоков тернарных приращений
Номер патента: 548870
Опубликовано: 28.02.1977
Авторы: Золотовский, Коробков
МПК: G06J 1/02
Метки: многовходовой, потоков, приращений, сумматор, тернарных
...в поток приращении. С другои стороны, если сумма приращении, поступивших на вход сумматора, не могкет оыгь отраоотана тотчас, а отраоатывается постепенно с задержкои во времени, то возникает динамическая погрешность, 1 аким ооразом, для упрощения устроиства и устранения динамическои погрешности необходимо уравнять скорость накопления рассогласования и скорость его рассасывания.11 овысить скорость рассасывания можно двумя путями: увеличением разрядности приращения на выходе и увеличением веса тернарного приращения на выходе. 1 ак как сумматор потоков должен формировать тернарные приращения, первыи путь неприемлем.Увеличение же веса ернарного приращения на выходе сумматора потоков приращении допустимо. Очевидно, что если вес...
Устройство для совместной работы цифровых и аналоговых машин
Номер патента: 548871
Опубликовано: 28.02.1977
МПК: G06J 3/00
Метки: аналоговых, машин, работы, совместной, цифровых
...равные интервалы по аргументу приращения всех нелинейных зависимостей, количество которых соответствует разрядности блока 2. В соответствии с адресами, формируемыми в регистре 1, осуществляется считывание информации, в виде приращений функций, из блока 2, которая поступает на коммутатор 6. Связь регистра 1 с коммутатором 6 предназначена для определения направления приращения по аргументу, для чего в коммутаторе анализируется предыдущее и текущее состояния двух младших разрядов регистра 1, и если их состояние изменилось в сторону у меньшения, происходит инвертирование информации, считываемой из блока 2 по данному каналу. Коды из регистра 1 поступают также на цифро-аналоговый преобразователь 3, на выходе которого при этом формируется...
Цифровой кусочно-линейный аппроксиматор
Номер патента: 549818
Опубликовано: 05.03.1977
Авторы: Евтеев, Кущев, Пикулин, Юрухин
МПК: G06J 3/00
Метки: аппроксиматор, кусочно-линейный, цифровой
...осуществляется за 40 один такт,В зависимости от знака приращения функции реализуются операции рекурсивного суммирования и вычитания, При выполнении операции суммирования (приращение имеет знак плюс) на шине "Суммирование имеется высокий потенциал, а на шине "Вычитание " - низкий. В результате с элемента И-ИЛИ-НЕ 16 на второй вход потенциального сумматора 10 подается прямой код текущего значения функции (приращения), зафиксированный- триггером 15 регистра 1 (приращения 3). По второму входу разряда сумматора 10 подается код соответ55 ствуюшего разряда приращения функции (конечной разности второго порядка), при этом на выходе этого сумматора формируется значение их суммы и через открытые элементы И-НЕ-12 подается на логические входыи...
Устройство для преобразования двоичных кодов приращения функции
Номер патента: 550657
Опубликовано: 15.03.1977
МПК: G06J 3/00
Метки: двоичных, кодов, преобразования, приращения, функции
...35 састоянии, то единичный выход 4 этого триггера разрешает прохождение счетных импульсов через соответсгвующий элемент И-НЕ на счепный вход 7 первого (младшего) триггера двоичного счетчика 8, одновременно ну левой выход 6 и-,го триггера регистра прира.щения 5 запрещает прохождение счепных импульсов через все остальные элементы И-НЕ 3, тем самым разрешая, прохождение сигнала с нулевого выхода 12 первого тригге; ра двоичного счетчика 8 через элемент И 10па счетный вход 7 второго триггера счетчика 8, с нулевого выхода 12 второго триггера через соответспвующий элемент И 10 - на счетный вход 7 третьего григгера и т. д, Ес ли и, и - 1 и - Й триггеры регистра приращения 5 находятся в нулевом состоянии, а Ф-триггер - в единичном, то...
Устройство для хранения и воспроизведения линеаризированных функций
Номер патента: 551668
Опубликовано: 25.03.1977
Авторы: Кадук, Кравченко, Примский, Рудковский
МПК: G06J 1/00
Метки: воспроизведения, линеаризированных, функций, хранения
...Т , Ио нарастание функции происходит с углом наклона .Ко. Эта информация поступает через открытый коммутатор 22 в регистры 24, 25 и 26, При этом нарушается щ равновесие кодов регистров 24, 25 и 26 и на инверсном выходе блока сравнения.О появляется сигнал, который переводит триггер 8 в нулевое состояние и открывает ком. мутатор 22. Значения Т =О, КО=О Ко =Оиз щ регистров 24, 25 и 26 блока 10 через открытый коммутатор 23 записываются в блок памяти 4 через адресный коммутатор 3. Следующая информация Ч , И 1,К записывается в регистры 24, 25 и 26 и 4 О твк как К - К й К, то срабатываетоблок сравнения 9 и разрешающий сигнал с его инверсного выхода отсутствует - триггер 8 остается в прежнем состоянии, коммутаторы 23 эвкрыты. Если при поступле-...
Аналого-цифровой функциональный преобразователь
Номер патента: 552624
Опубликовано: 30.03.1977
Автор: Тимофеев
МПК: G06J 1/00
Метки: аналого-цифровой, функциональный
...После прихода команлыПуск триггер 5 меняет свое состояние иподает разрешение на входы генераторов 2и 4.На выходе генератора 2 формируется ме 30 пяющаяся во времени аналоговая величина, 552624поступающая на входы компаратора 3 и генератора 4 импульсов, а на выходе генератора 4 - импульсы меняющейся частоты, соответствующей напряжению на выходе генератора 2, в течение времени, пока напряжение на выходе генератора 2 не сравняется с входным напряжением с клеммы 1. В момент ра- венства напряжений срабатывает компаратор 3 и выдает импульс, который возвращает в исходное состояние триггер 5. Триггер подает запрещение на входы генераторов 2 и 4. На этом цикл преобразования оканчивается. Таким образом, от входного напряжения У.зависит как...
Цифровой функциональный преобразователь
Номер патента: 553637
Опубликовано: 05.04.1977
Автор: Пустыльников
МПК: G06J 1/00
Метки: функциональный, цифровой
...мостовой схемы,20 образованной преобразователеМ 2 и делителем 3,которое усиливается усилителем 5 и поступает навход генератора б. Под воздействием усиленногонапряжения разбаланса генератор 6 изменяет вы.ходной код Му таким образом, чтобы восстановить,25 равновесие моста, т,е, равенство выходньк напря.=й Г ИИПИ Заказ 1943 ираж 509 одиис Филиал ППП "Патент", г, Ужгород, ул. Проектная,3жений Оа и Оз преобразователя 2 и делителя 3соответственно,.Так как 11 ,ц,р "у у Угде Р - функциональная зависимость, реализу е.мая преобразователем 2;И и йуо - максимальное значение соответствующих кодов,то равенство Оа = Оэ, автоматически поддерживаемоеследящей системой преобразователя, соответствует получению характеристики преобразоИз...