G06J — Гибридные вычислительные устройства
Цифро-аналоговое дифференцирующее устройство
Номер патента: 481919
Опубликовано: 25.08.1975
Авторы: Бродецкий, Радич, Трохин, Энтин, Энтина
МПК: G06J 3/00
Метки: дифференцирующее, цифро-аналоговое
...разности 9, но последняя не срабатывает, так как ее удерживаетимпульс , слецующий непосредственно посхпе импульса переполнения счетчика 5 (в режиме=СОйзФ ),50хСхема разности построена таким образом, что она не чувствует разность периоцов меньше одного такта.Третий импульсс помощью схемыХ 55управления 3 и вентилей прямого коца8 осуществит перепись нулевого состояния счетчика 5 в счетчике 6 и соцержимого счетчика 4 в счетчике 5 (с помощьюсхемы управления 3 и вентилей обратного 4кода 7), а также сбросит в нем счетчик 4,С приходом следующего импульсаописанный процесс повторится,В таком режиме работы устройствасхела разности 10 также находится в нулевом состоянии и соответственно на выходепреобразователя 1 1 напряжение равно нулю.В случае...
Логарифмирующее устройство
Номер патента: 482768
Опубликовано: 30.08.1975
Авторы: Кадук, Кравченко, Рудковский
МПК: G06J 3/00
Метки: логарифмирующее
...не в зависимости от величин коэффициентов данного выражения, которое менее удобно для этой цели, а исходя из следующих положений,Показатель степени старшего значащего разряда числа Л 1, представленного в двоичном коде, численно равен характеристике 1 одгЛ. Пример: для У=26+2+2+2=99, где показатель старшего значащего разряда равен 6 Одг 99=6,Предварительно вычислив любым из известных способов (с помощью таблиц, что более удобно) мантиссы логарифмов чисел в интервале 2 - 2", получается массив исходной информации, достаточный для вычисления с такой же точностью логарифмов всех чисел У, меньших 2, т. е. для вычисления мантисс логарифмов чисел У(2" необходимо умножать эти числа на 2- т, где т - старший значащий разряд числа У. После этого...
Делительное устройство
Номер патента: 482769
Опубликовано: 30.08.1975
Авторы: Молодкин, Мухопад, Смолов
МПК: G06J 3/00
Метки: делительное
...элементов, сопряженной с матрицей 4 двоична-взвешенных по двум координатам постоянных резисторов. Выходные 20 клеммы матрицы резисторов соединены с входом введенного дополнительно операционного усилителя 5 и управляемого источника 6 опорного напряжения, Клеммы управления полярностью выходного напряжения источника 6 25 соединены с дополнительно введенным блоком 7 определения знака, вход которого соединен со знаковыми триггерами регистров 2 н 1 делителя и делимого,Таблица весов резисторов матрицы 3 име- ЗО ет видРедактор Е. Караулова Корректор Е. Хмелева Заказ 163 Изд.1743 Тираж 679 ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушскан наб., д. 4/5Подписное МОТ, Загорский филиал...
Устройство реализации нелинейных зависимостей для гибридных вычислительных систем
Номер патента: 485474
Опубликовано: 25.09.1975
МПК: G06J 1/00
Метки: вычислительных, гибридных, зависимостей, нелинейных, реализации, систем
...преобразователь . 3, блок 4 усилителей счи-,тывания, вентили 5-1, 5-2, 5-3, блоки6-1, 6-2, 6-3 определения направленияприращения, реверсивные счетчики 7-1,7-2, 7-3, блоки 8-1, 8-2, 8-3 ключей,блоки 9-1, 9-2, 9-3 сравнения, аналогоЭОвую вычислительную машину 10, пере-ключатель 11 логарифмической нелинейности;.переключатель 12 экспоненциальной нелинейности, блок 13 формирования эталонного напряжения, канал 14 логарифмической нелиней-Збсти и канал 15 экспоненцйальной нелиней,ности, управляющие входы 16 и 17 уст-,о ойстваУстройство работает следующим образом,ьсли на управляющиевходы переключателя 11 логарифмической нелинейности ипереключателя 12 экспоненциальной нелинейности не поступает сигнал управлениясо входа 16 устройства,...
Дифференцирующее устройство
Номер патента: 485475
Опубликовано: 25.09.1975
Автор: Гиленко
МПК: G06J 3/00
Метки: дифференцирующее
...19,подключен к выходу генератора тактовых импульсов 9, а сигнальный вход вентиля 12, являющийсясчетным входом счетчика приращений 10через схему "ИЛИ" 20 подключен к соответствующим входам 5 и 6 и установочным входам- триггера 2 1, соединенногосвоим выходом через дифференцируюшуюцепочку 22 с входом триггера 11,Работа устройства дифференцированияпроисходит следующим образом,Входной сигнал сравнивается нуль-органом 2 с сигналом обратной связи формирователя 3, причем при возрастании входного сигнала импульсы с генератора 9 по-,ступают по входу 5 на вход "сложение"счетчика 4, а при убывании входного сигнала - на вход "вычитание" счетчика 4,причем частота следования имлульсов повходам 5 и 6 для линейной области характеристики...
Устройство для определения координат центра светового пятна
Номер патента: 486334
Опубликовано: 30.09.1975
Авторы: Жаворонков, Калинин, Лапенко
МПК: G06J 1/00
Метки: координат, пятна, светового, центра
...я Торс(я Гр)спим( ВыхО(ОВ - с Вхоями 0)101(с 4 хрынсни 5 пор)1 лко. Выхо;сы Олок 2ПО,1 с;пос(сны 1 с колям коммутатора 5 мантисс, ыхо;( которого СО(. (НСН С ВХО;ОМ НРСООР с(30 с 1 ТС. и 6 Н сн 1 Р 51- жение - - временной интервал, подсоединенного к Входу нр(.ооря)0 атсл 5 7 Врс)(енной нн. терал - код. Между выходами блока 4 хране- НИЯ НОР 51 ДКОВ и ВТОРЫМ ВХОДОМ ПРСООРс(30 с 1- ТСХя 7 Г)К;1 Юс(СНЫ ПОСЛ(,(ОВ 21 СЛЬНО О,ОК 8 рс 3- посп ПОРЯ;1 ИОВ н ПРсобРс)ЗОВст(.,ь 9 Рс(зн;)(ть ПОРЯ,сСОБ -- сСТО Я. Вэ 1 ХОД ПР(,06 Р с 30 с 1 ТС.151 ( нодключсн к счсп(ым Вхс),сым рсс)снных СЧСТЧНКОВ 10 Н 11 И Суммирувщс(.О СсС 1(П- кы 12. Выходы счетчиков 10, 11 н 12 сосни(:сны с холан рсГнстп 08 1 и 14 в(ранения сОДОВ еоордннс 1 т н рсГ 11 стря 15...
Устройство для выделения переменного приращения
Номер патента: 486335
Опубликовано: 30.09.1975
Автор: Тарануха
МПК: G06J 1/02
Метки: выделения, переменного, приращения
...в05(г-;1) =Р -(Ю( ) . +05где (1 Л(г+1) , - вычисленное приращепие вдополнительном коде на (;+1)-м шаге интегрирования;05; - остаток приращения, вычисленный на г-м шаге иптегри.РОВЯПИ 51; Р 1- функция расчленения, выделягощая остаток приращения от - и (младпппг раз- рЯД) ДО (г- - 1) рс 1 зр 51 Д 2 включительно; г =0,1, 2, /1.Минимальный интервал остатка лежит в пределах от - и до 1 разряда и хранится в ячейках регистра 1, а максимальньш интервал от - и до ( в ) разряда и хранится в ячейках регистра 1 - 1 1,-1.Устройство работает следующим образом, Перед началом работы регистр остатка переводится из режима хранения в режим выдачи информации, путем подачи соответствующих сигналов па вход блока 4, выход которого подключец к входу спихроиизаг...
Стохастический интегратор
Номер патента: 491139
Опубликовано: 05.11.1975
Автор: Подлазов
МПК: G06J 1/02
Метки: интегратор, стохастический
...входного сигнала, а второй - с выходом блока сравнения, элемент задержки, вход которого соединен с выходом блока вычитания, а выход - со вторым суммирующим входом реверсивного счетчика. Блок-схема интегратора приведена на чертеже.Интегратор содержит блок вычитания 1, выход которого подключен ко входу элемента задержки 2. Выход элемента задержки соединен с суммирующим входом реверсивного счетчика 3, выход которого соединен с первым входом блока сравнения 4. Второй вход блока сравнения 4 соединен с выходом генератора случайных чисел 5, а выход в с вычптающим входом счетчика 3, суммирующий вход которого подключен к выходу источника входного сигнала 6 и к первому входу блока вычитания 1, второй вход которого соединен с выходом блока...
Управляемый функциональный преобразователь
Номер патента: 492894
Опубликовано: 25.11.1975
МПК: G06J 3/00
Метки: управляемый, функциональный
...мых ключей второй группы подключены к источникам опорных напряжений, а их вы-ходы -. к первому входу сумматора, второй вход которого подключен ко входу преобразователя, и логические элементы "Иф и ФИЛИ",отличающийся тем,тем, что, с целью упрощения и повышенияточности воспроизведения функций, он со. держит реверсивный регистр, триггеры,ждущий мультивибратор, элемент задержки и интегратор, вход которого подключен к выходу сумматора, и входу первого триггера, а выходсоединен с входом второго триггер ра и первым входом логического элемеьта И", выход которого через последова"тельно соединенные элемент задержки иждущий мультивибратор соединен с первымвходом логического элемента "ИЛИ", вто 16 рой вход которого подключен к первомувыходу...
Аналого-цифровое множительное устройство
Номер патента: 499569
Опубликовано: 15.01.1976
Авторы: Боюн, Козлов, Писарский
МПК: G06J 3/00
Метки: аналого-цифровое, множительное
...14 и блока управления 15.На входы блоков формирования сигналов управления множимого 5 и множителя 6 поступают аналоговые величины множимого (х) и множителя (у) соответственно. Цифровые коды множимого и множителя накапливаются в реверсивных счетчиках 1 и 2. Импульсы тактовой частоты (, ) поступают на счетный вход блока управления 15, с выходов которого сигналы поступают на управляющие входы блоков формирования сигналов управления множимого 5 и множителя 6 так, что в четных тактах работает аналого-цифровой преобразователь множимого, а в нечетных тактах работает аналого-цифровой преобразователь множителя,Работа устройства происходит в соответствии с формуламих-- х;+з 1 дп(х - х,) 2-", (1) у =у,-з 1 п(у - у;)2 - ", (2)г. =х;+у ц. =х,у;+з 1...
Аналого-цифровое множительное устройство
Номер патента: 503229
Опубликовано: 15.02.1976
Авторы: Джанджагава, Дзигуа
МПК: G06J 3/00
Метки: аналого-цифровое, множительное
...на двоичный счетчик 10 и на блок 9 возведения в квадрат, через который на выходной сумматор 17 поступает число импульсов, пропорциональное напряжению У, или У,Когда одно из напряжений У, или У и напряжение на выходе преобразователя 1 сравниваются, то один из блоков сравнения выдает импульс равенства, срабатывает распределительный блок 4, который закрывает элемент И 5 и открывает элемент И 6, в результате чего прекращается подача импульсов на счетчик 10 и блок 9 возведения в квадрат, при этом в счетчике 10 записывается код, пропорциональный напряжению У или У, а в выходном сумматоре 17 - код, пропорциональный напряжению УР или У.После первого срабатывания распределительного блока 4 импульсы через элемент И 6 поступают на вход...
Цифро-аналоговое вычислительное устройство
Номер патента: 503258
Опубликовано: 15.02.1976
МПК: G06J 3/00
Метки: вычислительное, цифро-аналоговое
...дифференциальных уравнений набираются цепочки интеграторов 3 путем включения соответствующих ключевых элементов 7 первой группы. К первым в цепочках интеграторам 3 при помощи коммутатора 5 подключается такое количество цифровых управляемых резисторов 4, сколько ненулевых коэффициентов содержится в соответствующем уравнении системы. Из цифрового вычислительного блока 1 на цифровые управляемые резисторы 4 заносятся коды постоянных коэффициентов и коды текущих значений переменных или нелинейных коэффициентов, а на регистры 9 адреса заносятся адреса коэффициентов, соответствующие связям переменных данного уравнения с переменными остальных уравнений решаемой системы.На вход счетчика 11 поступают тактовые импульсы. Пропорционально...
Устройство для сопряжения аналоговых и цифровых вычислительных машин
Номер патента: 503259
Опубликовано: 15.02.1976
Авторы: Михотин, Сафронова, Шляндин
МПК: G06J 3/00
Метки: аналоговых, вычислительных, машин, сопряжения, цифровых
...между максимальным значением остаточного члена и интегральным значением входного сигнала Устройство непрерывно следит за интегралом от разности измеряемой величины и интерполирующего полинома и сравнивает его с линеино-растущей функцией а, Й, определяющеи величину допустимои погрешности интерполяции, а в момент их равенства вырабатывает сигнал на измерение.На чертеже дана структурная схема предлагаемого устройства.Устройство содержит блок 1 выделения разности, усилитель , генератор 3, логический элемвнт И 4, преобразователь 5 код-напряжение, счетчик О импульсов, интегратор 7, блок 8 управления, вычитающий блок 9, логический элемент ИЛИ 10 блок 11 сравнения и генератор 12 пилообразного напряжения,Устройство работает следующим образом,...
Аналого-цифоровое устройство для возведения в куб
Номер патента: 503260
Опубликовано: 15.02.1976
МПК: G06J 3/00
Метки: аналого-цифоровое, возведения, куб
...линию задержки 22 - на первые входы элементов 14, 15, 17, 18, 20 и 21 И управления.На втором, третьем, четвертом и первом гыходах линии задержки 22 сигнал появляется через интервалы времени т, 2 т, Зт и 4 т соответственно, В зависимости от знака рассогласования формируется импульс на втором или третьем выходах блока сравнения 5.Для положительного приращения величины Х в первом такте осуществляется добавление кода 2 Х к содержимому дополнительного сумматора 3; во втором такте к содержимому ополнительного сумматора 3 прибавляется год Х, а к содержимому основного сумматора 2 - код 2 Х + 1; в третьем такте к содер:;имому в реверсивном счетчике 1 прибавляется единица младшего разряда, а к содержимому дополнительного сумматора 3 - код...
Синусно-косинусный функциональный преобразователь
Номер патента: 503261
Опубликовано: 15.02.1976
МПК: G06J 3/00
Метки: синусно-косинусный, функциональный
...ключ 10, выходные сумматоры 11 и 12, а также входные шины 13.В предлагаемом преобразователе для воспроизведения функций Япчх и Созлх исполь. зуется представление функции1(х) = Яплх(0 ( х1)с помощью ряда Фурье-Уолша. Значения функции Яплх задаются в двоично-рациональных точках У = -- , где К = 0,1,2 2 - 1.К- и2"Значения дискретного аргумента У определяют и старших разрядов двоичного кода,Точность аппроксимации может быть увеличена при переходе к кусочно-линейной интерполяции, которую можно осуществлять линейным преобразованием приращения, получаемого функцией Яплх или созлх на двоичном отрезке 2-". Для этого используются а младших разрядов двоичного кода аргумента. Указанное преобразование может быть выполнено линейным...
Многоканальная система формирования сложных нелинейных зависимостей
Номер патента: 504211
Опубликовано: 25.02.1976
МПК: G06J 1/00
Метки: зависимостей, многоканальная, нелинейных, сложных, формирования
...с выходом блока управления,в информационные входы - с выходами усилителей считывания, вторая группа элементов И, соединенная входами с выходамипервого коммутатора, а выходами - с первыми входами дополнительных логическихсхем определения направления приращений,видов разнообразных нелинейных зависимостей,Ф ормула изобретения5 30 Многок.нальная система формирования сложных иепинейных зависимостей, содержащая запоминающий блок, входы которого соединены с выходами регистра адреса, другие выходы которого подсоединены ко входам пер вого цифрэ-аналбгового преобразователя со единенного своим выходом со входами схем сравнения, другие входы которых подсоединены к выходам аналогового вычислительного блока входы которого соединены с выходами б...
Функциональный преобразователь
Номер патента: 507880
Опубликовано: 25.03.1976
Автор: Циделко
МПК: G06J 3/00
Метки: функциональный
...Я первого счетчика, третий вход.к выходу генератора ,тактовых илшульсов, а его выход соединен со вторым1счетчиком, входы нуль-орган" .подключены ко входупреобразователя и выходу первого интегратора, в обратной связи каждого интегратора включен управ ляемый ключ, управляющие входы всех ключей подключены к выходу блока управления.На чертеже представлена блок-схема функциональ.ного преобразователя.В преобразователе входное напряжение Х подведено к одному из входов нуль. органа 1, Источникопорного напряжения 2 через управляемый ключ 3подключен к сумматорам 4 и 5 и к последовательно включенным интеграторам 6. Выходы интеграторо6 соединены со входами сумматоров 4 н 5, выходыкоторых подключены к.измерительно-частотномублоку 7. В обратной...
Цифровой интегратор для однородных цифровых интегрирующих структур (оцис) с плавающей запятой
Номер патента: 510727
Опубликовано: 15.04.1976
Авторы: Виневская, Гиляровская, Недостоева, Станишевский
МПК: G06J 1/02
Метки: запятой, интегратор, интегрирующих, однородных, оцис, плавающей, структур, цифровой, цифровых
...образуются новые значения разностей порядковДв результате чего перестраиваются управ ляемые регистры 14 и 15, на выходе бл ков анализа состояний счетчиков 18 и 19 появляются потенциалы, соответствующие новым состояниям счетчиков, которые подготавливают элементы запрета 16 и 17.При прохождении мантисс приращений 7 Мр 91) через управляемые регистры 14 и 15 мантиссы задерживаются в них на величинуи - Ь д ( )) определяемую510727 ГТПР(1+1) равный +1, - 1 илн О. Этисигналы поступают на вход блока 12 управления сдвигами мантиссы функции, нц сумматор 6, на выход интегратора в качествевыходного приращения порядка функцияЧПР ( 1 ф 1 ) н на реверсивные счетчаки18 и 19,Блок 12 управления сдвнгами вырабатывает сигналы сдвига мантнссы подынтеграл1 а...
Дифференцирующе-сглаживающий преобрахователь частотно импульсных сигналов в код
Номер патента: 512480
Опубликовано: 30.04.1976
Автор: Холкин
МПК: G06J 3/00
Метки: дифференцирующе-сглаживающий, импульсных, код, преобрахователь, сигналов, частотно
...работы преобразот 5 вателя и повышение точности,Это достигается тем, что в преобразователь введены дополнительные распределитель импульсов, реверсивный счетчик и двоичный умножитель, соединенный выходом со 20 вторым входом блока разделения совпадающих импульсов, а входами подключенный к выходам разрядов дополнительного реверсивного счетчика, входы которого соединены с выходами второго распределителя им пульсов, причем выход первэгэ дв ичнэгэформула изобретения ОиФференцирующе-сглаживающий нреобпазователь частотно-импульсных сигналов в код, содержащий блок разделения совна - дающих импульсов, первый вход которого подключен к входу преобразователя, а выходы через последовательно соединенные первый распределитель импульсов и вычи 10...
Время-импульсное вычислительное устройство
Номер патента: 513364
Опубликовано: 05.05.1976
Авторы: Гольдин, Демидов, Казанский, Мальчик, Рубашкин, Сокол
МПК: G06J 1/00
Метки: время-импульсное, вычислительное
...другого во времени, но имеют одинаковую частоту следоваКния, которая в 2 раз меньше частоты генератора,На выходе элемента "И" 14 сигналстандартной длительности, т. е. равной периоду следования импульсов иа выходе генератора, появляется с частотой в 2 меньВшей, чем на выходе генератора. 3 а времямежду двумя такими импульсами происходит сложение двух чисел, величина которыхзадается с помощью коммутатора 11, в качестве которого могут быть использованыобычные переключатели.Величина первого и второго операндовзадается с помощью коммутатора путемсоответствующего подключения входов первого и второго триггеров управления 6 и7 к выходам старших (П -2) разрядов счетчика, На чертеже, для примера, показано,что набраны числа 27 и 24.При...
Интегратор
Номер патента: 514308
Опубликовано: 15.05.1976
МПК: G06J 1/02
Метки: интегратор
...,)х =10-+1 О. Опорное цдцряжснцс 15ца макс )м Ь)6 ИР)1 СТСЯ ИЗ СЛОВИЯод 1 ри этом ця ыходе преобразователя 5 бдзцсцый сцпал проходит ца уровне, близком 2 ц к )12 ксцмуму. Пэц прохождении цика эот сигнал стремится к еулО. Посс сгляжиВдцц 51 цифровым фильтром 6 этот сигнал подастся ца вход селектора пиков 7 и цифроаналогоый пр образова гель 14. )яВ функцию селектора пиков входит определение начала и конца пиков. Цифроаналоговый преобразователь служит для выраблтывлция компенсирующего напряжения;1 ля устройства коррекции дрейфа нулевой линии.,ЗОПо сигналу се,)сктора пиков 7 о начале )штсгрировация одновременно вкгпочаотея с,мматоры 8 и 9. Б сумматоре 8 накаеЛие)лгс) иформация, поступающая с греобрязовдгс,5 3, л в сумматоре 9- - с...
Устройство для вычисления модуля вектора
Номер патента: 514309
Опубликовано: 15.05.1976
Автор: Соломаха
МПК: G06J 3/00
Метки: вектора, вычисления, модуля
...о положен методвоспроизведения одцородцых фуцкпш двухперел)евцых, суть которого заключается в переходе к воспроизведению фуикпии вспомоугателысого аргумецта - = - . при у ( хх25 Лили )1 = - при х ( у. В этом случае длятфуцкпш о можно записатьо=х 1 1)-;-е= х Ч 30 , = уф 1+ )1 е = у ср(.а кто р С. Хей фи и Техрсд А, Камышникова Корректор Т. Добровольская Ив)в377 Государственног но делама 3035, Моски;н 5)с)ров ССС Заказ 5194ЦНИ 1 П 4,5 10 Т,игорекй фи)ивы 3Функцию гг заменяем кусочно лом;)нонкривои (линейная аппроксимация), и в результате моделируемая зависимость представляется в виде:г) = а;,. + Г);дл 51 х ) )Р(9),р = а; у+ 6; х д)я т(У1) (3)где параметры а, и 6; определяются в соответствии с разбиением вс)Омогательногоаргумента Я или...
Комбинированное устройство для вычисления функций
Номер патента: 516062
Опубликовано: 30.05.1976
МПК: G06J 3/00
Метки: вычисления, комбинированное, функций
...1113, управляющие входы которых соединены с управляющими входами блока 7, подключены к входам элемента ИЛИ 20. Входы и выходы регистров 8 и 10 соединены соответственно через ключи 16 - 19 с выходами и входами регистра 9, информационный вход блока 7 ч р "з кл 1 очи 14 и 15 - с входами 8 и 10 регистров. Первый управляющий вход блока 7 соединен с входами ключей 18 и через линии задержки 23 и 24 с входами ключей 19 и 14. Третий управляющий вход блока 7 связан с входами ключей 16 и через линии задержки 21 и 22 с входами ключей 17 и 15.Устройство работает следующим образом.Вначале вычисляют и записывают в регистры 8, 9 и 10 значения функции для значения аргумента с отрицательным приращением Х ,=Х, - ЛХ, начального значения аргумента Х, и...
Дифференцирующее устройство
Номер патента: 516063
Опубликовано: 30.05.1976
Автор: Каледин
МПК: G06J 3/00
Метки: дифференцирующее
...записывается в качестве числа начального состояния счетчика. Счетчик 5 осуществ,151- ет выборку фазовых импульсов, которые формируются на выходе счетчика в моменты его переполнения, Таким образом, счетчик формирует суммарные периоды выходного напряжения сс фазовращателя 1. Выходные импульсы счетчика 5 поступают на первый вход управляющего триггера 8 и через дополнительную линию 9 задержки на второй его вход. Выходной потенциал одного плеча управляющего триггера 8 проходит на управляющий вход элемента И 10 и осущесгвг 5 ет УРявленцс зсцОхиение)1 ссетч ика 1 1 .МИУгнз Я.)1 сКТОВОЙ ЯСТОТЫ /тц, ПОСТУПс 10 ЦМИ Ня его счегный вход с генератора "; через второй Вход элемента И 10. Время заполнения 5 сс(чика 11 равно периоду ТццГаОПего...
Многоразрядное множительное устройство
Номер патента: 516064
Опубликовано: 30.05.1976
МПК: G06J 3/00
Метки: многоразрядное, множительное
...Х, моделирующего один из сомножителей (цепи управления на чертеже условно показаны пунктирами), так что если Х 1=1, то все ключи, управляемые этим сигналом, замкнуты, а если Хг=О, то все ключи, управ- -020 ляемые этим сигналом, разомкнуты.Выходы операционных усилителей 4 подсоединены к входам олоков б умножения.На вторые входы блоков 6 умножения подается сигнал, представляющий собой сумму 25 всех ортогональных компонентов (у 1+уг+ +Уз+, , +у), моделирующих разряды числа г.Выходы блоков умножения подключены к блоку 7 нормализации, на выходах которого 30 получаются постоянные сигналы, представляющие в данный момент времени компоненты вектора, моделирующего результат умножения. Для обработки результата в других решающих блоках сигналы...
Функциональный преобразователь
Номер патента: 516065
Опубликовано: 30.05.1976
Автор: Чередилов
МПК: G06J 3/00
Метки: функциональный
...разрядной части этих интегратороь. Токи интегра торов регулируют таким образом, что их весовые значения гозрастдют с ростом номера интегратора. Выходы интеграторов 5 соединены с интегрирующим фильтром 6 - конденсатором,25 Ь; выходу блока 1 ввода подключен первыйвход блока 7 памяти интервалов, выходы которого соединены с первымп входамп блока 8 совпадения, подключенного вторыми входами к выходам счетчика 9, а выходом - к входу ЗО генератора 4 тактовых импульсов и входу об516065 4 10 Ф О р а 1л а и 3 О О р с 1 с н и 51Функциональный преобразователь по авт.15 св. 408339, отл и ч а ю щи й с я тем, что, с целью повышения точности, в него дополнительно введены блок памяти интервалов, счетчик и блок совпадения, входы которого соединены с...
Вычислительное устройство цифровой интегрирующей структуры
Номер патента: 518781
Опубликовано: 25.06.1976
Авторы: Гузик, Каляев, Крюков, Максименко, Плотников
МПК: G06J 1/02
Метки: вычислительное, интегрирующей, структуры, цифровой
...сигнал и если из блока 4 пормвлиэации и переполнения поступает в блок 7 сигнал О том что мантисса подынтегрвльиой функции В блок.8 не нормализована, то блок 7 Выдает управляющие сигналы: В блок 8 хрвцени 1 по дынтегральной функции, при котг.о 1 /11- тисов ПДЫНЕГРВ 1 ЬИОй фУ 1 К/т 1/И СДВ//"аэт и ВлеВО на Один разряд и порядок "меньша - ется на единицу," В блок 10, прп котором значение порядка переменной 11/твг.:роп. - ния уменьшается на единицу; В бток 1;:ркотором порядок входных прирвце г;1 1)ь/нтегральной функции увеличиваетсп на е/)ш/11- цу, Все эти действия Выпол 1)1).)тся пе тех пор пока значение порядка /е)е)е/,:1/о. 1111-. тегРиРованиЯ вблоке 10 не св/1= Рв)1)м нулю или пока из блока 4 пс с-,тп)От с/11-".1);, О том, что...
Вычислительное устройство для определения отношения биоэлектрических сигналов
Номер патента: 519734
Опубликовано: 30.06.1976
Авторы: Ганиев, Кучкаров, Маджидов, Сангинов
МПК: G06J 1/00
Метки: биоэлектрических, вычислительное, отношения, сигналов
...матрицы.причем А;коэффициент реципрокности КР =11 коэффициент синергии КС = - ";Ас;,Ан А 14 с,скоэффициент адекватности КА =л где А - проингегрированная величина биоэлектрической активности мышц, и с, /=1 - 8, где Фс-1,На фиг. 3, а показана также методика определения нескольких коэффициентов. Аналогично вычисляются и другие (всего 64 коэффициента). Для упрощения схемы управления устройством матрица фиг. 3, а приводится к виду фиг. 3, б.В блоке 5, основных (10 - 17) имеются два дополнительных запоминающих узла (18 и 20 25 30 35 40 45 50 55 60 65 19), наличие которых облегчают процесс управления,Работу блока управления рассмотрим на примере управления первым и вторым кадром записи. Управление восемью кадрами записи попарно объединено,...
Цифровой интегратор
Номер патента: 519735
Опубликовано: 30.06.1976
Авторы: Антонишкис, Еримин, Иванов, Иванова, Кутовой, Макаревич, Мышляев
МПК: G06J 1/02
Метки: интегратор, цифровой
...6 блока 1 подынтегральной функциии разрывает канал связи выхода мажоритарного органа 18 с входом элемента ИЛИ 15.Новое значение подынтегральной функции,полученное на выхода сумматора 3, черезкоммутатор 5, элемент ИЛИ 17 поступаетна Вход мажоритарного органа 18, на другиеВходы мажоритарного органа - значения техжс подынтегральных функций из резервныхцифровых интеграторов. Восстановленноезначение подынтегральной функции с Выходамажоритарного органа через коммутатор 23проходит на вход элемента ИЛИ 6, с выхода которого - в регистр 4 и па вход блока8 интегрирования, На схеме 20 происходитсравнение инфорвации с Выхода мажоритарного органа и с выхода элемента ИЛИ 17,если коды отличаются друг от друга, то сигнал на выходной шине 22 фиксирует...
Цифровой интегратор для воспроизведения многомерных функций
Номер патента: 519736
Опубликовано: 30.06.1976
Авторы: Золотовский, Ледовский
МПК: G06J 1/02
Метки: воспроизведения, интегратор, многомерных, функций, цифровой
...при воспроизведении многомерных функций.Наиболее близким по технической суш- , ности является цровой интегратор с мно- щ ,горазрядными прирашениями 21, содержащий регистр остатка, входом 1 связанный с лервой выходной шиной и с выходом сумь тора остатка, первый вход которого соеди,нен с выходом множительного устройства, и ой интегратор реализует вание дифференциальногоЧРально функции соединены соответственноо третьей и четвертой входными шинеми, евыходы-верного, второго и третьего 1 региоъ,ров.приращений соединены соответственно спервымивходами первых трех элементов Ирн 5соединенных вторыми входами соответствен-йно с первой, второй и третьей шиной управ-лающих сигналов, а выходами - с входамисумматора подынтегральной функции,...