G06J — Гибридные вычислительные устройства
Детерминированно-вероятностный цифровой интегратор
Номер патента: 600574
Опубликовано: 30.03.1978
Автор: Шпилевский
МПК: G06J 1/02
Метки: детерминированно-вероятностный, интегратор, цифровой
...Еэ. С выхода блока 5 полученные величины Ь Е Ц; (1) поступают на выход 17 вспомогательного вероятностного приращения.20Приращения независимой переменной интегрирования 7 х с входа 9 интегратора и вспомогатель.ные вероятностные приращения Ьу(1) со входа13 интегратора подаются также соответственно натретий и второй входы второго логико-арифметического блока 6. Приращения ЬУэ 1;(1) сулщщруются реверсивным счетчиком блока б. При этомкаждое промежуточное К=е значение суммы в со.ответствии с выражением 7 алгоритма преобразуется в импульсы корректирующих приращений интеграла, (1 с весом каждого импульса, равным Ь 2 э, С выхода блока б величины ЬЕз,э(1)проходят в блок 4 суммирования. В блоке 4 по.ступившие в него величины приращений интегралай...
Логарифмирующее устройство
Номер патента: 600575
Опубликовано: 30.03.1978
МПК: G06J 3/00
Метки: логарифмирующее
...код У, записывается в счетчик 2 и регистр 3. С выхода счетчика 2 он поступает на входы регистров 5 и 6 и на выходе множительного блока 11 образуется напряжение, равное 1 одУ С выхода множительного блока 11 это напряжение поступает на вход аналого-цифрового преобразователя 12, на выходе которого появляется цифровой код, равный 1 одУь который через первые входы блока 13 элементов И запишется в первый регистр 14 результата. При этом на все вторые входы этого блока будет поступать разрешающий потенциал с выхода первого регистра 14 результата.После окончания записи кода 1 одаУ действие разрешающего потенциала прекращается, предотвращая запись других кодов, появляющихся на выходе множительного блока 11 (и соответственно на выходах...
Цифро-аналоговое устройство сравнения двоичных чисел
Номер патента: 601719
Опубликовано: 05.04.1978
Авторы: Белов, Сильвестров
МПК: G06J 1/00
Метки: двоичных, сравнения, цифро-аналоговое, чисел
...разрядов в зоне В (см. фиг. 2). Второй вход - гг второй группы ло гических элементов И 16 подключен к логическому злегонту И 7 вьабатываоще:чу признак нахождения,значения входного кода по группе младших;разрядов в зоне Л или В (см. фиг. 2), а значение, кода обравной 45 связи по хглалшимразрядам,в зоне С. Таким обр азом, группы младших,разрядснв входного кода и,кола обратной связки,с учетом логической 1, добавленной в гг-разряд, будет поочередно, в еоответслвии,с раГниой триг гера 10, поступать через группу логических элементов ИЛИ 16, на вход, преобразователя кода в напряжение 17. Разиость напряжений на,вьходе преобразователя (7 в,первый и второй полупериоды триггера 10 будет про порциональна разяости чисел, зажсанлых в группах...
Многоразрядное суммирующее устройство
Номер патента: 602967
Опубликовано: 15.04.1978
МПК: G06J 1/00
Метки: многоразрядное, суммирующее
...вторым масштабным резистором отрицательной обратной связи 17, генератор ортогональиых сигналов 18.Устройство работает следующим образом. На выходе сумматора 1 получается сумма входных сигналов (Х + У) в ненормализованной форме, т.е. каждый разряд может иметь величину, превышающую основание системы счисления. Для нормализации результата к выходу сумматора 1 подключен функциональный преобразователь 3 и через масштабный резистор 9 инвертврующнй вход дифференциального усилителя 16. Зависимость между напряжением нв входе и напряженнем на выходе функционального преобразователя, например, для двоичной системы счисления приведена на. фиг, 3.Сигналы Х и У;, пропорциональные величинам разрядов слагаемых Х и У, подаются на резисторы 5 - 5 п и...
Устройство для обработки хроматографической информации
Номер патента: 602968
Опубликовано: 15.04.1978
Автор: Шилов
МПК: G06J 1/00
Метки: информации, хроматографической
...- поправочный коэффициент для соответствующего компонента вещества;Т,фА К - суммарная площадь всех пиковс учетом поправочных коэффициентов,Реализация алгоритма осуществляется эа счет того, что в течение всего цикла анализа подсчитываются площади пиков хроматограм.мы, значения которых хранится в соответствующих интеграторах блока интеграторов и затем каэкдое значение площади пика умножается на поправочный коэффициент, характерный для данного компонента вещества, н хранящийся в йамяти. Одновременно производится подсчет суМ 1 арной площади всех пиков с учетом попрйпочных коэффициентов для каждого компонента вещества, После окончания цикла анали. за, когда подсчитана площадь поЬеднего пика хррматограммы, определяется процентное содфкание...
Гибридный вычислительный комплекс
Номер патента: 603976
Опубликовано: 25.04.1978
МПК: G06J 1/00
Метки: вычислительный, гибридный, комплекс
...команд программного устройства 4. Управляемый функциональный преобразователь 7 служит для задания переменных коэффициентов, а также начальных приближений подбираемых функций. Запоминающий блок 8 хранит коды состояний управляющих ключей группы 12, которые они должны после довательно принять в соответствии с последовательностью команд второй серии. Вызов кодов из блока 8 параллельно-последовательный (параллельный потому, что каждая команда считывает сразу целую страницу кодов, определяющую состояние всех ключей группы 12 одновременно, а последовательный потому, что страницы считываются последовательно во времени), Аналогично запоминающий блок 9 служит для хранения кодов состояний коммутационной матрицы 14, считывание которых...
Устройство для вычисления обыкновенных цепных дробей
Номер патента: 608181
Опубликовано: 25.05.1978
МПК: G06J 1/02
Метки: вычисления, дробей, обыкновенных, цепных
...чертеже показана структурная схема предложенного устройства.Устройство содержит интеграторы 1-4, сумматор 5, Входы приращений не зависимой переменной интеграторов 1, 35 2 во всех, п группах объединены и подсоединены к шине б, на которую поступают приращения аФ независимой машинной переменыой 1 . На входы 7 постоянных коэффициентов поступают значения Рк; на входы 8 постоянных коэффициентов поступают значения с. С выходов 9 подынтегральных функций снимаются резулътаты вычисленийВ устройстве все звенья цепной 4 дроби (1) вычисляются одновременно путем решения следующей системы неоднородных разностных уравненийВ, .-( .+.д Р аЬк(ъ+Ф) Ч(к-З)( тйгЧк( К Ка 3,еЧ 5+, =ф (0,1,Теоретическк и практически уставовлево, что итерационный процесс,...
Цифро-аналоговый кубический преобразователь
Номер патента: 610136
Опубликовано: 05.06.1978
МПК: G06J 1/00
Метки: кубический, цифро-аналоговый
...значение кода счетчика 11)блок сравнения 12 выдает короткий импульс (Фиг.2.,д) который устанавливаеттриггер 13 в нулевое состояние(Фиг.2 в),При этом состояния ключа 3, электрон:- ного аналогового однополюсного ключарезистора 9 ч ключа 4 изменяются напротивоположные. При переполнениисчетчика 11 на выходе переноса егостаршего разряда Формируется короткийимпульс (Фиг.2,г) переноса, под воздействием которого триггер 13 воэвра 30 щается в единичное состояние (фиг.2 в),и цикл работы повторяется с периодомТ (Фиг.2 б)На Фиг.1 приведена Функциональнаясхема цифро-аналогового кубическогопреобразователя; на Фиг.2 - временныедиаграммы его работы,Преобразователь содержит операционный усилитель 1, источник опорного.напряжения 2,...
Функциональный преобразователь
Номер патента: 610137
Опубликовано: 05.06.1978
Авторы: Бахмутский, Кметь, Раков, Якушев
МПК: G06J 1/00
Метки: функциональный
...двух групп запоминающих элементов 1, 16. Значения функции и аргумента задаются в цифровом виде в блоке задания кодов 22, откуда они поступают на ЦАП 21, где преобразуются в напряжения. Блок задания кодов 22 предустанавливается вручную (например, с помощью перфокарты), или автоматически с помощью блока управления 23 согласно принятой программе. Второй распределитель 20, управляемый блоком управления 23, вырабатывает сигналы Запись поочередно на каждый многозначный запоминающий элемент 1,16 синхронно с поступлением соответствующих напряжений с выхода ЦАП 21. Блок управления 23 синхронизирован импульсами с выхода генератора импульсов 6,Точность запоминания этих эначений определяется числом состояний и 1 запоминающих элементов 1, 16....
Стохастический преобразователь
Номер патента: 611221
Опубликовано: 15.06.1978
Авторы: Кирпичников, Морозевич, Мухаметов, Ярмолик
МПК: G06J 3/00
Метки: стохастический
...11.В исходном положении триггер 1 О и счетчики 8 и 12 находятся в нулевом состоянии. На вы. ходе преобразователя код-напряжение Осл =Осл мах При включении устройства входной сигнал Ох поступает на первые входы блоков 3 и 4, В течь нии первого такта происходит сравнение Осл. макс и Она обоих блоках сравнения, причем, от выхо ных сигналов блоков 3 и 4 в первом такте по тактовому импульсу, через открытые инверсным выходом триггера 10 (триггер 10 "в нуле") эле. ментИ 6 и элемент ИЛИ 7 в счетчик 8 заносится информация с выхода блока 4. Одновременно с этим с выхода элемента ИЛИ 7 информация с выхода блока 4 в парафазном коде, которьй формируется с помощью инвертора 11, поступает на еди. ничный в прямом коде и на нулевой в обратном...
Аналого-цифровой логарифмический преобразователь
Номер патента: 612261
Опубликовано: 25.06.1978
Авторы: Артамонов, Жариков, Смирнов
МПК: G06J 1/00
Метки: аналого-цифровой, логарифмический
...на 20 пряжение Оз, В такте решения триггер 13 устанавливается в единицу, ключи 8 и 9 замыкаются, на вход элемента И 16 поступает сигнал, разрешающий прохождение счетных импульсов на счетчик 12. Нв выхо 25 де интегратора формируется напряжение-У 6".В момент равенства. входоных напряжений компаратор 2 вырабатывает импульс, сбрасыввюший триггер 13 в нульг и заканчивающий тем самым подсчет импульсов в счетчике 12. При этом интервал времени фй от начала такта решения до момента срабатывания компаратора 2 определяется иэ уравнения.При этом выходной код счетчика 12 равенфг "= - о2" Ю и 1 юг Т О цКак видно, в последнее выражение для М не входят величины 1, и Чо . Следовательно, их разброс и нестабильность не приводят к появлению...
Устройство для интегригорования хроматографических функций
Номер патента: 612262
Опубликовано: 25.06.1978
МПК: G06J 1/02
Метки: интегригорования, функций, хроматографических
...экстраполированные значения д -го пика функции, записанные заранее во второй блок 6 памяти, При этомна выходе блока 2 появляется значение(,В+1)-го пика,После появления максимума 1 ь-го пикавременной селектор 11 выдает сигнал отом, что максимум этого пика наступилраньше окончания (в)-го пика, Этотсигнал "опрокинет триггер 13 записи,который закрывает элемент 14, прекращаязапись в первый блок 6 памяти информациис выхода первого вычитающего блока 2Кроме того, этот триггер закрывает элемент 16, через который значения ординат пиков с блока 2 поступают на счетчик10 интеграла, открывает элемент 17, разрешающий выход информации с блока 2(значения (1 +1)-го пика) на счетчик 10,открывает элемент 20, который пропуститэкстраполированные ординаты,Лъ...
Цифровой интегратор
Номер патента: 612263
Опубликовано: 25.06.1978
МПК: G06J 1/02
Метки: интегратор, цифровой
...суммируется счетчиком9, в следукиций такт ;риггер 14 переключает прохождение импульсов ца счетчик 10.Их количество сравнивается схемой 18 сколичеством импульсов, подсчитанных счет-,чиком 9. После того, как количества импульсов в счетчиках 9 и 10 станут равными, на выходе схемы сравнения 18 появс40ляется сигнал, переключающий элемент И7 на прохождение всех последующих импульсов в анализируемом такте на вход счетчика 11 селектора пиков и элемента И 8. Всчетчике 11 эти импульсы подсчитываются,4и их количество сравнивается с числом, заложенным в дешифратор 15 и определяющимпорог срабатывании селектора пиков. Еслипревышение порога срабатывания не проис 50ходит,с приходом следующего тактового импульса опрокидывается триггер 14,...
Устройство накопления цифрового интегратора
Номер патента: 614444
Опубликовано: 05.07.1978
Авторы: Золотовский, Коробков
МПК: G06J 1/02
Метки: интегратора, накопления, цифрового
...11. Вход элемента ИЛИ 12 является выходом устройства,Устройство работает следующим образом.Допустим, на нход устройстна поступил сигнал +1. При этом на нходе 1 втечение й тактов (где И - длина регистра 11) присутствует сигнал, элементИ 4 открыт, а триггер 7 находится вединичном состоянии. В момент выходаиз регистра 11 младшего разряда суммы масштабный импульс переводит триггер 7 в нулевое состояние. Триггероткрывает элемент И 8, и инверсия младших разрядон суммы, сфорь,иронанная нэлементе НЕ 10, через элемент И 8 иэлемент ИЛИ 12 проходит на выход устройства и вход регистра 11. Код сумьж, пройдя через элемент НЕ 10, элемент И 4, элемент ИЛИ 5 и элемент задержки 6 в следующем такте перебрасывает триггер 7 в единичное...
Устройство запоминания и многократного воспроизведения электрических импульсов
Номер патента: 617776
Опубликовано: 30.07.1978
Авторы: Веселов, Сумароков, Черепов
МПК: G06J 1/00
Метки: воспроизведения, запоминания, импульсов, многократного, электрических
...на выходе АЦП 2 появляется цифровой код, резко отличающийся по величине от цифрового кода предыдущих моментов времени. Очередной тактовый импульс синхронизатора 16 записывает этот новый код в регистр 9, а в регистр 10 - цифровой код предыдущего состояния, который находился до этого времени в регистре 9.С выходов регистров 9 и 10 цифровые коды поступают на входы вычитателя 11, на выходе которого появляется разница цифровых кодов настоящего и прошедшего тактов времени. Если крутизна переднего фронта электрического импульса достаточно высокая, то цифровой код на выходе вычитателя 11 должен иметь значительную величину, превышающую величину кода, набранного на одном из входов цифрового компаратора 12. В этом случае цифровой компаратор 12,...
Устройство для перебора размещений
Номер патента: 622121
Опубликовано: 30.08.1978
МПК: G06J 3/00
Метки: перебора, размещений
...сравнивается с напряжением уставки (стремясь компенсировать его на входе, порогового элемента 8).В момент, когда на разноименных выходах каждой группы выходов счетчиков устанавливаются логические единицы, на и - 1 входах преобразователя б также лрисутствуют логические единицы. При этом выходное напряжение преобразователя сравняется с напряжением уставки и полностью компенсирует напряжение на входе порогового элемента 8, что приводит к его опрокидыванию и,выдаче на,первый вход элемента И 2 логического нуля. Элемент И 2 запрещает, прохождение импульсов генератора , и дальнейший счет импульсов прекращается.На одной из выходных шин одного из счетчйков, например и-го, также устанавливается логическая единица. Однако установившееся число...
Устройство для дифференцирования частотно-импульсных сигналов
Номер патента: 624244
Опубликовано: 15.09.1978
Автор: Каллиников
МПК: G06J 3/00
Метки: дифференцирования, сигналов, частотно-импульсных
...О иа посто 55 янное число к.После поступления каждого входного импульса на вход блока управления 13этот блок формирует сигналы управюения, ЙРОизводяшие следукицяе операции. венного выходом со входом счетчика результата и подключенного вторым входом к выходу третьего управляемого делителя частоты, сигнальный вход которого соединен с первым выходом второго управляемого делителя частоты, подключенного вторыми выходами к вторым входам элемен 5 тов И второй группы и соединенного сигнальным входом с выходом первого управляемого делителя частоты.Существо изобретения поясняется чер 20 тежом, на котором изображена блок-схема устройства,Устройство содержит блок управления 1, блок приращения периода 2, элемент И 3, счетчик результата 4,...
Преобразователь кода в длительность импульса
Номер патента: 628503
Опубликовано: 15.10.1978
Автор: Джаши
МПК: G06J 3/00
Метки: длительность, импульса, кода
...содержит генератор а. Преопорн зобретение относится к преобразох сигналов в нвпряже реобразователям кода ульсв,м пульса. ся за счет гого, что в628503 Составитель И. Назяркиняейфиц Техред 3, Фанта Корректор Н. Тупица едактор яз 5798 ЦНИИЛИ раж 826 Подписноего комитета Совета Министров ССобретений и открытий-35, Раушскяя наб д. 4/5 осудврственн по делам и 5, Москва, Ж ент", г. город, ул. Проектная,частоты 1, элемент совпадения 2, элемент сравнения 3 по модулю двя, счетчик 4, дополнительный счетчик 5. Кроме того, ца чертеже показаны вход 6 сигнала запуска преобразователя, выход 7 преобразователя, шина результата коцтро 5 лй 8, выходы 9 вспомогательных регистров счетчика (2-;11 разряд) выходы 10 основных регистров счетчика (младший и...
Следящий функциональный преобразователь
Номер патента: 634308
Опубликовано: 25.11.1978
Авторы: Кадук, Колотуша, Рудовский, Тур
МПК: G06J 3/00
Метки: следящий, функциональный
...первого реверсивного счет- чика 1 и множительного блока 4) присутствуют переменные величины ЬК 1,Хи в первом реверсивном счетчике 1 сформировано число Ч, например, Мвл 2 Ь 2 эл 04+О 2+2 л. 2+1 20 0введенное в первый погарифматор Э вблок 10 выделения старшего значащегоразряда и сдвигающий регистр 11, Блоквыделения старшего значащего разрядавыделит из кода числаразряд 2Ьв результате чего на соответствующемего выходе появится управляющийсигнал, с помощью которого через коммутатор12 к коммутатору 15 будет подключеносопротивление 6 К, Одновременно этимже сигналом будет произведен сдвиг кодачисла К , в регистре 11 нар 1-к(то есть на 6 4 2) разряда влево и свыхода дещифратора 14 через коммутатор 15 последовательно к сопротивлению6 Р, будет...
Цифровой интегратор
Номер патента: 636639
Опубликовано: 05.12.1978
МПК: G06J 1/02
Метки: интегратор, цифровой
..., 2 П функции сигналы переносапоступают йа блоки 3, 3 , , 3выделения приращения, которые производят выдачу приращений на выходы устройства, под воздействием сигналов,поступающих последовательно во времен)0 25 30 50 При интегрировании по Риману входы преобразователей 44, 42,4 и кода необходимо соединить между собой и подключить к общему входу независимой переменной, а преобразователи 44, 42, ,604 п кода в этом случае представляют собой обычные элементй И, через которые коды с выходов сумматоров 1, 1,65 1 П функции поступают на входы сумматоров 2, 22, , 2 интеграла.Для сокрашения количества выводов интегратора и упрощения коммутации между интеграторами выходы блоков 3, 32, Зп выделения приращения объединяются с помощью элемента ИЛИ 7 и...
Преобразователь интервала времени в цифровой код
Номер патента: 636640
Опубликовано: 05.12.1978
Авторы: Александров, Болдицкий, Мадяр, Федоров
МПК: G06J 3/00
Метки: времени, интервала, код, цифровой
...преобразования в виде параллельного двоичного кода с погрешностью, не превышающейИспользование новых элементов дешифраторв, первой и второй дополнительных групп элементов И, дополнительной группы элементов ИЛИ выгодно отличает предлагаемый преобразователь от указанного прототипа, так как, во-первых, устраняет погрешность преобразования, равнуюа пр. = ( л - К - 1 ) 1 д, возникающую при нечетном количестве импульсов Й поступивших во входную счетную ячейку старших разрядов счетчика в результате чего общая погрешность преобразования уменьшается до величины, не превышающей 1, и, во-вторых, обеспечивает получение резупьтатв преобразования в виде параллельного двоичного кода, необходимого дпя сопряжения с устройствами вычислительной...
Цифровой интегратор
Номер патента: 637833
Опубликовано: 15.12.1978
Авторы: Виневская, Омельченко, Станишевский
МПК: G06J 1/02
Метки: интегратор, цифровой
...пропРомежУточный РегистР б, Далее 1/2 ьчр;поступает в накопительный сумматор 7. 65 Для получения 1/16 дчр, величина 1/2 ьчрссумматора 7 поступает в регистр 2 множимого через первую группу элементовИ 4 со сдвигом вправо на три разрядав первый промежуточный регистр б. Полученная величина 1/16 дур складывается с записанной в накопйтельном сумматоре 7 величиной //2 ЬУр 1, Полученнаясумма Е 2 запоминается в накопитель,ном сумматоре 7,Величина Е образуется при слозжении величины Я и величины Егкоторая со второго промежуточного регистра 8 передается на первый промежуточный регистр 6 и суммируется свеличиной Е г, хранимой в накопительном сумматоре 7. Сумма запоминаетсяна накопительном сумматоре 7,Для вычисления величины Еь изБП на буферный...
Цифровой интегратор
Номер патента: 640331
Опубликовано: 30.12.1978
Авторы: Дубинин, Миримова, Рабинович
МПК: G06J 1/02
Метки: интегратор, цифровой
...интегрируемой функции це могут превышать половину динамического диапазона представления чисел,Цель изобретения - расширение функциональных возможностей за счет расширения динамического диапазона представления чисел. Поставленная цель достигается тем, что в интегратор введены регистр переполнения, первый и второй регистры сдвига, причем первый выход первого сумматора подключен к входу регистра переполнения, первый в.)хо которого соединен с в регистр 1 значения поднкццц в сумматоре 2 склаом, хранящимся в регистре проверяется произошло лц сли переполнения це пропереполнения 6 равен цусуммирования запцсываетинтегратор переходит к общего значения интегрируетом случае, когда происхос в сумматоре 2 (рсгистр всц единице), содержимоеРеда...
Модуль цифровой интегриующей структуры
Номер патента: 642731
Опубликовано: 15.01.1979
Авторы: Гузик, Евтеев, Каляев, Пуховский
МПК: G06J 1/02
Метки: интегриующей, модуль, структуры, цифровой
...со входами элементов И 16,И 19, другие входы которых соединены соответственно с инверсным и прямым выходом последнего разряда регистра 17; выход элемента И 16соединен со входом регистра 17, выходы 23соединены с управляющим входом коммутатора3, выходы регистра 17 соединены со входамидещифратора 18, Выходы 24 соединены с управляющими входами коммутатора 8 процессора 2,выход элемента И 19 соединен со входами зле..Ментов И 20, И 21, И 22; входы 25, 27, 29,подключенные ко входам элементов И 20, И 21 иИ 22, соединены соответственно с инверсными вы.ходами (на фиг. 1 не показаны) первого, второгои третьего цифровых ипеграторов; входы 26, 28,соединенные со Входами элементов И 21, И 22, соединены соответственно с прямыми выходами1 на фиг, 1 ие...
Оптико-электронный функциональный преобразователь
Номер патента: 642732
Опубликовано: 15.01.1979
Авторы: Бахмутский, Коновалов, Шептебань, Якушев
МПК: G06J 3/00
Метки: оптико-электронный, функциональный
...преобразователя 5 соответственно последовательным положениям Второго коммутатора Р поступают аналоговые тестовые сигналы с выходов 1, ., пе генератора тестовых сигналов 10.Тестовые сигееалье, количество которых равно числу корр ектируемых неецеформативных па раметров, проходят прямой тракт, т,е. электронФо-оппгдескдпд преобразователь 5, блок оптц. ческой обработки сигнала б и фотоэлектрический преобразователь 7 ц преобразуются следядддддм преобразователем аддалог-код 14 в соответ. ствующую последовательность кодов, причем зд и Б коды несут информащпоо влддядпп( ддеинформад ддв. ньдх параметров и самого тракта. Полученные коды сравшпдаются в блоке сравнения кодов 18 с кодами, поступающими с выхода генератора чддсел 15, которые...
Цифро-аналоговый функциональный генератор
Номер патента: 642733
Опубликовано: 15.01.1979
МПК: G06J 3/00
Метки: генератор, функциональный, цифро-аналоговый
...функциональный генера.тор работает следующим образом,2 О В начальный момент времени триггеры ре.гистра 2 установлены в нулевые состояния.Выходной нулевой код регистра 2 поступает наадресные входы блока памяти З,.на выходах642733 О аз 7762/47 Тнраж 779 ЦНИИП снов ул. Проектная, 4 ППП Патент, г.У которого в этом случае будет сформирован,код начальной ординаты аппроксимируемой функции (в устройстве реализуется кусочно. ступенчатая аппроксимация) .С приходом тактового импульса от генератора 1 код начальной ординаты переписывается из блока памяти 3 в регистр 2. Указанный код с выхода регистра 2, поступающий на адресные входы блока памяти 3, вызывает формирование иа его выходах кода следующей ординаты аппроксимнруемой функции, Этот...
Цифровой дифференциальный анализатор
Номер патента: 643915
Опубликовано: 25.01.1979
Автор: Соколов
МПК: G06J 1/02
Метки: анализатор, дифференциальный, цифровой
...счетешифратор с младших раэрядон, блок 7 чика 4, переводя его но второе состоя- памяти, коммутатор 8, блок 9 управле- ние, что обеспечивает посредстврм дения, сумматор 10, регистр 11 резульшифратора б подключение выходов нтотата, регистры 12 , 12 адреса прира- рого. регистра адреса приращений 12 щений, дешифратор 13 приращений, блок ко входу дешифратора 13. Затем блок 9 14 элементов И, буферный регистр 15, управления обеспечивает подключение схема 16 сравнения, информационный выходов дешифратора 13 и перезапись вход 17, управляющие входы 18,19. 45 иэ регистра 11 в буферный регистр 15..Устройство работает следующим об- При этом иэ блока 7 через коммутатор разом, 8 поступает приращение функции на, При подаче внешнего импульса оста- первые...
Устройство для коррекции нелинейности характеристик частотных датчиков
Номер патента: 643916
Опубликовано: 25.01.1979
Автор: Ракаев
МПК: G06J 3/00
Метки: датчиков, коррекции, нелинейности, характеристик, частотных
...ключа,4 подключен к первому входу двоичного умножителя 12, соединенного вторьачи входами через наборное поле 13 и дейифратор 14 с выходами счетчика 50 11, вход которого через делитель 15подклкчен к второму выходу двоичногоумножителя 1 . Узлы 11 - 15 образуютфлок нелинейного преобразования.Устройство работает следующим об разом. При .подаче пускового импульса открывается ключ 2, Первый импульс с датчика 1, прошедший через ключ 2 60 открывает ключ 4, При этом частота с генератора 6 начинает поступать на вход умножителя 12. Этот же импульс, пройдя через элемент задержки 7, открывает ключ 5, фиксирует его в этом состоянии и, начиная со второго импульса датчика 1, импульсы через ключ5, элемент ИЛИ 8 и делитель 9 поступают в счетчик 10. С...
Устройство для определения экстремумов
Номер патента: 646353
Опубликовано: 05.02.1979
Авторы: Датиашвили, Келаурадзе, Кордзадзе, Сордия, Чхеидзе
МПК: G06J 1/00
Метки: экстремумов
...результат сравнения больше выбранного числа К, тодо переполнения другого счетчика успеетпереполниться счетчик 9. Импульс пере40 Выход генератора импульсов 7 черезпервый элемент И 8 подан на счетныйвход третьего счетчика 9, на другойвход которого соединен третий. выходблока управления. Выходы счетчиков 4,5 через второй, третий, четвертый ипятый элементы И 10, 11, 12, 13 иэлемент ИЛИ 14 йодключены на бстановгенератора 7, элемент И 8 и раздельные входы шестого элемента И 15, Выход счетчика 9 с нодбираемой емкостьючерез схему сборки 14 подан на останов генератора 7,В устройстве выбор емкости К счетчика 9 производится оператором с третьего выхода блока управления 1. Случай К " 1 соответствует режиму работы известных аналогичных...
Решаюший блок цифровой интегрирующей структуры
Номер патента: 646354
Опубликовано: 05.02.1979
Авторы: Гузик, Каляев, Криворучко, Крюков, Максименко
МПК: G06J 1/02
Метки: блок, интегрирующей, решаюший, структуры, цифровой
...элементы задержки 9, 10, информационные входы 11,12, 13, управляющие входы 14, 18,информационный выход 16, управляюший выход 17.Устройство работает следующимобразом.По сигналу, поступающему иэ масютабного узла" 8 в сумматор 1, происходит выдыение восьмеричного кода числа "входных приращений, которое поступа- .ет на вход сумматора 2, где происходит сложение со значением содержимогорегистров 3, поступающего на входысумматора.2 в восьмеричйом коде, Йолученное в сумматоре 2 значениейодын-.теграиьной функции в восьмеричном коде поступает на входы умножителя 4,где происходит его умножение на неза-,висимую переменную, постунающую повходу 13.,В сумматоре 8 происходит сложениеполученного в восьмеричном коде послеумножителя 4 приращения интеграла...