Функциональный преобразователь

Номер патента: 519737

Авторы: Ильин, Попов

ZIP архив

Текст

Союз Советских Социалиатинеских Республикисоединением заявки Ме Государственный комитет Совета Министров СССР 23) рит овано 30.06,76, Бюллетень М 24бликования описания 21.07.76 3) УДК 681.34(71) Заявите Московский ордена Трудового К инженерно-физический сного Знамениститут(54) ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВА Изобретение относится к области автоматики и вычислительной техники и может найти применение в специализированных вычислительных устройствах.Известен функциональный преобразователь, 5 содержащий дешифратор, блок памяти, два цифро-аналоговых преобразователя, вычитающий блок, цифро-аналоговый множительный блок и суммирующий блок. Выход суммирующего блока соединен с выходом устройства, а 10 входы - с выходом цифро-аналогового множительного блока и выходом первого цифроаналогового преобразователя, цифровые входы которых связаны с соответствующими выходами блока памяти, причем аналоговый 15 вход цифро-аналогового множительного блока подключен к выходу вычитающего блока, соединенного первым входом с выходом второго цифро-аналогового преобразователя.Недостатком такого устройства является 20 пониженная точность функционального преобразователя, обусловленная равномерным расположением узлов интерполяции на интервале представления функции.Цель изобретения - повышение точности 25 преобразователя.Это достигается тем, что в устройство введены дополнительный цифро-аналоговый преобразователь и группа логических элементов ИЛИ, соединенная входами с выходами де- ЗО шифратора, а выходами подключенная к входам блока памяти и входам дополнительного цифро-аналогового преобразователя, выход которого соединен с вторым входом вычитаю- щего блока, причем входы второго цифроаналогового преобразователя и дешифратора связаны с входами устройства.На чертеже представлена блок-схема функционального преобразователя.Устройство содержит дешифратор 1, входы которого соединены с входом аргумента, представленного в цифровой форме, и входом цифро-аналогового преобразователя 2, Выходы дешифратора 1 подключены к входам группы логических элементов ИЛИ 3, причем общее число элементов ИЛИ равно количеству узловых точек интерполяции, а число входов т-го элемента ИЛИ - числу дискретных значений аргумента в диапазоне между т-й и (т+1)-й узлавымя точками интерполяции. Выходы элементов ИЛ 1 Л 3 соединены с входами блока 4 памяти и входамп цифро-аналогового преобразователя 5. Выходы преобразователей 2 и 5 подключены к входам вычитающего блока 6, соединенного выходом с аналоговым входом цифро-аналогового множительного блока 7, выходы блока 4 памяти - к соответствующим входам цифро-аналогового преобразователя 8 и множительного блока 7. Выходы блока 7 и преСоставитель С. Казиновдактор И. Грузова Техред 3. Тараненко Корректор А, Овчинников Подп испоССР кк 864Министийб., д. 4/ 66 Тирго комитета Совет зобретений п открь Ж, Раушская н каз 1551/11 Изд.1 ЦНИИПИ Государственно по делам113035, Москва, ография, пр. Сапунова, 2 образователя 8 соединены с входами выходного суммирующего блока 9.Работает устройство следующим образом.Код аргумента поступает одновременно на вход дешифратора 1 и вход цифро-аналогового преобразователя 2, С помощью дешифратора выбирается один из элементов ИЛИ 3. Сигнал с выбранного элемента ИЛИ поступает в блок 4 памяти, из которого считываются коды значения функции в выбранной узловой точке интерполяции (х,) и коэффициент наклона в данной точке к(х,) и поступают соответственно на входы цифро-аналоловых преобразователя 8 и множительного блока 7. Преобразователь 8 осуществляет преобразование единичного кода обращения к блоку 4 памяти в соответствующие узловые значения аргумента, представленные в аналоговой форме, и может быть выполнен, например, на основе обычного преобразователя цифра-аналог с дополнительными элементами ИЛИ на входе, На выходе вычитающего блока б формируется разность между текущим значением аргумента х и его значением в узловой точке х;, которая затем умножается в блоке 7 на коэффициент наклона в данной точке интерполяции к(х,), Напряжения с выходов преобразователя 8 и множительного блока 7 поступают на входы суммирующего блока 9, на выходе которого образуется значение функции(х) =(х,+К(х) (х - х,).Формула изобретенияФункциональный преобразователь, содержащий дешифратор, блок памяти, два цифро-аналоговых преобразователя, вычитающийблок, цифро-аналоговый множительный блок10 и суммирующий блок, выход которого подключен к выходу устроства, а входы соединены с выходом цифро-аналогового множительного блока и выходом первого цифроаналогового преобразователя, цифровые вхо 15 ды которых соединены с соответствующимивыходами блока памяти, причем аналоговыйвход цифро-аналогового множительного блокаподключен к выходу вычитающего блока, соединенного первым входом,с выходом второго20 цифро-аналогового преобразователя, о т л ич а ю щ и й с я тем, что, с целью повышенияточности, в устройство введены дополнительный цифра-аналоговый преобразователь игруппа логических элементов ИЛИ, соеди 25 ненная входами с выходами дешифратора, авыходами подключенная к входам блока памяти и входам дополнительного цифро-аналогового преобразователя, выход которого соединен с вторым входом вычитающего блока,30 причем входы второго цифро-аналоговогопреобразователя и дешифратора соединены свходами устройства,

Смотреть

Заявка

2084962, 16.12.1974

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ

ИЛЬИН ВИКТОР АЛЕКСАНДРОВИЧ, ПОПОВ ЮРИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G06J 3/00

Метки: функциональный

Опубликовано: 30.06.1976

Код ссылки

<a href="https://patents.su/2-519737-funkcionalnyjj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Функциональный преобразователь</a>

Похожие патенты