G06J — Гибридные вычислительные устройства
Вычислительное устройство для решения линейных дифференциальных уравнений
Номер патента: 769572
Опубликовано: 07.10.1980
Авторы: Курт-Умеров, Шаповалов
МПК: G06J 1/02
Метки: вычислительное, дифференциальных, линейных, решения, уравнений
...с вторыми входами и интеграторов, третьи входы которых соединены с выходами соответствующих умножителей, третий выход блока управления соединен с первыми входами делителя и блока памяти, второй вход которого подключен к выходу регистра порядка, выход делителя соединен с первыми входами и преобразователей код - частота, вторые входы которых соединены с выходами соответствующих интеграторов, выходы и преобразователей код - частота соединены с группой входов блока памяти, выходы (и - 1) преобразователей код - частота подключены к вторым входам соответствующих элементов И, выходы которых соединены с вторыми входами соответствующих умножителей, начиная со второго, первый выход памяти коэффициентов и начальных условий соединен с вторым 3...
Экстраполятор приращений с плавающей запятой
Номер патента: 771691
Опубликовано: 15.10.1980
Автор: Тарануха
МПК: G06J 1/02
Метки: запятой, плавающей, приращений, экстраполятор
...которому поступает. приращение интеграла; управляющий вход 2 по которому поступает сигнал увеличения веса приращения интеграла в яде бинарного кода 0,1; блок 3 выделения значащей части числа; сдви+. гающие регистры 4 -4 й, в которых Формируются и хранятся весовые разности приращений первого порядка; группы 5 -5 и. вычитателей (разностей прира О щений) первого, второго, третьего и и-го порядков, сумматор 6.Экстраполятор работает следующим образом.На каждом шаге вычисления вторых, 15 третьих, и-разностей приращений в вычитателях 5-5 и соответственно пере- записываются в регистрах 4 -4 0 разности приращений первого порядКа сверху вниз. Это значит, что прира- Щ щение Ч 2 к(,1 перезаписывается из регистра 4 в регистр 4, приращение Ъ 2 кр.0-...
Генератор ортогональных полиномов
Номер патента: 773651
Опубликовано: 23.10.1980
Авторы: Данильчук, Капицкий, Никитчук
МПК: G06J 3/00
Метки: генератор, ортогональных, полиномов
...каждого1 -го сумматора соединен с-ым аналоговым входом генератора ортогональных полиномов, а между выходом и дополннтельным входом каждого 1 -гоцифроаналогового множительного блокавключен дополнительный усилитель мощности (2,Однако устройство обладает пониженной точностью вычисления ортогональныкполнномов с большим диапазоном. изменения коэффициентов (полиномы Лежандра,Чебышева, Эрмита и др.) и, кроме этого,позволяет в каждом цикле работы генерировать только один полином.Цель изобретения - повышение точности генерирования полиномов и расширениекласса решаемых задач путем одновременного воспроизведения я ортогональных полиномов,3651 Составитель С. КазиновВолкова Техред Ж Кастелевич Коррект Рецакт игул Подписное комитета ССС открытий кая...
Вероятностный квантователь
Номер патента: 773652
Опубликовано: 23.10.1980
Автор: Ермаков
МПК: G06J 3/00
Метки: вероятностный, квантователь
...устройство соцержит генератор 5 тактовых импульсов, элемент 6, реверсивный счетчик 7, элемент 8 задержки, датчик 9 равномерно распрецеленного случайного напряжения, преобразователь 10 "коднапряжение", блок 1 1 сравнения, пороговый элемент 12, триггер 13, дифферен-. циальный усилитель 14 постоянного тока, пороговый элемент 15, входной сигнал поступает на вхоц 16, а код снимается с выхода 17. Существ ет дополнительный выход 18 синхроимпульса.Работа вероятностного квантования (по фиг. 2) проиллюстрирована временными диаграммами (фиг. 3, а и б).Перед началом работы счетчик 7 цолжен быть установлен в 0". Импульсы с выхода генератора 5 поступают на шину сложения счетчика 7 и через элемент 6- на его счетный вход. Вследствие этого на входе...
Интегрирующее устройство
Номер патента: 781848
Опубликовано: 23.11.1980
Авторы: Гузик, Каляев, Криворучко, Крюков
МПК: G06J 1/02
Метки: интегрирующее
...сигналов адреса решающего блока, адреса столбца и адреса781848 15 20 45 строки, определенный коммутирующийэлемент блока 3 коммутации настраицается на пропускание выходйых прираще"ний,поступающих на него с первого выхода соответствующего решающего блока 2на один иэ входов -первой группы входовсоответствующего решающего блока 2. После настройки данного решающегоблока 2 блок 1 ввода устанавливается в исходное состояние сигналом, поступающим из блока 4 управления. Затемпроизводится настройка последующихрешающих блоков 2 и коммутирующихэлементов блока 3 коммутации. При настройке устройства на решение задачи в автоматическом режиме изблока 4 управления в блок 1 ввода поступает сигнал начала настройки. Изблока 1 в соответствующие решающиеблоки...
Интегрирующее устройство
Номер патента: 781849
Опубликовано: 23.11.1980
Автор: Гармаш
МПК: G06J 1/02
Метки: интегрирующее
...иэ устройства управления подготавливаетсяк работе элемент И б, на вход узла 4 разрешается поступление результата ум ножения. В каждом последующем шаге интегрирования данного 1-го шага решения реализуется Формула (1) и вычисляются значения Ч 2 5 = х Чи=7. Ч 2. , Через (1+в)5шагов интегрирования с выхода узла 4 выдается искомое значение произведе- ния 2; .Прй вычислении функциональной эависимости 2 = - исходное дифферен"1 схциальное уравнение записывается вФормех.Я 2 = ЯМ30и реализуется в неявйом виде. В первом (начальном) шаге интегрирования1-го шага решения в регистр 2 заносится значение Х, н узел 5 поступаетзначение К, Сигналом из устройства З 5управления подготавливается к работеэлемент И 7, на вход узла 4 разрешается...
Устройство для коррекции характеристик датчиков
Номер патента: 781850
Опубликовано: 23.11.1980
Авторы: Дрозд, Касич, Рахимов, Стариков, Стеколь, Толокновский, Хуторянский, Штейнберг, Якупов
МПК: G06J 3/00
Метки: датчиков, коррекции, характеристик
...делителя 3 соединеныс первыми входами элементов И групп 4и 5. Выходы элементов И группы 4, подключенных вторыми входами к второйгруппе выходов блока б памяти, соединены с входом элемента 9 задержки.Выходы элементов И группы 5, подключенных вторыми входами к второй группе выходов блока 7 памяти, соединеныс входом элемента 10 задержкн. Выходстаршего разряда делителя 3 подключенк входу счетчика 8, соединенного выходами с первой группой входов блока 7 памяти. Второй вход блока 7 памяти соединен с входом блока б памяти и подключен к шине 12 кода номерадатчика.Устройство работает следующим образом.На шине 12 устанавливается позиционный код номера датчика, определяющий вид линеаризуемой характеристики.В результате этого на выходах блокаб памяти...
Многоканальное аналого-цифровое устройство для возведения в квадрат
Номер патента: 781851
Опубликовано: 23.11.1980
Автор: Боюн
МПК: G06J 3/00
Метки: аналого-цифровое, возведения, квадрат, многоканальное
...3, счетчик 4, элемент И 5, блок элементов И б, сумматор 7, выходной блок элементов И 8, шифратор 9, генератор 10 импульсов. Входы 11 устройства соединены с первыми входами элементов 1 сравнения, вторые входы которых объединены и соединены с выходом цифроаналогового преобразователя 3, а выходы - со входами блока приоритетов, (й+1) - Й вход которого соединен с выходом генератора 10 импульсов и входом элемента И 5. Выход элемента И 5 соединен со входом счетчика 4 и с управляющим входом группы элементов И б и входом младшего разряда сумматора 7. Выходы счетчика соединены со входами цифроаналогового преобразователя 3 и через группу элементов И б - со входами сумматора 7 со сдвигом на один разряд в сторону старших рязрядов, выход...
Интегро-арифметическое устройство
Номер патента: 783813
Опубликовано: 30.11.1980
Авторы: Блинова, Ковалев, Пьявченко, Чернов
МПК: G06J 1/02
Метки: интегро-арифметическое
...девятого элемента И соединен с вход 11 для идля инверсии признака сравпервым входом десятого элемента И. вто- нения; информа ион й 12ц нны выход, покоторому из третьего регистра в блокпризнака выделения устройства, выход д хранения чисел ЗУ поступает результатопераций умножения, умножения со сложением, умножения с вычитанием, сравнения, выделения нли формирования; вход 13 инверсии признака окончания формирования переменной интегрирования; информационный вход 14 для занесения блока хранения квантованных приращений остатков ЗУ в блок экстраполяции приращения переменной и остаток, полученный при квантовании переменной в предыдущем интегрировании; информационный выход 15, по которому из блока экстраполяции и квантованияпоступают...
Функциональный генератор
Номер патента: 783814
Опубликовано: 30.11.1980
Авторы: Леднев, Чубаров, Шанин
МПК: G06J 3/00
Метки: генератор, функциональный
...соединенного выходами с входами разрядов реверсивного счетчика 11, Выходы разрядов счетчика 2 подключены к входам дешифратора 1. Каждый 1-й (16(гп, где в - число выходов дешифратора 1) элемент И )-й (1) п, где и - число выходов блока 13 памяти функций) группы 3 элементов И соединен первым входом с -м выходом дешифратора, а вторым входом - с )-м выходом блока 13 памяти функций. Выходы всех элементов групп 3 элементов И соединены с входами соответствующих элементов ИЛИ 4 Выходы элементов ИЛИ 4 подключены соответственно к управляющим входам распределителя 5, входу триггера б реверса, управляющему входу инвертора 7 и через дифференцирующие цепочки 8 к входам разрядов регистра 9 сдвига.Реализуемые генератором функциональные зависимости...
Множительно-делительное устройство
Номер патента: 788128
Опубликовано: 15.12.1980
Авторы: Герасимов, Сафьянников
МПК: G06J 3/00
Метки: множительно-делительное
...второго элемента И, а выходы разрядов подключены к кодовому выходу устройстна и к кодовому входу первого двоичного умножителя, соединенного частотным входом с шиной опорной частоты, а выходом - с частотным выходом устройства, дополнительно содержит второй двоичный умножитель, подключенный кодовым входои к входу кода первого сомножителя делимого, частотным входом - к шине опорной частоты, а выходом - к первому входу первого элемента И, соединенного вторым входоМ с входом второго сомножителя делимого, представленного в широтно-импульсной Форме, а выход первого двоичного умножителя соединен с первым входом второго элемента И, подключенного вторым входом к входу делителя, представленного в широтно-импульсной Форме.На чертеже изображена...
Интегрирующее устройство
Номер патента: 798901
Опубликовано: 23.01.1981
Автор: Козлов
МПК: G06J 1/02
Метки: интегрирующее
...с соответствующими входаМи блока памяти, выходы и интеграторов подключены соответственно к вторым входам и схем сравнения.798901 40 НИИПИ Заказ 10061 Тираж 756 Подписно П "Патент", ул. Проектна илиалУжго На чертеже схематически пред-.ставлено предлагаемое устройство,Устройство содержит интеграторы1, блок 2 памяти , генератор 3 кодов, первую группу элементов И 4,сумматоры 5, схемы б сравнения, вто"рую группу элементов И 7,Устройство работает следующимобразом.В ячейках блока 2 памяти записаны коды, являющиеся адресамиинтеграторов, выходы которых необходимо подключить к входу интегратора, номер которого соответствует данной ячейке блока 2 памяти, а каждомшаге интегрирования генератор кодоввыдает последовательно коды приращения...
Интегро-дифференциальный вычис-литель
Номер патента: 798902
Опубликовано: 23.01.1981
Автор: Баранов
МПК: G06J 1/02
Метки: вычис-литель, интегро-дифференциальный
...которого подключается к входу регистра 3.В результате регистры 3 и 4 объединяются в один регистр общей емкостью в Зи - 1 двоичный разрядов. Причем, в момент объединения с выхода регистра 3 считывается первый разряд кода Хо, а с выхода регистра 4 - второй разряд кода У, .Первый (младший) разряд кода Хо с выхода регистра 3 поступает через элементы 21 И и,14 ИЛИ на первый вход элемента 22 И и на вход регистра 4.Если в первом разряде величины Х о записан единичный код, то элемент 22 И срабатывает и установит триггер 11 в едииничное состояние, который сигналом прямого выхода открывает элемент 19 И.В это время с выхода регистра 2 считывается последовательным способом, начиная с младших разрядов, двоичный код коэффициента В, который...
Аналого-цифровой функциональныйпреобразователь
Номер патента: 798903
Опубликовано: 23.01.1981
Авторы: Данильчук, Капицкий, Никитчук
МПК: G06J 3/00
Метки: аналого-цифровой, функциональныйпреобразователь
...18 управления режимом преобразователя блок50 21 управления формирует напряжения,ПО КЬторыМ размыкаются Цервый б, второй 7 и третий 8 ключевые элементы,При этом накопительный конденсатор4 разряжен и напряжение на зарядном"55 резисторе 9 равно нулю. Положениепереключателя 1 полярности определяется состоянием компаратора 10:, напервый вход которого поступает нап ряжение со второговхода 17 преобразователя,По сигналу на входе запуска 19преобразователя замыкается второйключевой элемент 7 и на зарядномрезисторе 9 формируется напряжение:где Т - постоянная времени цепи - .накопительный конденсатор 4, зарядный резистор 9.В момент сравнения напряжений, действующих на первом и втором вхо.- дах компаратора 10, на его выходе формируется сигнал,...
Цифровой интегратор
Номер патента: 805362
Опубликовано: 15.02.1981
Авторы: Абаджи, Пугачев, Сивашев
МПК: G06J 1/02
Метки: интегратор, цифровой
...до возобновления процесса вычисления с тем, чтобы на первом шагеинтегрирования после возобновленияпроцесса вычисления, сформироватьновое значение интегала от предыдущего шага интегрирования. Узел 13сброса предназначен для формированиясигнала сброса для блока памяти 12после каждого шага интегрирования,если процесс вычисления носит непрерывный характер.Цифровой интегратор работаетследующим образом,15 20 25 ЗО 35 40 45 50 55 60 65 Приращения подынтегральной функ ции со входа 4 через блок 3 поступают на один иэ входов сумматора 2 и записываются в регистре 1, где и хранятся все время, пока будет идти процесс вычисления. Приращения независимой переменной через вход 7 поступают на один из входов блока 6 умножения, на другой вход которого...
Гибридный полигональныйаппроксиматор
Номер патента: 809249
Опубликовано: 28.02.1981
Авторы: Галиев, Толокновский, Штейнберг, Якупов
МПК: G06J 3/00
Метки: гибридный, полигональныйаппроксиматор
...действия аппроксиматора основан на аппроксимации заданной функции у=а/(Ь-х) полигональной (непрерывной кусочно-линейной) функцией с постоянной длиной участков аппроксимации Ь х = хи+ - хц = сопят. При этом уравнение пройзвольного и-го звена номинальной функции для х б хи,х,1имеет вид Х -Х тасдхоти.п 1 ьхТт.п м где и - целая часть выражения вскобках,Соответственно на выходах блока инверторов код числа преобразуется в дополнительный и уменьшенный на ед ницу код числа в-и, который подает ся на вход блока 7 вычитания, осуществляющего вычитание единицы из входного кода, в результате чего на выходах блока 7 фиксируется код числа в-и. Коды с выходов блоков 4 и используются для управления работой делителей 5-9 при реализации...
Аналого-дискретный интегратор
Номер патента: 809250
Опубликовано: 28.02.1981
МПК: G06J 3/00
Метки: аналого-дискретный, интегратор
...конденсато- ф ров 9 или 10 подключается к источнику опорного напряжения Оа, а другойна вход интегрирукиего усилителя 2, при этом его полярность обратна поляр. ности входного сигнала.0Поскольку к моменту переключения порогового устройства накопительный конденсатор не успевает зарядиться до напряжения 0 , его подключение на вход интегриру 3 его усилителя не приводит к разряду конденсатора 3 до уровня обратного переключения порогового устройства, а поступающий на вход интегратора сигнал положительной полярности продолжает заряжать конден 60 сатор 3, Напряжение на выходе усилителя 2 линейно растет вплоть до напряжения насыщения.Одновременно импульс, поступающий на второй вход элемента 2 И-НЕ 15, О.не переключает Й 5 -триггер, так как на...
Цифро-аналоговый преобразовательсо степенной характеристикой
Номер патента: 811296
Опубликовано: 07.03.1981
Автор: Ямный
МПК: G06J 3/00
Метки: преобразовательсо, степенной, характеристикой, цифро-аналоговый
...аналоговое запоминающее устройство 13. Работает устройство следующим образом. В исходном состоянии первый ключ 7 замкнут, вторая группа 11 ключей (К 1 - Кп) замкнута, а первая группа 9 ключей (К 1 - К) - разомкнута. Конденсатор 8, емкость которого Со, заряжен до напряжения Еа конденсаторы 10 (С, - С,) раз. ряжены. По сигналу Пуск от блока синхронизации 12 ключ 7 и вторая группа ключей 11 размыкается, в регистр кода 1 заносится показатель степени ип запускается генератор импульсов 4, импульс от распределителя импульсов 3 дает разрешение эле менту И 2. Если в первом разряде кода записи 1, то импульс от генератора 4, пройдя элемент задержки 5, замкнет первый ключ группы 9 (К,). Напряжение на конденсаторе 8 уменьшится до величины: 15 Если в...
Устройство для получения сигнала, пропорционального количеству инфор-мации по хартли
Номер патента: 817736
Опубликовано: 30.03.1981
Авторы: Бакай, Лыгин, Подгорный
МПК: G06J 1/00
Метки: инфор-мации, количеству, пропорционального, сигнала, хартли
...последовательио соединенные регулирующий элемент 1 и делитель 2 обратной связи, аналого-цифровой преобразователь (АЦП) 3, к выходу которого подключен один из входов элемента, И 4, а второй вход подключен к выходу тактирующего генератора 5 случайных чисел. Выход элемента И 4 через последовательно соединенные первый счетчик 6 и первыйлогарифмический дешифратор 7 соединенс суммирующим входом реверсивногосчетчика 8. Вычитающий вход реверсивного счетчика 8 через второй .счетчик9 и второй логарифмический дешифратор 10 соединен с синхроиизирующимвыходом аналого-цифрового преобразователя 3, Сумматор 11 одним из входов подключен к выходу реверсивногосчетчика 8 вторым входом - к ре"гистру 12 опорного сигнала, а выходом через цифроаналоговый...
Цифровой интегратор
Номер патента: 822222
Опубликовано: 15.04.1981
Авторы: Абаджи, Кудрявцев, Пугачев
МПК: G06J 1/02
Метки: интегратор, цифровой
...регистр 11, сумматор 12 и выход 13 отрицательных приращений интеграла, вход 14 отрицательной независимой переменной.Цифровой интегратор работает следующим образом.Через входы 2,3 и 4, счетчик 1 и сумматор 6 в регистр 5 записывается код требуемого масштабного коэффициента, который там и хранится в течение всего процесса масштабирования. 0 Через вход 10 на положительный вход приращений сумматора 8 и на вход сброса регистра 11 поступают положительные приращения. При этом по каждому пришедшему положительному при- у 5 ращению сумматор 8 будет суммировать содержимое регистра 7 с кодом масштабного коэФфициента, который поступает на информационный вход этогосумматора из регистра 5, и эти жеприращения являются сигналами сбросадля регистра 11. При...
Цифро-аналоговый множительнотригонометрический преобразователь
Номер патента: 822223
Опубликовано: 15.04.1981
Автор: Смолов
МПК: G06J 3/00
Метки: множительнотригонометрический, цифро-аналоговый
...управляются блоком 1управления.БлЬк 1 управления содержит регистр10 кода реализуемой функции и дешифратор 11, управляющий ключами цифроуправляемых резисторов 4,5 и 9(см.фиг.1),В предлагаемом преобразователепроводимость 4 состоит из последовательно соединенных проводимостей(х 4 пах и Юмах" + Ои а проводимость 5 состоит из последовательносоединенных проводимостей о(. кЮ щахи Чарцах Ои), где 6 ц - входНОЙ КОДУ М фСОП 51При этом ток 1входной цепиоперационного усилителя 8 равен 4" ч еВХ 1 2- ОфкЧтсмон 1 (1 " (4)ао ЧВыходное напряжение преобразовате"ля равно2 кРквнгдеи Р К - постоянные коэффициенты, выбором значений которых обеспечивается достаточно близкое приближение характеристики преобразователя, выраженной формулой (5), к заданным...
Параллельный цифровой интегратор с пла-вающей запятой
Номер патента: 828199
Опубликовано: 07.05.1981
МПК: G06J 1/02
Метки: запятой, интегратор, параллельный, пла-вающей, цифровой
...весов и сигналу, поступающему из регистра 3, выделяется соответствующим элементом И 12 приращение подынтегральной функции, вес которого больше кванта и суммируется в сумматоре 1 с К старшими разрядами подынтегральной функции, Л при отрицательном знаке разности весов выделяется соответствующим элементом И 11, приращение, вес которого меньше кванта и суммируется с К младшими разрядами функции, При этом старшие К разрядов подынтегральной функции одновременно поступают на входы умножителя 8, где умножаются на приращение переменной интегрирования и результат параллельным кодом суммируется в сумматоре 4 с К разрядами остатка, И если в результате суммирования возникает переполнение разрядной сетки сумматора 4, то из него выдается приращение...
Устройство для линеаризации харак-теристик частотных датчиков
Номер патента: 834725
Опубликовано: 30.05.1981
Авторы: Дрозд, Касич, Рахимов, Стариков, Стеколь, Толокновский, Хуторянский, Штейнберг, Якупов
МПК: G06J 3/00
Метки: датчиков, линеаризации, харак-теристик, частотных
...шиной 12 кода номера характеристики. 60В основу работы устройства положены следующие обстоятельства. Как известно, функция у=ах в терминах кусочно-линейной аппроксимации с фиксированным шагом д) может быть записана в видеу=адх(п+1);где переменная х представлена в виде х =дх и)п=1,2,3,-номер участка аппроксимации;параметризменяется в пределах 0 при изменении переменной внутри очередного участка аппроксимации от 0 до А х.Соответственно, уравнение аппроксимирующей зависимости имеет вид У =Уп .,+ Ь У 1=адх ( (и) + (2 п) г.),2где у - значение в узле (и);ду - приращение функции научастке с номером и. Тогда погрешность аппроксимации б научастке описывается функциейЕ:=у -у =адх(1- ).А 1Из этого выражения следует, что функция погрешности не...
Гибридный функциональный преобра-зователь
Номер патента: 834726
Опубликовано: 30.05.1981
Автор: Калинин
МПК: G06J 3/00
Метки: гибридный, преобра-зователь, функциональный
...счетчиков 15 н 16 подключены к соответствующим входам записи кодов блока 14 памяти. Управляющие входы счетчиков 12, 15 и 16и блока 14 памяти соединены с шиной 11 управления режимом работы,а счетные входи счетчиков 12, 15 и 16 подключены к шине 17 ввода счетных импульсов. Блок 14 памяти является перепрогрдммируеьйм и включает в себя совокупность запоминающих ячеек, например, иа основе полевых транзисторов со структурой металл-нитрид-окисел-полупроводник(МНОП-транзисторов), снабженных схемами адресации, стирания, записи и считывания информации. Счетчики 12, 15 и 16 могут быть выполнены, например, с перестраиваемой структурой. При одном значении управляющего сигнала на шине 11 они функционируют как счетчики с соответствующей...
Цифровой интегратор
Номер патента: 840969
Опубликовано: 23.06.1981
МПК: G06J 1/02
Метки: интегратор, цифровой
...й с я тем, что, с целью повышения точности вычислений, в него введены регистр и сумматор-вычитатель частотных потоков, причем первый вход регистра подынтегральной функции является входом интегратора, группа выходов регистра подынтегральной функции соединена со входами регистра, выход старших разрядов которого соединен с первым входом первого элемента И-ИЛИ, выход младших разрядов регистра соединен с первым входом второго элемента И-ИЛИ соответственно, вторые входы первого2. Данчеев В. П. О возможностираспараллеливания структуры цифрового ча".тотного интегратора - Материа лы Ш Всесоюзной конференции нОднородные вычислительные системы и среды.Таганрог, 972. 5 84096 регистр и сумматор-вычитатель частотных потоков, причем первый вход...
Аналого-цифровой интегратор
Номер патента: 842867
Опубликовано: 30.06.1981
Автор: Матвиив
МПК: G06J 1/00
Метки: аналого-цифровой, интегратор
...выход которого является выходом аналого-цифрового интегратора Г 13 Основным недостатком указанного устройства является влияние помехи, дейфвующей на входной сигнал, на точность интегрирования. КоэФФициентподавления периодической помехи зависит от длительности шага интегрирования. При выборе фиксированной длительности шага интегрирования, равной номинальному значению периода сетевой помехи 20 мс, коэффициент подавления помехи ограничивается на уровне 30 дБ при изменении частоты помехи на й 1 Гц. Цель изобретения - поведение точности интегрирования медленноизменяющихся сигналов при действии периодической помехи.,Поставленная цель достигается тем,что в аналого-цифровой интеграторвведены формирователь временных интервалов шага интегрирования...
Аналого-цифровой интегратор
Номер патента: 842868
Опубликовано: 30.06.1981
МПК: G06J 1/00
Метки: аналого-цифровой, интегратор
...вход которого под ключен ко входу аналого-цифрового интег ратора, аналоговый интегратор, компаратор и инвертор, выход которого подключен к первому входу сумматора, второй вход ком паратора соединен с шиной нулевого потен циала, и суммирующий счетчик, введень блок определения знака приращений интег рала, два ключа, счетчик, дополнительныи инвертор и перемножитель, входы которого подключены к выходам счетчика и компара тора, а выход - к управляющим входам цифроаналогового преобразователя и перво го ключа, включенного между шиной так товых импульсов и первым входом сумми рующего счетчика, второй вход которог соединен через блок определения знака при ращения интервала с выходом аналоговог интегратора, а выход - с выходом цифро...
Многоканальный цифро-аналоговыйвычислитель
Номер патента: 851429
Опубликовано: 30.07.1981
Авторы: Кудрявцев, Семенюк, Смородинский, Файнберг
МПК: G06J 1/00
Метки: многоканальный, цифро-аналоговыйвычислитель
...с первого выхода блока 7синхронизации производятся выборинформации от одного иэ источников и запись ее в регистр 2. Информация содержит две переменные хи у. Переменная х с помощью блока3 сравнения и генератора 5 превращается в псевдослучайный поток импульсов р(х), в котором число импульсовэа период генератора 5 пропорционально числу х. Аналогичное преобразование производится в блокЕ 4 сравненияс переменной у. В блоке б формируются псевдослучайные потоки импуль сов констант, в которых число импульсов за период генератора 5 пропорционально константам, заданнымв блоке 6 заранее. Потоки импульсовр(х), р(у), .р(3 с)р(Мп) подаются Щ в Функциональные преобразователи8, 9, 10, которые реализуют нужныефункциональные преобразованияпример...
Устройство для сопряжения аналоговой и цифровой вычислительных машин
Номер патента: 858022
Опубликовано: 23.08.1981
МПК: G06J 3/00
Метки: аналоговой, вычислительных, машин, сопряжения, цифровой
...элемента ЯЕ 20 будет нулевой сигнал.и импульсы с генератора 2 не будут поступатьОна счетчик 22.и регистр 19. Сдвиг кода в регистре 19 происходит влево. Количество импульсов в счетчике. 22 бутют равно количеству сдвигов, Код, записанный в счетчике, является вь 1- ходной величиной блока 13 анализа, Время работы одновибратора выбирается таким, чтобыможно было оеуществить количество сдвигов,равное разрядности АЦП. По сигналу с ЦВМ 12происходит опрос АЦП 24 и одновременно бло.ка 13 анализа, с выхода которого считываетсякод,: равный количеству нулей до первой знача.щей цифры в старпжх разрядах кода, считанного с АЦИ. Этот код запоминается в фиксированной ячейке памяти ЦЙМ 12, Крове этого,в ЦВМ 12 происходит сдвиг считанного с АЦЙкода...
Аналого-цифровой микропроцессор
Номер патента: 858024
Опубликовано: 23.08.1981
МПК: G06J 3/00
Метки: аналого-цифровой, микропроцессор
...методы аиалого.цифрового преобразованйя, например последовательного приближения, йерезарядного урав, новешивания, комбинированные и т,п. Кроме того, можно реализовать различные алгоритмы4 6АЛУ в регистр 15 старших разрядов запись выходного напряжения с преобразователей 17 и 18 пересылки в устройство 3; результат сравнения из блока 4 сравнения в регистр 9; сдвиг содержимого АЛУ в сторону младших разря.дов на 1; пересылка содержимого АЛУ в блок 11; сложение в АЛУ содержимого регистра и блока 11; если сигнзл триггера переполнения АЛУ равен нулю, то переход к третьему действию; считывание выходного кода.Рассмотренный алгоритм легко модифицируется на случай многокаизщного преобразования.Следует отметить, что развитие средства мик...