G06F 9/06 — с хранимой программой, т.е. с записью и хранением программы в устройствах памяти вычислительных машин
Пульт для дистанционного управления топливораздаточными колонками
Номер патента: 568945
Опубликовано: 15.08.1977
МПК: G06F 9/06
Метки: дистанционного, колонками, пульт, топливораздаточными
...поступающего на его вход па раллельного двоичного кода в соответствующее количество последовательных импульсов, Блок приема информации 7 включает ряд элементов И, определяющих адреса приема,информацин.Блок обработки информации 8 предназначен для запоминания информации, подсчета импульсов, поступающих от колонки, н выла. чи,сигнала,на отключение и состоит из трех счетных декад,и триггера уп 1 равления колон. кой. Блок уменьшения производительности и остановки 10 предназначен для определения момента выдачи сигнала на снижение производительности или остановки и состоит из элементов И, выходов счетных декад и усилительных транзисторных, ключей, управляющих релейными схемами блока выходных реле 11. Блок выдачи лнформации 14 предназначен...
Логическое устройство
Номер патента: 591858
Опубликовано: 05.02.1978
МПК: G06F 9/06
Метки: логическое
...в управляющий сигнал, подаваемый на соответствующий элемент И 8 - 11. Одновременно сигнал инвертирования входной переменной подается в логический блок 16 на управляющий вход элемента НЕ 13, формирователь 24 формирует синхроимпульс, Входные переменные, закодированные цифрами 0 и 1, поступают на входы 27, 28 элементов И 5, системы обегающего контроля или непосредственно с датчиков.Наряду с входными переменными на вход 29 элемента И 3 подается сигнал с выхода 30 реле времени 17, на вход 31 элемента И 4 - с выхода 32 элемента памяти 18, а на вход элемента И 7 - с выхода логического блока 16. По сигналу с дешифратора команд 2 открывается один из входных элементов И 3 - 7, и входная переменная через элемент ИЛИ 12 и элемент НЕ 13...
Устройство управления электронной клавишной вычислительной машины
Номер патента: 601693
Опубликовано: 05.04.1978
Авторы: Баклан, Бухштаб, Васильев, Николаева, Шапиро
МПК: G06F 9/06
Метки: вычислительной, клавишной, электронной
...информации на выходе регистра программы 1 в момент, определяемый синхроимпульсом метки шага, блок адресации 4 вырабатывает сигнал, по ,которому осуществляется сдвиг регистра команд 2 и происходит передача комаяды из регистра ,команд 2 в регистр программы 1. При этом блок адресации осуществляет продвижение метки шага в следующий шаг программы. По окончании записи кода в регистр программы 1 блок адресации 4 устанавливает в единичное состояние тритгер признака б. По единичному состоянию триггера признака б операционное устройство выдает сигнаал, по которому осуществляется сдвиг регистра команд 2 и код из регистра команд 2 выдается в опе 6016935 10 5 20 25 Зо 35 40 45 При нажатии клавиши Сброс ее код из блока клавиатуры поступает на...
Устройство управления вычислительной машины
Номер патента: 646332
Опубликовано: 05.02.1979
Авторы: Горбачев, Заблоцкий, Никольцев, Сенков
МПК: G06F 9/06
Метки: вычислительной
...4, а выход счетчика команд 3 - совходом дешифратора кода операций 4.Второй и третий выходы дешифраторакода операций 4 соединены соответст-венно со входом блока ввода-вывода 5и с первым входом логического блока 6.Выход блока ввода-вывода 5 соединенсо вторым входом пбгического блока 6,Третий вход логического блока 6 соединен со входом 13 устройства, который подключен к каналу цикловой частоты вычислительной машины,Работа устройства после приведенияв исходное состояние всех элементоввычислительной машины начинается споступления на вход 13 устройствасигнала цикповой частоты, который разрешает начало выполнения программы,Первый сигнал цикловой частоты .проходит через первый элемент И 8на единичный вход триггера 7 и устанавливает его в...
Устройство для формирования команд
Номер патента: 734686
Опубликовано: 15.05.1980
Авторы: Багаев, Сахин, Сугатов
МПК: G06F 9/06
Метки: команд, формирования
...процедуре, причем номер ячейки в таблице дескрипторов командных сегментов, содержащей дескриптор этой процедуры, фактически соответствует имени процедуры. Действия, выполняемые устройством, можно разделить на три вида: предварительная подкачка информации из оперативной памяти в буферную память 13; считывание командных слов из буферной памяти 13 и формирование потока команд с максимальной плотностью две команды за такт; выполнение ветвлений. Подкачка информации из оперативной памяти в буферную производится блоками по четыре слова. Наличие требуемой информации в буферной памяти 13 определяется индикаторами значимости, которые расположены в адресной памяти баз 21, памятью 14 битов значимости и памятью 15 битов ожидания. Единица в индикаторе...
Устройство управления
Номер патента: 750488
Опубликовано: 23.07.1980
Авторы: Владимиров, Габелко, Коряковцев, Чабуркина
МПК: G06F 9/06
...по входу устройства поступает на регистр1 и н случае наличия сигнала разрешения с выхода элемента И 33 блока3 поступает н регистр 4 для дальнейшей обработки на стадии приема,либо задерживается в регистре 2 ожидая освобождения нужного ФАБ.Анализ признаков выполняется вблоке 3 дешифратором 25 при отсутствии сигнала равенства адреса изкоманды адресу, который вырабатынается в блоке 2 на основе анализасхемой сравнения 11 содержимого адресного поля регистров 1 и 10,С выхода дешифратора 25 информация поступает на входы элементовИ 15, которые формируют сигнал разрешения прохождения КОП на выбранныйФАБ операционного блока 6. Это разрешение пропускает КОП через М нентильных коммутаторов 16 с выходовкоторых КОП поступает на вход соответствующего...
Устройство управления
Номер патента: 780007
Опубликовано: 15.11.1980
МПК: G06F 9/06
...следуюиего синхроимпульса на входсинхронизации триггера 13, последнийустанавливается в фнулевое" состояние. Этот же синхроимпульс, проходячерез элемент 14 задержки, поступаетна первый вход второго элемента И15, в это время,на втором входе этого элемента присутствует разрешающийпотенциал. В результате на первомуправляюием входе счетчика 8 тактов появляется управляющий сигнал,который изменяет установленное ранееисходное состояние счетчика 8 тактов, например, на единицу. Синхроимпульсы с выхода тактового генератора 11 приходят на первый управля юиий вход счетчика 8 тактов, изменяя его состояние до тех пор, покасчетчик 8 тактов не установится внулевое состояние и следовательно,на выходе 23 дешифратора 9 тактов Яф не появится сигнал, который...
Устройство управления памятью
Номер патента: 809182
Опубликовано: 28.02.1981
Авторы: Анучин, Пелипейко, Плокс
МПК: G06F 9/06
Метки: памятью
...5, могут быть записаны соответственно в регистр 8 адреса программы и в регистр 9 адреса. Управляющие импульсы, поступаюшие импульсы, поступающие из распределителя 5, осуществляют управление блоком 10 считывания адреса. С помощью этих импульсов в счетчик б адреса производится запись содержимого регистра 8 адреса программы, либо регистра 9 адреса. Вход 11 прерывания программы и вход 12 продолжения программы служат для установки распределителя 5 в режим прерывания или в режим продолжения соответственно.Сигнал прерывания по входу 11 прерывания поступает в распределитель 5,прерывает цикл считывания информации из памяти и устанавливает блок 3 записи и считывания в режим записи, Затем распределитель 5 последовательно во времени выдает два...
Устройство для управления буфер-ной памятью
Номер патента: 840903
Опубликовано: 23.06.1981
Авторы: Гольдреер, Кизуб, Седов
МПК: G06F 9/06
...участка программы для формирования безусловного наращивания адреса в блоке 4 на два. 45Второй блок наращивания адресов 5аналогичен блоку 4. Однако блок 5 служит для хранения текущего адреса обрабатываемой команды, тогда какблок 4 управляет опережающей выборкой командных слов из памяти Двамладших разряда адреса текущей команды в блоке 5 управляют подключениЕм полей формата команд для их анализа в блоке 3 и записью полей кодаоперации в регистр кода операции 6и полей адресов регистров общего назначения (полей В, В , В ., Х, В) врегистр 7 адресов. Блок 5, начинаяс некрторого такта цикла обработкикоманды, т.е, после модификации адре-.40са на величину выработанного блоком3 приращения, хранит адрес следующейкоманды. Этот адрес может...
Устройство для управления цифровой системой
Номер патента: 907549
Опубликовано: 23.02.1982
Авторы: Дубинин, Кагаловский, Паит, Рабинович
МПК: G06F 9/06
...И 33 подключены к выходам регистров 4- 4номера запуска,выходы реверсивных счетчиков 2-2 и регистров 5-5 д начального адреса задач подключены к входам элемента И-ИЛИ 6, соединенного в свою очередь последовательно с блоком стековых регистров и первым входом дополнительного элемента И 8.Блоки управляемой цифровой системы включают в себя последовательно соединенные регистр 9 адреса команд, блок 10 сравнения и регистр 11, Второй вход дополнительного элемента И 8 подключен к выходу блока 10 сравнения,Предлагаемое устройство позволяет управлять периодическими задачами, для/ решения которых предназначена цифровая система. Начальные адреса задачи хранятся в регистрах 5, 5,5 начального адреса, в период запуска задач хранится в регистрах 4, 4,...
Пульт управления мультипроцессорной вычислительной машины
Номер патента: 911527
Опубликовано: 07.03.1982
Авторы: Брусиловский, Кушнеров, Литвинов, Лопатин, Насакин, Николаев, Пак, Плюснин, Цуканов, Чистобородов
МПК: G06F 9/06
Метки: вычислительной, мультипроцессорной, пульт
...7 8на .регистр 48, Сигнал с выхода этого регистра является разрешающим для записи адреса из вычислителя 2 через коммутатор 52 адреса на регистр 53 адреса. Указанный сигнал с разрешающего выхода блока 3 поступает в вычислитель 2 для выдачи данных при записи в блок.1. Адрес с выхода адреса блока 3 поступает в блок 1 и происходит запись или чтение инФормации.Пульт управления предусматривает возможность. совместной работы адаптера 6 и 7 и вычислителя 2. Если на входах 17-20, запросов блока 3 имеют" ся сразу все запросы, то наимень" ший приоритет имеет запрос вычислителя, а запросы адаптеров 6 и 7 обслуживаются по очереди. Очередность обслуживания устанавливается с помощью счетчика 44 обращений. Сборка запросов адаптеров осуществляется на...
Устройство для программного управления
Номер патента: 922741
Опубликовано: 23.04.1982
Авторы: Гаркуша, Жулинский, Кутняков, Сергеев
МПК: G06F 9/06
Метки: программного
...16,14 и 17 первой и второй групп.Таким образом, в зависимостиот значения сигнала на выходе схемы6 сравнения на выход узла 10 переадресации проходит группа старших разрядов адреса команды, либо адресспециальной эоны отладки оператив. ного запоминающего устройства.Устройство работает следующим об О .разом.В исходном состоянии на первый вход устройства с пульта поступает код первой команды программы, а на вто-рой .его вход - адрес операнда, участ вующего в операции. 8 процессе работы после выполнения очередной команды в счетчик 1 команд добавляет" ся единица, либо на его вход с арифметическо-логического устройства машины поступает код команды перехода, а на вход регистра 2 поступает адрес операнда, уцаствующего в очередной операции...
Устройство для формирования команд с аппаратной организацией циклических программ
Номер патента: 942018
Опубликовано: 07.07.1982
МПК: G06F 9/06
Метки: аппаратной, команд, организацией, программ, формирования, циклических
...на суммаи" торе 14 с регистром 21, чтобы перей"ов 20 ти к распаковке следующей команды.за- После полной дешифрации одного изк регистров 15, 16 или 17 18 узел 13за- по обнуляющему выходу изменяет сос 27 - тояние блока 19 триггеров, что при"И водит к считыванию очередного команля- дного слова из блока 25 на один изосвободившихся регистров 15-18.Команды ветвления, в выполнениид- которых участвует предлагаемое уст"зО ройство, можно разделить на три типа:26 1) команды типа БП - безусловныйпереход,а 2) команды типа УП - условный пе"реход,3) команды типа КЦ - конец цикла.Формат команд ветвления включаето- код операции и дельту перехода " ве"з . личину, определяющую на какое колиу- чество команд (в байтах) от дешифрищ . руемой команды...
Устройство для управления памятью
Номер патента: 943726
Опубликовано: 15.07.1982
Авторы: Будовский, Бурковский, Сташков
МПК: G06F 9/06
Метки: памятью
...блока 10 памяти соединены с соответствующими входами памяти 1, третий элемент И 11первый вход которого соединен с тактовым входом 12 устройства, первый ивторой элементы И 13 и 14 соответст",венно, причем первый вход первого элемента И 13 подклочен к выходам памяти 1, а выход - к первому входу блока 15 выхода. Первый вход второго этемента И 4 связан с выходом блока 5, а выход второго элемейта И 14 - со вторым входом блока 15. Выход одно- разрядного блока памяти 1 О соединен с первым входом триггера 16, второй вход которого соединен с выходом элемента 17 задержки, четвертого элемента И 18, Вход элемента 17, первые входы третьего элемента И 11 и четвертого элемента И 18 связаны с тактовым входом устройства.Устройство работает...
Устройство программного управления
Номер патента: 949656
Опубликовано: 07.08.1982
МПК: G06F 9/06
Метки: программного
...со счетными входами (входы 13и 14 регистра 5) и входами 10 записи.Устройство работает следующим об-,55 азом.Код каждой команды содержит кроме кода операции и адресов операндов еще одно адресное поле для указания адреса следующей команды. В этом ад ресном поле хранится код модификации адреса, Этот код представляет собой код номера разряда, который следует изменить в коде адреса предыдущей команды, чтобы получить адрес следующей. Разрядность кода модицикацииадреса и равнаи3 одХо 2 Х,где Хк - количество команд програм-.мыПредпосылкой использования этогоспособа является применение "соседнего" кодирования для кодов адресатаким образом, что код адреса каждойпоследующей команды отличается откода предыдущей значением толькоодного разряда.Процесс...
Устройство для управления обращением к памяти при отладке программ
Номер патента: 1001099
Опубликовано: 28.02.1983
Авторы: Беспалов, Будовский, Семенов
МПК: G06F 9/06
Метки: обращением, отладке, памяти, программ
...мс.дулю, вход которой является входом блока 9, выход узла 12 свертки подключен,к регистру 13 контрольных кодов, выходкоторого является выходом блока 9.Блок 6 элементов И содержит двегруппы элементов И 14 и 15, блок 7элементов И - две группы элементов И16 и 17,Первый вход элементов И группы 14 и первый вход элементов И группы 16 . являются соответственно первыми вхо дами блока 6 и 7 элементов И. Первый вход элементов И группы 15 и первый вход элементов И группы 17 является5 10010соответственно вторым входом блока 6элементов,И и третьим входом блока 7элементов И, Вторые входы элементов Игрупп 14 и 15 объединены и подключенык третьему входу блока 6. Вторые входы 5схем И групп 16 и 17 подключены квторому входу блока 7. Входы элементовИ,...
Устройство для распределения заданий в вычислительной системе
Номер патента: 1022164
Опубликовано: 07.06.1983
Автор: Мазаник
МПК: G06F 9/06
Метки: вычислительной, заданий, распределения, системе
...управления содержит схему сравнения, три формирователя импульсов, два тра"гера, генератор импульсов и два элемента И, причем первый, второй входы и выход схемы сравнения соединены соответственно с первым, вторым информационными вкодами блока и с входом первого формирователя импульсов,. выход которого соединен с нулевыми45 входами первого и второго триггеров, единичные выходй которьа о:единены соО 35 40 50 Э102 ответственно с первыми входами первого и.второго элементов И, выходы которых являются соответственно .первым и вто, рым выходами блока, выход генератора импульсов соединен с вторыми входами первого и второго элементов И, входы и выходы второго и третьего формирователей Импульсов соединены соответственно с первым и вторым...
Процессор с микропрограммным управлением
Номер патента: 1149273
Опубликовано: 07.04.1985
Авторы: Барашко, Власов, Еремин, Курбатов, Румянцев, Соловьев
МПК: G06F 9/06, G06F 9/22
Метки: микропрограммным, процессор, управлением
...хо ос ол л лх хххо ооо л л л 1149273-хл л о а Х ХРм ооиР Р - Р о.о г фк х о о Н Н Р РНл л х ххах ооц сч Р Р Ю Р)хх хх оо эЭххЕ ФЮ Е8 хх аРбв в ф х х х о и ех хоойфа СНй бН Р 2 аН Н О Н Х Н Х й х х оощощИ аиключен к информационному входу регистра выдачи адреса, вход микрокоманд блока управления данными соединен с первыми входами первого, второго и третьего элементов И, с первым и вторым входами четвертого элемента И, с информационными входами мультиплексора кода операции, с первым информационным входом мультиплексора второго слагаемого, вход синхронизации блока управления данными подключен к вторым входам первого, второго и третьего элементов И, выход первого из которых подключен к тактовым входам регистра адреса прерывания и регистра...
Устройство программного управления
Номер патента: 1170456
Опубликовано: 30.07.1985
Авторы: Никифоров, Симонова, Сорокин
МПК: G06F 9/06
Метки: программного
...2, блок 3 постоянной памяти, группу блоков 4 коммутации, элемент И. 5, группу элементовИ 6. На информационные входы блоков 4 коммутации поступают сигналы 20логических условий устройства.Блок 4 коммутации (фиг 2) содержит один элемент ИЛИ 7 и два элемента И 8 и 9.Устройство программного управления работает следующим образом.На информационные входы группыблоков 4 коммутации поступают сигналы логических условий устройства,принимающие значения, соответствую- З 0щие логическому "О" или логической"1", Другие входы блока 4 коммутации являются управляющими,на которые подаются сигналы с блока 3 постоянной памяти.В блок 3 постоянной памяти записана информация в соответствии спрограммой управления работой блоков4 коммутации и группы...
Устройство для контроля цифровых систем
Номер патента: 1203524
Опубликовано: 07.01.1986
МПК: G06F 9/06
...блок 3формирования сигнала запуска, клавиатуру 4, блок 5 управления, блок 6ыдикации, блок 7 сравнения, триггер 8, счетчик 9, элемент ИЛИ 10, элемент И 11.Устройство работает следующимобразом.Перед запуском необходимо подключить входы группы устройства к исследуемым точкам объекта контроля,подключить вход устройства. к тактовому выходу объекта контроля, установить с помощью клавиатуры 4 кодзапускающего слова, величину зоныанализа, число пропусков моментаанализа, а также инициализироватьсигнал сброса,По сигналу сброса блок 3 формирования сигнала запуска устанавливается в состояние "0", блок 2 Формирования тактов - в состояние 0,счетчик 9 через элемент ИЛИ 10 - всостояние "0", триггер 8 - в состояние 1В результате прохождения...
Микропроцессор для управления памятью микрокоманд
Номер патента: 793153
Опубликовано: 23.01.1986
Авторы: Белоус, Горовой, Красницкий, Кузьменко, Савотин, Сосновский, Хвощ, Шкроб
МПК: G06F 9/06
Метки: микрокоманд, микропроцессор, памятью
...выход регистра адреса микрокоманд являетсявыходом адреса микрокоманд микропроцессора и соединен с четвертымвходом блока формирования адреса, 15 введен блок контроля питания, причем первый вход блока контроля питания соединен с синхровходом микропроцессора второй вход блока контроля питания соединен с выходом ре гистра адреса микрокоманд, третий ичетвертый входы блока контроля питания являются соответственно первыми вторым входом питания микропроцессора, первый и второй выходы блока 25 контроля питания соединены соответственно с первым и вторым контрольными входами регистра адреса микрокоманд.Кроме того, блок контроля питаниясодержит два 05 -триггера, З -триггер,дешифраторы нуля и единицы, элементы И, ИЛИ, НЕ, причем единичные...
Устройство для управления системой обегающего контроля
Номер патента: 1211723
Опубликовано: 15.02.1986
МПК: G06F 9/06
Метки: обегающего, системой
...10-13 группы элемент ИЛИ 14 блок15 логического умножения, состоящий из схемы 16 сравнения, элементаИ 17, 2 -триггера 18.; реле 19 време.ни;узел 20 памяти.; элемент 21 задержки.Устройство работает следующимобразом.Производится начальная установкавсех элементов в исходное состояние цепь начальной установки непоказана, при этом О -триггер 18устанавливается в единичное положение, а на выходе блока 15разрешающий потенциал Информационный 2 -вход 3 -триггера 18 подключенк логической единице.Генератор 2 импульсов блока 1 вырабатывает импульсы, которые. поступают на узел 3 памяти блока контрольной информации, в ячейках которого последовательно по адресам записаны команды, состоящие из адреса входного и выходного элементовИ и признака...
Устройство для управления памятью
Номер патента: 1280626
Опубликовано: 30.12.1986
Авторы: Дубровская, Корзун, Мосиенко, Хотько
МПК: G06F 9/06
Метки: памятью
...в сумматорах 16, на входы блоков 17 сравнения. В исходном состоянии в каждом из регистров 15 хранится дополнительный код, соответствующий начальному адресу каждой из зон и конечному адресу последней зоны блока 1 памяти. Количество регистров 15 на один больше, чем конечных зон (цепи, обеспечивающие предварительную запись кода, на фиг.1 не показаны).В процессе записи информационных массивов в сумматорах 16 осуществляется сравнение адресов, поступающих со счетчика 6 адреса с дополнительными кодами, хранящимися в регистрах 15. Количество сумматоров 16 равно количеству регистров 15.Сигналы с выходов сумматоров 16 поступают на блоки 17 сравнения, где происходит сложение по модулю два сигналов с выходов соседних сумматоров 16, т.е. сигналы с...
Устройство для управления микропроцессорной системой
Номер патента: 1283760
Опубликовано: 15.01.1987
Авторы: Баженов, Карнаух, Самарский, Тимонькин, Ткаченко, Топорков, Харченко
МПК: G06F 9/06
Метки: микропроцессорной, системой
...В соответствиис этим на соответствующих выходахпервой группы элементов И 7.1 - 7.Мили второй группы элементов И 8,1Я.М разрешено формирование единичныхсигналов, По этим сигналам осуществляется обращение (считывание илизапись информации) в выбранный дешифратором 5 блок 1. памяти. В процессе функционирования микропроцессора при его обращении к первомублоку 1,1 памяти содержимое счетчика 3 равно нулю, Возбужденным является первьй выход второго дешифратора 5, единичньй сигнал на выходекоторого обусловливает работу первогоэлемента И 7,1 первой группы. Послетого, как на адресном входе 13 устройства устанавливается код адресапоследней ячейки первого блока 1.1памяти на выходе первого дешифратора 4 Формируется единичный сигнал,В результате этого...
Устройство для программного управления
Номер патента: 1348772
Опубликовано: 30.10.1987
МПК: G05B 19/18, G06F 9/06
Метки: программного
...разрешающегопотенциала на втором входе элемента И 23 импульс через элемент ИЛИ 26изменяет адрес счетчика 8 адреса,блока 7 памяти начальной информациива последующий и переводит триггер 6,Б узле 9 памяти последовательнопо адресам записаны команды, состоящие из начальных условий решаемыхконъюнкций,При приходе следующего импульсас генератора 1 импульсов на выходеэлемента И 3 вырабатывается сигнал,который производит запись информациис начальных условиях следующей конъюнкции блока 7 памяти начальных условийсчетчик 11 команд блока 10 памятиконтрольной информации, производитсярешение следующей конъюнкции, 1348772Если входная переменная це совпадает с сигналом признака инвертирования входной переменной, то. ца выходе элемента И 21...
Устройство для управления микропроцессорной системой
Номер патента: 1564620
Опубликовано: 15.05.1990
Авторы: Ваврук, Кузнецов, Онышко, Перепичка
МПК: G06F 9/06
Метки: микропроцессорной, системой
...поступает на входмногорежимного буферного регистра 2.Запись. байта состояния в многорежимный буферный регистр 2 производится аналогично описанному, Разрешающий сигнал с выхода многорежимного буферного регистра 2 поступает на входы элементов И 8.1 - 8.Ивторой группы,Так как только на одном из выходов второго дешифратора 5 уста 1564620новлец разрешающий сигцал для работы с блоком 1.1 памяти, поступающий на вход элемента И 81 второй группы, та сигнал с входа 21 разрешения ввода информации проходит только через элемент И 8.1 второй группы и поступает на вход блока 1,д. памяти. Данные, считанные из ячейки памяти блока 1.д. памяти, определенные 10 адресом на адресном входе 16, поступают в микропроцсссор через первый вход-выход 14...
Специализированный процессор
Номер патента: 1705834
Опубликовано: 15.01.1992
МПК: G06F 15/20, G06F 9/06
Метки: процессор, специализированный
...отме 1 а дэнгьги с предыдущ 11 м кэскьдол специализированных процессоров 1.фО-М 15. При изменениизначения признака аналогичным обрэзогл происходит перексммутэция так, что с ьы:сл 1 тельнм бло."-.ом 7 работает узел 56 памяти данных, э с входной гэгистралью ЫО-М 5 - узел 55.Пр 1 та,о 1 о гнизац 111 вь 11 слитсль ный блок 7 оед.",т г. брэбот:у дэкн,;х оо оза- ИГ.101:.:.а,ст 11. с о. ";11 м 11 з узлов5 1 л 56 гэлг. л друго; , это ор;.мя эаг. ляется дглнюми результэтоо обработки ,ре 1 ьдущсго каскада спсцидлизроочнньх процессороо, оыходы которых под:л,с",снь к магистрали МО-М 5, Кроме того, блок 6 обмсид данными кдкдого спсциалзроодНного процссссрд (СП) оьрдбдтыодст необхо;и мые сигндлы для снхронэдции обмена. Запись адрссд ячсйк оперативной...
Распределенная система управления
Номер патента: 1732345
Опубликовано: 07.05.1992
МПК: G06F 15/16, G06F 9/06
Метки: распределенная
...программируемую логическую матрицу (ПЛМ) 41, генератор 42 тактовых импульсов, регистр 43 сдига, регистр 44 режимов, регистр 45 состояния, буферный регистр 46, регистр 47 расширения адреса, счетчик 48 адресов, первый ВЯ-триггер 49, 0-триггер 50, второй ВЯ-триггер 51, первый 52, второй 53, третий 54 и четвертый 55 шинные формирователи, первый 56, второй 57 и третий 58 элементы ИЛ И, элемент И 59, элемент И-НЕ 60, первый 61, второй 62 и третий 63 элементы НЕ и шину 64 адреса- данных. Первый, второй и третий входы ПЛМ 41 соединены с выходами первого, второго и третьего разрядов регистра 43 сдвига соответственно, четвертый вход ПЛМ 41 подключен к выходу четвертого разряда регистра 43 сдвига и к входу сброса первого ВЯ-триггера 49, вход...