Устройство для контроля цифровых систем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Стасюкинас Ю,В, и др. Логический анализатор - сменный бл куниверсальному осциллографу.сб.: Техника средств связи,сер. РИТ, вып. 3 (42), 1982.Шлимович Е.М. Логические анализаторы для проверки и наладки сложных цифровых устройств и систем.Вопросы электроники, сер. ЭВТ,вып. 4, 1982.(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯЦИФРОВЬХ СИСТЕМ, содержащее блокпамяти, блок формирования тактов,блок формирования сигнала запуска,клавиатуру, блок управления, блокиндикации, входы группы которогоподключены к выходам блока памяти,входы первои группы которого и входы первой группы блока формирования сигнала запуска являются входами группы устройства, входы второй группы блока памяти подключены к выходам группы блока управления, первый выход которого подключен к входу блока индикации, первые входы блока формирования сигнала запуска и блока формирования тактов являются входом устройства, выходы первой группы клавиатурыключены к входам второй группы блока формирования сигнала запуска, выходы которого подключены к входам группы .блока формированиятактов, первый выход которого подключен к первому входу блока управления, второй выход которого подключен к третьему входу блокаформирования тактов, о т л и ч аю щ е е с я тем, что, с цельюрасширения области применения путемобеспечения возможности контролядинамических характеристик цифровыхсистем, оно содержит блок сравнениятриггер, счетчик, элемент ИЛИ, элемент И, первый вход которого и первый вход элемента ИЛИ подключенык выходу триггера, первый вход которого подключен к выходу блокасравнения, входы первой группы которого подключен к выходам счетчика, первый вход которого подключенк выходу элемента ИЛИ, вторыевходы элемента ИЛИ, триггера, блокаформирования тактов, блока форми рования сигнала запуска и блокауправления подкдочены к выходу клавиатуры, второй вход элемента Иподключен к второму выходу блокаформирования тактов, третий выходкоторого подключен к третьему входуэлемента ИЛИ, третий вход триггераподключен к четвертому выходу блокаформирования тактов, третий входблока управления, второй вход счетчка, входы блока сравнения и блока пмяти подключены к выходу элементаИ, входы второй группы блока сравнения подключены к выходам второйгруппы клавиатуры.1 12Изобретение относится к автоматике и вычислительной технике и можетбыть использовано для проверки иналадки сложных цифровых устройстви систем.Цель изобретения - расширениеобласти применения путем обеспечениявозможности контроля динамическиххарактеристик цифровых систем.На чертеже изображена блок-схемаустройства.Устройство содержит блок 1 памяти,блок 2 формирования тактов, блок 3формирования сигнала запуска, клавиатуру 4, блок 5 управления, блок 6ыдикации, блок 7 сравнения, триггер 8, счетчик 9, элемент ИЛИ 10, элемент И 11.Устройство работает следующимобразом.Перед запуском необходимо подключить входы группы устройства к исследуемым точкам объекта контроля,подключить вход устройства. к тактовому выходу объекта контроля, установить с помощью клавиатуры 4 кодзапускающего слова, величину зоныанализа, число пропусков моментаанализа, а также инициализироватьсигнал сброса,По сигналу сброса блок 3 формирования сигнала запуска устанавливается в состояние "0", блок 2 Формирования тактов - в состояние 0,счетчик 9 через элемент ИЛИ 10 - всостояние "0", триггер 8 - в состояние 1В результате прохождения сигналасброса потенциал через элементИЛИ 10 удерживает счетчик 9 в,сброшенном состоянии, запрещая счет,Разрешающий потенциал с выхода триггера 8 не препятствует прохождениюимпульсов записи через элемент11на вход блока 1 памяти. Сигнал с вто,рого выхода на третий вход блока 2формирования тактов разрешает прохождение тактовых сигналов, сигналс третьего выхода блока 2 запрещает прохождение импульсов с выходаэлемента И 11.Входная информация последовательно фиксируется в блоке памяти, призаполнении которого происходит переполнение, и запись происходит сновас первых адресов блока 1 памяти, 0352 10 15 2 О 25 ЭО 35 4 О 35 Параллельно с указанным процес" сом происходит сравнение текущей информации на предмет йыявления кода, аналогичного заданному пользователем. При появлении такого кода на выходе блока 3 под тактовые импульсы появляется импульс и при равенстве комбинации с комбинацией, набранной пользователем, формируется под тактовый импульс сигнал, поступающий на вход блока 2 и устанавливающий последний в состояние " 1". Данный сигнал разрешает прохождение импульсов на установочный вход триггера, снимает потенциал сброса с входа элемента ИЛИ 10, чем разрешается счет счетчика и прохождение импульсов записи с выхода элемента И 11.Входная информация, записываемая в блоке 1 памяти под тактовые импульсы через элемент И 11, с момента. равенства кодов начинает просчитываться в блоке 5 управления.В момент равенства числа импульсов просчитанных счетчиком 9, числу, заданному пользователем, на выходе блока 7 сравнения под такт синхронизации (импульс записи) появляется сигнал, устанавливающий триггер в состоянии0", чем прерывается прохождение импульсов в блок 1 памяти через элемент И 11 (запись первой пачки) и сбрасывается счетчик через элемент ИЛИ 10. Как следствие, прекращается счет и формирование адресов записи. Такое состоя- ние сохраняется до тех пор, пока во входной информации снова не появится слово (код), равное набранному пользователем. При равенстве слов цикл повторяется.Последующая упаковка информационных пачек в блоке 1 памяти производится описанным выше способом до тех пор, пока число импульсов записи не будет равно половине объема блокаИнформация отражается на блоке индикации для анализа причем, как указано выше, в памяти имеется инФормация "До момента анализа (первая половина) и информация, упакованная в пачки После момента анализа (вторая полонина),1203524,оставитель В,Верховскийехред А.Бойко Корректор Л.Пата Редактор В,Петраш каэ 8418/52 илиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Тираж 709 ВНИИПИ Государствен по делам изобрете 113035, Москва, Ж"3огоийР Подписноеомитета СССРоткрытийушская наб., д. 4/
СмотретьЗаявка
3774351, 27.07.1984
ПРЕДПРИЯТИЕ ПЯ В-2188
ДЕТКИН ВЛАДИМИР ГРИГОРЬЕВИЧ, НАГОРНЫЙ ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 9/06
Опубликовано: 07.01.1986
Код ссылки
<a href="https://patents.su/3-1203524-ustrojjstvo-dlya-kontrolya-cifrovykh-sistem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых систем</a>
Предыдущий патент: Устройство для управления остановом электронной вычислительной машины
Следующий патент: Микропрограммное устройство управления
Случайный патент: Устройство для расточки