Костелянский

Устройство управления организацией доступа к внешней памяти

Загрузка...

Номер патента: 1357965

Опубликовано: 07.12.1987

Авторы: Гапеев, Карачев, Костелянский, Песоцкий, Статылко

МПК: G06F 12/00

Метки: внешней, доступа, организацией, памяти

...слово (байт) накладывается поочередномаска нулей и маска единиц, в разрядах, определенных единицами слов маски, записываются, соответственно,нули и единицы, остальные разряды не 15изменяются; этот метод может использоваться совместно с методом квантования данных;чтение с инверсией; этот метод может использоваться совместно с методом квантования данных;чтение ортогональное; при этом методе из каждого считанного слова(байта) выделяется один указанныйразряд, из выделенных битов формируется слово (байт) и выдается в центральный процессор; адреса для этогометода формируются прибавлением единицы к текущему адресу или методуквантования данных; 30чтение с коньюкцией или диэъюнкцией двух массивов, оба массива находятся в внешней памяти;...

Устройство для мажоритарного выбора сигналов

Загрузка...

Номер патента: 1325485

Опубликовано: 23.07.1987

Авторы: Блинов, Костелянский, Офштейн

МПК: G06F 11/18, H05K 10/00

Метки: выбора, мажоритарного, сигналов

...на входы мажоритарного элемента 7, на выходе которого формируется сигнал "1", и, соответственно, на выходах схем ИЛИ формируются сигналы "О", Управляющий код "00" на входе мажоритарного элемента 4 обеспечивает его работу в мажоритарном режиме - выбор сигнала по большинству.При отказе одного из трех блоков соответствукщий сигнал контроля устанавливается в "0" и сбрасывает регистр, Если перемычка между входами К и ИН не установлена, его выход устанавливается в состояние "О", если перемычка установлена - выход регистра инвертируется и устанавливается в состояние 1".Если выходы двух работоспособных блоков одинаковы, то устройство работает аналогично описанному и формирует на выходе сигнал, равный выходным сигналам работоспособных...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 1168960

Опубликовано: 23.07.1985

Авторы: Борисенко, Гантман, Горинович, Жилиев, Игнатущенко, Караванова, Костелянский, Лехнова, Лобак, Прангишвили, Прохорова, Рабинович, Резанов, Трахтенгерц, Щербаков

МПК: G06F 15/177

Метки: вычислительная, многопроцессорная

...Система по п. 1, отличающаяся тем, что узел формирования режимов содержит два элемента И, два элемента НЕ и триггер, причем третий и четвертый входы узла соответственно через первый и второй элементы НЕ подключены к первым входам пер1168960 вого и второго элементов И, к вторым входам которых подключены соответственно второй и первый входы узла, выходы первого и второго элементов И подключены соответственно к единичному и нулевому входам триггера, прямой и инверсный выходы которого соединены соответственно с первым и вторым выходами узла. 4. Система по п. 1, отличающаяся тем, что 1-й узел анализа готовности векторных операндов 1;-го операционного блока содержит триггер и элемент И, причем управляющий вход 1:-го узла соединен с...

Многопроцессорная вычислительная система

Загрузка...

Номер патента: 751238

Опубликовано: 15.07.1983

Авторы: Бирюков, Виленкин, Головань, Жуков, Затуливетер, Итенберг, Костелянский, Медведев, Набатов, Пивоваров, Прангишвили, Резанов, Фищенко

МПК: G06F 15/16

Метки: вычислительная, многопроцессорная

...управления, информационнойшиной и буферной памятью, второйвход которой соединен с седьмымвходом процессора, память и буферная память соединены двустороннейсвязью между собой, а узел загрузки содержит счетчик, коммутатор,шифратор и регистр, причем, первый и второй выходы счетчика соединеныс первым и вторым выходами узла, первый вход которого через последовательно соединенныерегистр и шифратор соединены с первым входом коМмутатора, второй вход которого является вторым входом узла, а третийвход соединен со вторым выходомсчетчика, выход коммутатора соединен с входом счетчика и третьим. выходом узла.Функциональная охема многопроцессорной вычислительной системы представлена на чертеже и содержит следующие блоки: процессоры 1, операционный...

Устройство для сопряжения вычислительных машин в систему

Загрузка...

Номер патента: 496565

Опубликовано: 25.12.1975

Авторы: Димитриев, Евреинов, Итенберг, Костелянский, Потапова, Резанов, Хорошевский

МПК: G06F 15/16

Метки: вычислительных, машин, систему, сопряжения

...блок, 13 яз состояния "ВМ свободна в состояние "На страивающая. ВМ" . (сигнал с входа 8) или. в состояайФ "Иастрвиввемвя, ВМ сигнал 5, с входа 7). С выхода 16 блок 13 обработ ки запросов выдает сигнал пуска блока уп" равления 17. Блок 17 выдает нв входы, элементов И 47 и 41 микрооперацию приема кода настройки, находящегося на вхо 1 Ф дах 5 или 11, в блок 12 н приводит триг" гер 24 в исходнре (единичное 1 состояние, Направление приема кода настройки в баж сдвигов 12 определяется сигналом о состоянии машиныпо настройке поданным нв управляющие входы элементов И 47 и 4 Х. Твк как код состояния выдается на вьходы 14 и 15 с задержкой, превышающей длительность тактирующих сигнвлое, топервый тактирующий сигнал с входа 8(7) на : выход 27 ие...