Устройство для контроля интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 558230
Автор: Терпигорев
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистическихс присоединением заявкиГосударственный комитет Совета Министров СССР по делам изобретенийи открытий(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ 2 Изобретение относится к области измерения параметров интегральных схем,Известны устройства для контроля интегральных схем, построенные на базе цич)ровой техники и содержащие программные источники напряжения, коммутаторы, аналогоцифровые преобразователи, логические схемы и индикаторы (1, 2). Такие устройства универсальны, однако имеют высокую стоимость и сложны в эксплуатации.Известно устройство для измерения параметров интегральных схем, содержащее коммутатор, соединенный с блоком первичных преобразователей и аналого-цифровым преобразователем, блок управления, задатчик граничных значений, счетчик импульсов, регистры групп, логические схемы и индикаторы (3).Однако это устройство имеет низкую скорость контроля (4 - 5 операций в секунду), что снижает точность измерений,Для повышения скорости контроля с одновременным увеличением его точности в предлагаемое устройство введены схема однозначности и коммутатор граничных значений, вход которого соединен с аналого-цифровым преобразователем, а выход - с задатчиком граничных значений, подключенным к логическим схемам, вторые входы которых соединены с выходами аналого-цифрового преобразователя, а выходы - со схемой совпадения, подключенной последовательно к счетчику импульсов,регистру групп, схеме неоднозначности ц ццдцкаторам.Кроме того, каждая логп 11 сская схема со 5 держит два цвсртора, аждый цз Оторыхсосдццсц с первым элементом 11 - НЕ, второйвход которого сосдццсн с выходом ццверторапротивоположого анапа, а выход - со вторым элементом И - 11 Е, второй вход которого10 соед 1 шен с выходом предыдущего элемента11- - НЕ в порядке умецыд 1 сцця разрядов группклассификации, а выход элемента И - 1-1 Естаршей группы соединен со схемой совпадения,15 На чертеже показана схема описываемогоустройства, содержащего испытываемую интегральную схему 1, подкл 1 очецц 11 О к Олоку первичных преобразователей 2, коммутатор параметров 3, аналого-цифровой преобразова 20 тель 4, задатчпк граничных значений О, коммутатор граничных значений 6, логическихсхем обработки 7, где Х - число двоичныхразрядов преобразователя 4, состоящих издвух инверторов 8, двух первых 9 ц двух вто 25 рых 10 двувходовых элемецтоь 11 - НЕ, двувходовую схему совпадения 11, счетчик импульсов 12, регистр групп классификации 13,схем Однозначности 14, индикатор 1 О и Олокуправления 16. Вы;Оды 17 исследуемой ццте 30 гральной схемы через блок первичных преоб 558230разоватслей 2 соединспь) с входом 18 коммутатора параметров 3, Выход кото 1 н)го 19 соединен с аналого-цифровым преобразователем 4. ДВОП 1 ныс выход) Прсоб)езовяС(15 4 НО:1- ключены к Входам 20 логпсскх схс 1 Обработки 7, а одноименные выхо;ы задятчпка граничных значений 5 -- к Входам 21 этих схем. Логически схемь) Оораооткп 7 Б 1;лОсны последовательно в порядке Бо.ряст 5 Нпя Вссов двоичных разрядов такм образом, что выход 22 (и - 1)- схемы подключен к Входу 23 и-й схемы, причем Л - стари;ПЙ двоп н.и разряд. Выход 22 ГОГ Сской схс;ы обработки 7 связан с первым Входом схемы совпадения 11, выход которой подключен к счетному входу 24 счетчика импульса 12. Выходы счетчика импульсов 12 через регистр г 1)упп классификации и схему однозпачнос 14 связа:ы с индикатором Гру(и 15. Выходы Ол 01(я управленияя 16 подключены к входу 25 блока первичных преобразователей 2, к входу 26 коммутатора пя 1)ямстрОВ 3, 1 зан, ск 210 цс у Входу 27 аналого-цифрового преобразователя 4, к входу 28 задатчика грагн)чных значений 5, к импульсному входу 29 схемы равнозначности 11 и к сбросовым входам 30 и 31 сС 1 Ика импульсов 12 и регистра групп классифпкации 13. Выход коммутатора граничных значений 6 подклОсн ( Вход 32 зядятПкг) ничных значений 5.Устройство раоотает след) Опт)м ООГ)язом. Выход 17 исследуемой интегральной схемы 1 подключен к блоку первичных преобразователей 2, где формирустс 5 инфор.)ацпя об измеряемых параметрах, которая поступает па вход 18 коммутатора параметров 3. Блок управления 16 по выходу 26 формирует управляющии сигнал я нроГрямНый комтяОр 3 для поочередного подкл)очснпя контролируемых параметров на вход 19 преобразователя аналог-код 4, Величина контролируемого параметра П в цпфроьом коде поступает па входы 20 логических схем обработки ячеек 7, а величина граничного значснпя Г - на входы 21, Если на входе 20 ячейки старшего разряда присутствует нулевой сигнал, а па входе 21 - единичный, то на выходе первого элемента И - НЕ 9 появптся пулевой сигнал, а пя выходе первого элемента И -11 Е 10, т, е. Ба входе 22 схемы совпадения 11, появится единичный, что соответствует результату сравнения П( Г. Если па вход 20 этой ячецкп подан единичный сигнал, а на вход 21 - пулевой, то на выходе первого элемента 9 появится единичный, а на Выходе второго элемента 9 - нулевой сигнал. На вход первого элемента 10 с выхода второго элемента 10 поступит единичный сигнал, и на входе 22 схемы совпадения 11 пояВится нулсВОЙ сиГнял нез)БнспО от состояния входов 20 и 21 ячеек младших разрядов, что соответствует результату сравнения П)Г, Если ня входы 20 и 21 ячейки старшего разряда поданы одноименные сигналы, то на выходах обоих элементов 9 и-псутствуют единичные сигналы и состояние дру 1) 1,) 15 20 )б ЗО 35 40 б 50 бо 65 пх элементов 10 пе о:рсделено. В этом слу 12 с резгль)ат ср)Бнсння будет Опрсдсл 5 тьс 51 у)Овнями Входных СИГИ ялов соссднсЙ млядп)ОЙ 51 Сйкп. Еслп ПЯ н 1 Нс 20 этОЙ ясйк 5 присутствует пулевой сигнал, а на шине 21 - сдшгпчный, то па выходе первого элемента 10 этой ячейки появГгся единичный сигнал, который Воздействует па элементы 10 ячейки старшего разряда таким образом, что на входе 22 появится единичный сигнал (П(Г). При противоОло)кпых уровнях сигналов на входах ячсики (Х - 1) -го разряда нулевой сигнал с выхода элемента 10 предопределит пулевой уровсль па входе 22 схемы совпадения 11 (11)Г). В случае равенства входных сигналов Л-ой и 1 Л - 1)-ой ячейки результат сравнени 5 Оудст определяться уровнями, записанными па входах последующей младшей ячейкиит.д,1 осле окончания переходного процесса в блок(. первичных преобразователей 2, в котором сформирована схема измерения первого параметра, от блока управления 16 по выходу 27 запускается аналого-цифровой преобразователь 4, который свопм импульсом конец измерения запускает коммутатор граничных значений 6. 1(:-ГОму времени по коман,)е с блоки управления 16, поступившей на вход 28 зядатчпка граничных значений 5, в последнем подготовлена к опросу группа шин граничных значений данного параметра, причем грани шые значения набраны в убывающем порядке, и по входу 29 подготовлена к пропускангпо импульсов схема совпадения 11. Коммутатор граничных значений 6 поочередно подкгпочает эти шины к входам 21 логических схем обработки 7, Если значение измеренного параметра находится ме)кду т-ым и (+1)-м граничным значением, то на счетный Вход 24 счетчика импульсов 12 поступят импульсы и перебросится в единичное состояние пг-ая выходная шина счетчика 12, Результ 2 т классификации по первому пя 1)яметру зяпохцгнается в регистре групп классификации 13 и через схему однозначности 14 поступает на индгкатор, включая лампу т-ой группы, Далее управляющее устройство 16 по выходу 25 формирует в блоке первичных преобразователей 2 схему измерения второго параметра, по выходу 30 сбрасывает счетчик импульсов 12 в исходнос состояние, по входу 26 подключает измеритель к входу преобразователя аналог в к 4, по Входам 29 и 28 подготавливает схему совпадения 11 и группу шин граничных значений, соответствующих второму параметру, в задатчике граничных значе.ний и после окончания переходного процесса по Выходу 27 запускает преобразователь 4. По Окопна;ии процесса счета вступает в работу комм 1 татор граничных значений 6, и на вход счстч:ка поступаетимпульсов, Для исключеипя загорания одновременно двух или несколькпх лампочек индикатора групп 15 в устройство введена схема однозначности 14, которая зарсщяст загорание предыдущей лам 558230почки при включенной последующей. Таким образом, если исследуемая интегральная схема по одному параметру удовлетворяет группе т, а по другому - группе 1, причем 1 - худшая группа, то на индикаторе загорается лампочка группы /. Дальнейшая работа классификатора аналогична вышеописанному.Логические схемы обработки 7 идентичны и при использовании вместо элементов И - НЕ элементов ИЛИ - НЕ работоспособны при любом коде преобразователя аналог-код,Формула изобретения1. Устройство для контроля интегральных схем, содержащее коммутатор, соединенный с блоком первичных преобразователей и аналого-цифровым преобразователем, блок управления, задатчик граничных значений, счетчик импульсов, регистры групп, логические схемы и индикаторы, отличающееся тем, что, с целью повышения точности и скорости измерений, в него введены схема однозначности и коммутатор граничных значений, вход которого соединен с аналого-цифровым преобразователем, а выход - с задатчиком граничных значений, подключенным к логическим схемам, вторые входы которых соединены с выходамп аналого-цифрового преобразователя, а выходы - со схемой совпадения, подключенной последовательно к счетчику импульсов, регистру групп, схеме неоднозначности и 5 индикаторам.2. Устройство по п. 1, отличающеесятем, что каждая логическая схема содержит два инвертора, каждый пз которых соединен с первым элементом И - НЕ, второй вход кото рого соединен с выходом инвертора противоположного канала, а выход - со вторым элементом И - НЕ, второй вход которого соединен с выходом предыдущего элемента И - НЕ в порядке уменьшения разрядов групп клас сификации, а выход элемента И - НЕ старшейгруппы соединен со схемой совпадения,Источники информации, принятые во внимание при экспертизе:20 1. Авторское свидетельство СССР Хо 393748,М. Кл, 06 15/46, 1973.2. Авторское свидетельство СССР Уо 390530,М Кч 06 15/46, 1973,3. Автоматический контроль радпоэлек 25 тронного и электротехнического оборудования, Энергия, М., 1972, стр. 229 в 2 (прототип).ставитель Т, Дозо ейкин ред А, Камышнико е ак оррсктор Н, Ау ПодписноеССР аз шография, пр. Сапунова,13 Изд.426ЦНИИПИ Государственного комитетапо делам изобретений113035, Москва, Ж, Раун Тираж 1106Совета Мнннстрои открытийская наб., д. 4 5
СмотретьЗаявка
2174675, 26.09.1975
ОРГАНИЗАЦИЯ ПЯ М-5222
ТЕРПИГОРЬЕВ ВИКТОР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G01R 31/303, G06F 11/24
Метки: интегральных, схем
Опубликовано: 15.05.1977
Код ссылки
<a href="https://patents.su/4-558230-ustrojjstvo-dlya-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных схем</a>
Предыдущий патент: Анализатор амплитуды импульсов
Следующий патент: Измеритель модуля коэффициента передачи тока транзисторов в импульсном режиме
Случайный патент: Датчик радиоизотопного рентгенофлуоресцентного анализатора