Устройство параметрического контроля интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 694822
Авторы: Абясов, Ажоткин, Кушуль, Скороходова
Текст
1 11 694822сс. ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(43) Опубликовано 30,10,79. Бюллетень ЛЪ 40 (45) Дата опубликования описания 30.10.79 о делам изобретении и открытий) Заявитель АРАМЕТРИЧ ЕСКОГО КОНТРОЛЯГРАЛЪНЫХ СХЕМ ТРОЙ СТВО ИНсится к вычтть примененемах контрохем.тво для параметрическо ральных схем, содержаульсов, счетчик импульостояний счетчика, проный блоки, контролируех соединены с входами 10 лементов несовпадения это устройство сложно. м к изобретению по техявляется устройство для контроля интегральных 15 коммутационную матрисоответственно соединеыходными зажимами исьной схемы, с выходами источника питания и декоторого подключены к выводов, подключенного ыходу элемента И, персоединен с выходом геимпульсов, а второй - брака, соединенного чес выходом элементов й измерительный прикоторого соединен с вынной матрицы, другой ислительнои о в автомаля параметИзобретение отнотехнике и может бьтизированных систров интегральных сИзвестно устройсго контроля интегщее генератор импсов, дешифратор сверяемый и эталонмые выводы которьмногоканальных эимпульсов 11. НоНаиболее близкинической сущностипараметрическогосхем, содержащеецу, входы которойны с входными и вследуемой интегралпрограммируемогошифратора, входывыходу счетчикасчетным входом к ввый вход которогонератора тактовыхс выходом триггерарез элемент ИЛИсравнения, цифровобор, один из входовходом коммутацио вход - с выходом элемента И, а выходы - с первыми входами элементов сравнения и входом генератора тактовых импульсов, источник питания 2). Однако такое устройство также сложно,Цель изобретения - упрощение устройства. Достигается это тем, что в известное устройство, содержащее коммутационную матрицу, входы которой соединены с входными и выходными зажимами исследуемой интегральной схемы, с выходами программируемого источника питания и дешифратора, вход которого подключен к выходу счетчика выводов, подключенного счетным входом к выходу элемента И, первый вход которого соединен с выходом генератора тактовых импульсов, а второй - с выходом триггера брака, соединенного через элемент ИЛИ с выходами элементов сравнения, цифровой измерительный прибор, один из входов которого соединен с выходом коммутационной матрицы, другой вход - с выходом элемента И, а выходы - с первыми входами элементов сравнения и входом генератора тактовых импульсов, и источник питания, введены элементы И, панель коммутации проверяемых номеров выводов, панель коммутации управления программируемым источником питания и панели коммутации допустимых значений про 6948223всрясмого параметра. При этом первыегруппы контактов панели коммутацп проВер 51 емых номерОВ вь 1 водов и допстцмьхзначений проверяемого параметра соединены с выходом источника питания, вгорыегруппы коггактов панели коммутации провср 51 смых номеров В 11 водов - . с пс 1 Вымявходами элементов И, вторыс входы которых связаны с выходами дсшифратсра, авыходы - с первой группой контактов панели коммутации управления программируемым источником питания, вторая группа контактов которой подключена к программируемому источнику питания и к вторым входам элементов сравнения. Третьивходы элементов сравнения подсоединены квторым группам контактов панелей коммутации допустимых значений проверяемогопараметра,На чертеже представлена блок-схемаустройства.Оцо содержит цифровой измерительныйприбор 1, источник 2 питания, панель 3коммутации допустимых значений проверяемого параметра, триггер 4 брака, счетчик 5 выводов, дешифратор 6, коммутационную матрицу 7, программируемый источник 8 питания, элементы 9 сравнения, элементы И 10, панель 11 коммутации прозерясмых номеров выводов, элемент И 12,элемент ИЛИ 13, генератор 14 тактовыхимпульсов, интегральную схему 15, панель16 коммутации управления программируемым источником питания.Устройство работает следующим образом.Импульсом начало контроля, поступающим от любого внешнего устройства. (зоцдовая установка, любой внешний запуск),включается генератор 14 тактовых импульсов, частота работы которого сицхронизируется частотой работы цифрового измерительного прибора 1. Импульс генераторатактовых импульсов поступает на входсчетчика 5 выводов через элемент И 12, управляемый триггером 4 брака, и записываетпервую сдиницу в счетчик 5 Выводов.Состояние счетчика 5 выводов дешифрируется дешифратором 6, выходы которогосоединены с входами коммутационной матрицы 7, которая подключает первый выводисследуемой интегральной схемы 15 к программируемому источнику 8 питания, Сигналы с выхода дешифратора 6, кроме того,поступают на первые входы группы элементов И 10, вторые входы которых соединеныс контактами панели 11 коммутации проверяемых номеров выводов.Вторая группа контактов панели 1 соединена с источником 2 питания, подающимсигналы логической единицы на грушу элементов И 10 через сменные вставки, осуществляющие нужные соединения групп контактов панели 11 в соответствии с типомисследуемых схем, т. е, для каждого типа 10 15 20 25 30 оа 4050 д 5 60 65 исследуемых схем сигналы логической единицы Од 51 Отс 51 ц 11 разл 1 пьс;Огцчсскс элементы И 10. Один пз логических элементов И 10 прц совпадении сигналов от источника 2 питания (через пансль 11) и с выхода дешифратора 6 подает сигнал 1, поступа 1 ощий через панель 16 ца программируемый источник 8 питацц 51 для включения требуемого номинала питания ца исследуемую интегральную схему 15 через коммутационную матрицу 7.Измеряемый ток (или напряжение) с вывода исследуемой схемы 15 через коммутационную матрицу 7 поступает на вход цифрового измерительного прибора 1 и с его выхода в цифровом виде подается на один из входов элемента 9 сравнения, на вторые входы которых проходят логические сигналы 1 от источника 2 питания через панели. На третьи входы элементов 9 сравнения подаются сигналы с выходов панели 16 для разрешения включения одного цз элементов 9 сравнения, Сменные вставки панелей 3 задают величины параметров, по которым исследуемая схема 15 должна быть забракована, т. е. пр;1 появлении 1 в счетчике 5 выводов на первом выходе дешифратора 6 оказывается 1 и первый вывод исследуемой схемы 15 подключается к выходу программируемого источника 8 питания, Кроме того, на одном из элементов И 10 происходит совпадение логических сигналов с первого выхода дешифратора 6 и с выхода источника 2 питания через панель 11. Сигнал 1 с выхода выбранного элемента И 10 через панель 16 поступает на вход программируемого источника 8 напряжения. Измеряемый параметр (ток, напряжение) с вывода исследуемой схемы через коммутациоцнун 1 матрицу 7 проходит на вход цифрового измерительного прибора 1. Цифровой код измеряемого параметра поступает ца элемент 9 сравнения и сравнивается с задаваемым с помощью панелей 3. Разрешение на подключение одного из элементов сравнения осуществляется одновременно с изменением номинала программируемого источника 8 питания от управляющих сигналов с панели 16,При повышении показаний кода, задаваемого панелью 3, ца вход триггера 4 брака поступает сигнал 1,С выхода элемсн га ИЛИ 13 поступает сигнал, перебрасывающий триггер 4 брака, и дальнейшее поступление импульсов с выхода генератора 14 тактовых импульсов на вход счетчика 5 выводов прекращается.Счетчик 5 выводов сбрасывается с выхода триггера 4, При отсутствии сигнала Брак следующий импульс с выхода генератора 14 тактовых импульсов поступает на вход счетчика 5 выводов, наращивая его на 1, и процесс измерения параметра на следу 1 ощем выводе исследуемой схемы 15 повторяется, После измерения параметра напоследнем выводе схемы 15 сигналом с дешифратора 6 сбрасывается счетчик 5 выводов и отключается генератор 14 тактовых импульсов.Использование изобретения повышает производительность системы контроля интегральных схем, так как статические испытания этих схем проводятся без участия цифровой вычислительной машины, которая в это время обрабатывает результаты функционального контроля на другом измерительном посту. Ожидаемое увеличение производительности системы составляет 15%. Формула изобретенияУстройство параметрического контроля интегральных схем, содержащее коммутационную матрицу, соединенную с входными и выходными зажимами исследуемой интегральной схемы, с выходами программируемого источника питания и дешифратора, входы которого подключены к счетчику выводов, подключенному счетным входом к выходу элемента И, первый вход которого соединен с выходом генератора тактовых импульсов, а второй - с выходом триггера брака, подсоединенного через элемент ИЛИ к выходам элементов сравнения, цифровой измерительный прибор, соединенный с коммутационной матрицей, генератором тактовых импульсов, элементом И и первыми входами элементов сравнения, иисточник литания, отличающееся тем,что, с целью упрощения устройства, в неговведены элементы И, панель коммутации5 проверяемых номеров выводов, панель коммутации управления программируемым источником питания и панели коммутации допустимых значений проверяемого параметра, при этом первые группы контактов паО нели коммутации проверяемых номеров выводов и допустимых значений проверяемогопараметра соединены с выходом источникапитания, вторые группы контактов панеликоммутации проверяемых номеров выводов1 Б соединены с первыми входами элементов И,вторые входы которых соединены с выходами дешифратора, а выходы - с первойгруппой контактов панели коммутации управления программируемым источником20 питания, вторая группа контактов которойподключена к программируемому источнику питания и к вторым входам элементовсравнения, третьи входы элементов сравнения подсоединены к вторым группам конЛ тактов панелей коммутации допустимыхзначений проверяемого параметра.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРдо Ло 238236, кл. 6 06 Г 15/46, 1970.2. Авторское свидетельство СССРЛо 393748, кл. 6 01 й 31/28, 1972 (прототип).ех шографнл, пр. Сапунова, 2 Заказ 2652/12 Изд. х. 626 Тираж 1074НПО Поиск Государственного комитета СССР по делам изоб113035, Москва, гК, Раушскал иаб, ч. 4/5 Подписное синй и открытий
СмотретьЗаявка
2430252, 10.12.1976
ОРГАНИЗАЦИЯ ПЯ Х-5263
АЖОТКИН ДМИТРИЙ ИЛЬИЧ, СКОРОХОДОВА ЛЮДМИЛА МИХАЙЛОВНА, КУШУЛЬ МАРК САМУЭЛЬЕВИЧ, АБЯСОВ АДЕЛЬША САФИЛЛОВИЧ
МПК / Метки
МПК: G01R 31/303
Метки: интегральных, параметрического, схем
Опубликовано: 30.10.1979
Код ссылки
<a href="https://patents.su/4-694822-ustrojjstvo-parametricheskogo-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство параметрического контроля интегральных схем</a>
Предыдущий патент: Устройство для определения характеристик направленности звуковых приемных систем
Следующий патент: Устройство для измерения энергетического потенциала приемопередатчика
Случайный патент: Захватное устройство