G01R 31/303 — интегральных схем

Страница 2

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 966628

Опубликовано: 15.10.1982

Авторы: Барткявичус, Курганов, Троицкий

МПК: G01R 31/303

Метки: интегральных, схем

...импульса накоммутатор 3 после чего генератор 2начинает вырабатывать линейно-нарастающее положительное напряжение 0,поступающее через резистор 5 и коммутатор 3 на вывод питания положительной полярности интегральной схемы 11(фиг,2) .Одновременно с запуском генератора 2, синхронизатор 1 запускаетблок 8 цифрового отсчета времени,который отсчитывает в двоичном кодевремя нарастания напряжения питанияна входе контролируемой интегральнойсхемы 11 до момента пробоя или нару- бОшення непрерывности нарастания питания.В связи с тем, что напряжение питания возрастает по линейному закону, циФровой отсчет времени в блоке 8 б 5 пропорционален текущему значению напряжения питания.Блок 6 дифференцнрует,поступающеена его вход линейно-возрастающее...

Устройство для контроля контактирования интегральных схем

Загрузка...

Номер патента: 978085

Опубликовано: 30.11.1982

Автор: Терпигорев

МПК: G01R 31/02, G01R 31/28, G01R 31/303, G01R 31/307 ...

Метки: интегральных, контактирования, схем

...контроле контактирования ИС контактные площадки структур на пластине ( выводы готовых ИС) для подключения источника питания ИС закорачиваются на корпус, а осталь ные выводы ИС разбиты на две группы в зависимости от типа канала выходного транзистора ( полярности подключения защитного диода ) и подключены через токоограничивающие резисторы 5 к разноименным выходам источника 6 напряжения таким образом, чтобы обеспечить открытое состояние этого транзистора (прямое смещение диода). При коротком замыкании контролируемого вывода на общую шину на входе двухпорогового дискриминатора 7 присутствует нулевой уровень потенциала, при отсутствии контакта - высокий уровень потенциала (равный напряжению источника 6), а при наличии контакта для...

Генератор импульсных сигналов

Загрузка...

Номер патента: 980026

Опубликовано: 07.12.1982

Авторы: Кизуб, Костылев, Кутузов

МПК: G01R 31/02, G01R 31/303

Метки: генератор, импульсных, сигналов

...сигнал на вторую дифференцирующую цепь 4, через элемент 6 НЕ поступает инверсия этого сигнала.Элементы дифференцирующих цепей .355 и 4 выбраны таким образом, чтобы на выходе формировать по отрицательному фронту входных импульсов узкие импульсы низкого логического уровня. Так как на дифференцирующие цепи 3 и 4 поступают инверсные сигналы, то первая дифференцирующая цепь 3 формирует импульсы по переднему фронту импульсов на выходе селектора 15, а вторая дифференцирующая цепь по заднему фронту этих импульсов,Импульсы низкого уровня, сформированные первой 3 и второй 4 дифференцирующими цепями, поступают на входы инверторов 5,18 и 7,19, При поступлении имп льсов низкого уровня на входы инверторов 18 и 19 их выходные транзисторы...

Устройство для контроля параметров линейных интегральных микросхем

Загрузка...

Номер патента: 981906

Опубликовано: 15.12.1982

Авторы: Волохин, Самарцев

МПК: G01R 31/303

Метки: интегральных, линейных, микросхем, параметров

...также на высокочастотный коммутатор 4. Го полученной команде выход генератора 1 соединяется с входом блока 7=1 эталонных нагрузок, соединенного с первым выводом микросхемы 5 блок 7=1 эталонных нагрузок, по которой эталонный резистор 26 (например 26=1) соответствующий пределу модуля измеряемого импеданса, включается последовательно с первым выводом микросхемы 5, Формирователь строб-импульсов 8 по комаиде блока 21 задает определенную частоту следования строб-импульсов с его выхода на смесители 2 и 6=1-6=д опорного и сигнального каналов. Низкочастотный коммутатор 9 подключает выход сме сителя 6=1, соединенного с первым выводом микросхемы, к нормируюшему усилителю 10 сигнального канала. Коммутатор 12 режимов работы подключает выход...

Устройство для параметрического контроля интегральных схем

Загрузка...

Номер патента: 985755

Опубликовано: 30.12.1982

Авторы: Гаврилов, Скороходова

МПК: G01R 31/303

Метки: интегральных, параметрического, схем

...регистра 3 и сдвигает единицув сдвиговом регистре 2 на один разряд. Сдвиговый регистр 2 через коммутатор 7 подключает выводы интегральной схемы 6 к измерителю 4. Кроме того, сдвиговый регистр 2 черезкоммутационную планку 10, соединенс регистром 17, который задает режим измерений на программируемыйблок 11 питающего напряжения,подключаемый к выводам интегральной схемы 6 через измеритель 4, для задания измерительного напряжения. Триггер 5 блокирует выход измерителячерез схему И 16 и открывает элемент И 14 по одному входу, При этомна другой вход элемента И 14 подаетсясигнал с коммутационной планки 10.По этому сигналу разрешается подачанапряжения с блока 12 питающего напряжения через электронный ключ 8на подложку ИС 6.Подача напряжения...

Устройство для контроля интегральных операционных усилителей

Загрузка...

Номер патента: 1027655

Опубликовано: 07.07.1983

Авторы: Казаков, Мартяшин, Цыпин

МПК: G01R 31/303

Метки: интегральных, операционных, усилителей

...блока 1 вычитания. Выходное напряжение блока 1 вычитания О = = О + - О равно разностному сигналу, действующему на входах проверяемого интегрального .операционного усилителя 14. С помощью Фильтра 2 постоянной составляющей выделяется постоянная составляющая напряжения Од= О - Од и и подается на прямой и инвертирующйй входы пороговых элементов 7 и 6. Входы 18 пороговых элементов 6 и 7 являются прямыми, а входы 19 - инвертирующими, обозначаются на Функциональной схеме знаками "+" "-" соответственно. Пороги срабатыва" ния пороговых элементов 6 и 7 задаются источником 4 опорных напряжений равными паспортным предельно допустимым для данного типа операционногоЗО усилителя значениям, соответствекно Ои отрицательного О напряже- оО смрния...

Устройство для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1027735

Опубликовано: 07.07.1983

Автор: Панов

МПК: G01R 31/303, G06F 11/14

Метки: больших, интегральных, схем

...конца испытаний, регистр 2 для восстановления начального адреса повторяющегося циклаиспытаний., регистр 3 служит буферной памятью для выравнивания задержек выходной тестовой комбинации,регистры 1-7 предназначены для хранения текущих адресов соответству"ющих памятейСчетчик 8 предназначен для уп.равления через регистры 1-7 адресами соответствующих памятей 2 Ь,счетчик 9 для определения числа.по"вторяющихся тестовых комбинаций,счетчик 10 .для подсчета, числа про"шедших циклов испытаний, счетчик 11для формирования кода управления дешифратором 36.Схема 12 сравнения служит для.сравнения конечного адреса, записанного в регистре 1, с текущим значением адреса в счетчике 8.Коммутатор 13 предназначен дляпропускания адреса начала цикла врегистр 2,...

Устройство для контроля параметров линейных интегральных схем

Загрузка...

Номер патента: 1030748

Опубликовано: 23.07.1983

Автор: Самарцев

МПК: G01R 31/303

Метки: интегральных, линейных, параметров, схем

...При положении переключающих элементов 20 внизу под воздействиемфуправляющего кода ячейки 16 ослабления включаются и напряжение, поступающее от микросхемы 1, ослабляется на,величину, соответствующую поступающему управляющему коду.Динамические характеристики первого 5 и второго 10 детекторов совпадают в точке, соответствующей значению их входногонапряжения, равного значению выходного напряжения, Формируемого источником 7 опорногоПри этом 45хск = х 1 му 1 р+ Ь. д = гогде КР,Ем - коэффициейты усилениямасштабного усилителя3 и первого регулируемого усилителя 4;Ад, - погрешность преобразования первого детектора среднеквадратичных значений 5,этом 1 ср= 1 Р = 1 сргде К " коэффициент усиления втоРЧ 0- рого регулируемого усилителя 9,Вместе с...

Устройство для измерения параметров интегральных схем кадровой развертки

Загрузка...

Номер патента: 1057892

Опубликовано: 30.11.1983

Авторы: Башкович, Дубовис, Никитин, Сафонов, Чернышев

МПК: G01R 31/303

Метки: интегральных, кадровой, параметров, развертки, схем

...испытуемой схемы, а его, выход соединен с измерителем. временных интервалов.Схема устройства представленана фиг. 1, на фиг. 2 - эпюры на пряж ни Устройство для измерения параметров интегральных схем кадровойразвертки содержит генератор 1 синхроимпульсов, переменный резистор 2и конденсатор 3 задания частоты,двухлучевой осциллограф 4, фиксатор 5, элемент 6 выборки и хранения, элемент 7 задержки, компаратор 8, источник 9 опорного напря 35 жения, интегратор 10,резисторныйоптрон 11, эквивалент 12 нагрузки,датчик 13 тока, компаратор 14 бра. ка, индикатор 15 брака, ограничитель 16, измеритель 17 временных40 интервалов, зажимы подключенияиспытуемой схемы: входной 18, управления частотой 19 н 20, управления амплитудой 21, обратнойсвязи...

Многопостовое устройство для контроля параметров электронных схем

Загрузка...

Номер патента: 1108374

Опубликовано: 15.08.1984

Авторы: Муртазин, Русских

МПК: G01R 31/303

Метки: многопостовое, параметров, схем, электронных

...с вторым входом пятого элемента И, третий вход которого соединенс вторым выходом второго триггера,второй вход третьего триггера соединен с выходом седьмого элемента И,первый вход которого соединен с пятым входом Формирователя, второйвход - с первым выходом пятого триггера, соединенного первым входом счетвертым входом формирователя, вторым входом через замыкающую кнопку -с шиной питания устройства, вторымвыходом - с вторым входом элементаИ-НЕ, соединенного выходом черезвторой диод с третьим выходом формирователя, через инвертор - с первымвыходом формирователя,8На Фиг. 1 приведена блок-схемапредлагаемого устройства; на фиг,2структурная схема блока управленияна фиг. 3 - структурная схема формирователей готовности трех рабочихпостов;...

Устройство для контроля тока потребления интегральных схем

Загрузка...

Номер патента: 1114993

Опубликовано: 23.09.1984

Авторы: Казаков, Мартяшин, Цыпин

МПК: G01R 19/00, G01R 31/303

Метки: интегральных, потребления, схем

...вход которого 55соединен со средней точкой шунта,выводы которого .соединены с клеммами1для соединения с шиной питания печат 993 2ной платы, выход дифференциальногоусилителя соединен через интеграторс управляющим входом регулируемогоисточника напряжения, выход которого соединен с клеммой для соединения с ши"ной питания печатной платы, общие шины источника питания, дифференциального усилителя, интегратора, регулируемого источника напряжения объединены и соединены с клеммой для соединения с общей шиной печатной платы.На чертеже приведена схема предлагаемого устройства.Устройство содержит источник 1питания, измеритель 2 тока, дифференциальный усилитель 3, интегратор 4,регулируемый источник 5 напряжения,плату 6 с интегральными схемами,...

Система для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1124331

Опубликовано: 15.11.1984

Авторы: Корнев, Логинов, Морозов, Тимофеев

МПК: G01R 31/303, G06F 11/22

Метки: больших, интегральных, схем

...представлена блок-схема системы для автоматического контроля больших интегральных схем.Система содержит УВМ 1, счетчик 2 адреса памяти, блок 3 памяти,регистр 4 конечного адреса, регистр 5 выходных тестовых комбинаций,контролируемая БИС 6, многоканальный амплитудный дискриминатор 7, счетчик 8 числа повторов тестовых комбинаций, элемент НЕ-И 9, триггер 10 признака циклов, триггер 11, регистр 12 восстановления адреса, счетчик 13 признака циклов, регистр 14, генератор 15 тактовой частоты, счетчик 16 циклов, схему 17,сравнения, дешифратор 18, элементы ИЛИ 19 и 20, элементы И 21-28, регистры 29 группы, триггеры 30 группы, элементы И 31 первой группы, элементы И 32 .второй группы, элементы И 33 третьей группы.Система работает следующим...

Устройство для автоматического контроля интегральных схем

Загрузка...

Номер патента: 1145311

Опубликовано: 15.03.1985

Авторы: Белогуб, Бровко, Еремин

МПК: G01R 31/303

Метки: интегральных, схем

...входной резистор соединен с выходом сумматора и через резистор обратной связи - с выходом второго повторителя, а выход через третий ключ - с первым выводом запоминающего конденсатора, второй вывод которого соединен с общей шиной,М первый вывод запоминающего,конденсатора соединен с входом второго по- . вторителя, выход которого через чет 311 4вертый ключ и суммирующий реэисторсоединен с тРетьим входом компарато.ра, а управляющие входы третьегои четвертого ключей подключены кседьмому и восьмому выходам задатчика кодов и команд,На чертеже представлена блок-схемаустройства.Устройство содержит задатчик 1кодов и команд, источник 2 опорногонапряжения, подключенный к первому.входу программируемого источника 3напряжения, который...

Устройство для контроля планарных структур

Загрузка...

Номер патента: 1167620

Опубликовано: 15.07.1985

Авторы: Крюков, Лебедев, Лопухин, Меткин, Михайлов, Шелест, Шумилин, Явнов

МПК: G01R 31/303, G06F 17/00

Метки: планарных, структур

...блока счетчиков; на фиг, 7 - структурная схема блока запуска; на фиг. 8 - структурная схема генератора тактовых импульсов; на фиг. 9 - структурная схема блока формирования задержки; на фиг. 10 - структурная схема блока переключения; на фиг. 11 - структурная схема, третьего коммутатора; на фиг,. 12 - структурная схема блока определения координат метки,Устройство содержит координатный стол 1, два оптических дефектоскопа 2, первый преобразователь 3 оптических сигналов в электрические дискретные сигналы, второй преобразо 35 ватель 4 оптических сигналов в электрические дискретные сигналы, синхронизатор 5, блок 6 сравнения, блок 7индикации, первый коммутатор 8, второй коммутатор 9, управляющий триггер 10, первый блок 11 распознованияметки,...

Устройство для измерения параметров микросхем кадровой развертки телевизионного приемника

Загрузка...

Номер патента: 1183927

Опубликовано: 07.10.1985

Авторы: Башкович, Дубовис, Никитин, Чернышов

МПК: G01R 31/303

Метки: кадровой, микросхем, параметров, приемника, развертки, телевизионного

...нулевого уровня сигнал поступает на вход элемента б выборки и хранения, который осуществляет коммутацию данного сигнала в момент времени То (Фиг. 26). Для того, чтобы элемент 6 выборки и хранения осуществлял выборку напряжения в требуемый момент времени, а именно в момент времени, соответствующий вершине импульса тока в нагрузке (фиг.23), управляющий импульс выборки формируют из синхроимпульса, осуществляя задержку последнего на фиксированное значение времени, равное среднему значению времени обратного хода кадровой развертки (фиг. 2 е).Сигнал с выхода элемента 6 выборки и хранения поступает на вход компаратора 8, где сравнивается с образцовым напряжением источника 9 опорного напряжения (фиг. 2, ), разностный сигнал рассогласования...

Устройство для контроля интегральных схем

Загрузка...

Номер патента: 1208555

Опубликовано: 30.01.1986

Авторы: Гаврилов, Кушуль, Школа

МПК: G01R 31/303, G06F 11/30

Метки: интегральных, схем

...с выходами второго и четвертого ключевых элементов. Устройство содержит блок 1 индикации блок 2 питающих напряжений, блок 3 опорных напряжений, измерительный блок 4, первый 5 и второй 6 комапараторы, реле 7 с обмоткой 7.1 и контактами 7,2, первый 8 и второй 9 генераторы тока, первый коммутационный блок 1 О, второй 11, четвертый 12, пятый 13 и третий 14 клю. чевые элементы, например реле, второй коммутационный блок 15, блок 161208управления, второй вход 17, счетчик 18 адреса, первый одновибратор,19, первый элемент 20 И, генератор21 тактовых импульсов, блок 22 памя.ти, блок 23 анализа брака, элемент24 НЕ, второй элемент 25 И, первый26 и второй 27 триггеры элемент28 ИЛИ-НЕ, второй одновибратор 29,.первые ключевые элементы...

Устройство для контроля контактирования выводов интегральной схемы

Загрузка...

Номер патента: 1226314

Опубликовано: 23.04.1986

Авторы: Муртазин, Русских

МПК: G01R 31/303

Метки: выводов, интегральной, контактирования, схемы

...4.1. Одновременноимпульс с генератора 17 поступаетна элемент 27, где задерживается надлительность переходного процессав цепи прохождения импульса с выхода коммутатора 9. Если во вторичнойобмотке есть контактирование междупервым выводом интегральной схемы 3и контактами 2 головки 1, амплитудаимпульса в точке 28.1 ранна уровнюлогического нуля элемента ИЛИ 18, ав точке 29,1 уровню логической единицы для элемента ИЛИ 19. Тогда свыхода элемента ИЛИ 18 через элемент НЕ 20 будет разрешен по первому входу элемент И 23, на второйвход которого через элемент ИЛИ 19поступает импульс с точки 29.1,разрешающий прохождение стробирующего импульса Г с выхода элемента 27задержки. Таким образом, на выходеэлемента И 23, реализующего логичес-кое...

Устройство для контроля пассивных элементов гибридных интегральных схем

Загрузка...

Номер патента: 1239660

Опубликовано: 23.06.1986

Авторы: Терпигорев, Шаронов

МПК: G01R 31/303

Метки: гибридных, интегральных, пассивных, схем, элементов

...величины кода в компараторе 11. На четвертом выходе программатора 2 выдается сигнал "1", еслиизмеряемая величина в ГИС 10 должнабыть больше величины, устанавливаемой на компараторе,11, и выдаетсясигнал 0 , если измеряемая в еличин а в ГИС 1 0 должна быть меньше величины, устанавливаемой в компар атоР е 1 1 ,В соответствии с кодом на первом выходе программатора 2 дешифратором 5 включаются необходимые контакты 7-2 первого коммутатора выводов, В соответствии с кодом на втором выходе программатора 2 дешифратором 6 включаются необходимые контакты 8-2 второго коммутатора выводов В соответствии с сигналами на пятом выходе программатора 2 включается необходимый диапазон измерения3 1239660 4 посредством включения определенных контактов 9-2...

Устройство для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1249518

Опубликовано: 07.08.1986

Авторы: Нуров, Орлов, Павлов, Пустовит, Черенков

МПК: G01R 31/303, G06F 11/277

Метки: больших, интегральных, схем

...начальныхусловий значения констант, соответствующие определенному режиму контроля, записываются в блок 6 памяти, причем на соответствующих входах блока 8 обработки прерываний и блока 10 поразрядного сравнения в это время поддерживаются уровни запрета прерываний и запрета сравнения.Запись осуществляется следующим образом.С адресных выходов эталонной БИС 1 через модуль 22 формирования адресных сигналов и адресную шину 4 на входы дешифратора 40 подается адрес выбора блока 7 задания начальных условий, в результате чего на выходе дешифратора 40 появляется сигнал разрешения. Затем с информационных входов-выходов эталонной БИС 1 через модуль 26 формирования информационных сигналов.и информационную шину 5 на входы буферного...

Способ контроля интегральных микросхем

Загрузка...

Номер патента: 1250997

Опубликовано: 15.08.1986

Авторы: Белогуб, Бровко, Разлом

МПК: G01R 31/303

Метки: интегральных, микросхем

...интегральной микросхемы 1 путем подачи 25на ее входы последовательности тестовых (блок 20) и синхронизирующих(генератор 18) сигналов приема выходной последовательности сигналов,сравнения ее с эталонной и принятиерешения о годности интегральноймикросхемы 1 (блок 20),Блок 21 обеспечивает управление и синхронизацию работы блоков устройства, в частности, подключая через ключ 5 источник 6 опорного напряжения к источнику 4 питания, в котором источник 2 напряжения питания вырабатывает и задает через измери тельный резистор 3 напряжение пита-. ния на интегральную микросхему 1.В начальный момент Функционального контроля измеряют потребляемый интегральной микросхемой 1 на часто те Й ток следующим образом: измеряют напряжение на измерительном...

Устройство для контроля бис

Загрузка...

Номер патента: 1264181

Опубликовано: 15.10.1986

Авторы: Самарский, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко

МПК: G01R 31/303, G06F 11/00

Метки: бис

...11 в результате поступления на его вход единичного сигнала, открывает коммутатор 12.1, и контрольный код с выхода ЬИС поступает на соответствующий вход блока 15. Контрольный код проходит через замкнутые тумблеры блока 15 и поступает на открытый тем же единичным сигналом с нулевого выхода дешифратора 1 блок элементов И 4.1 и далее на первый информационный вход блока 1, Тактовый импульс с второго выхода генератора 30 через открытый элемент И 37 поступает на синхровход триггера 17. В том случае, если коды, поступившие на входы блока 1, совпадают, на его выходе единичный сигнал отсутствует, и триг- З 0 гер 17 остается в исходном состоянии. В противном случае по заднему Фронту этого синхроимпульса триггер 17 переключается в единичное...

Устройство для контроля цифровых интегральных микросхем

Загрузка...

Номер патента: 1265663

Опубликовано: 23.10.1986

Авторы: Кольченко, Соловьев

МПК: G01R 31/303, G06F 11/22

Метки: интегральных, микросхем, цифровых

...через зонд 16. Считанная по адресу (125,табл,1) информация из блока 11 поступает на входы блока 7 и входы регистра 1 О. Эта информация соответствует первому слову (адрес.125) теста данного типа 5 О микросхемы. Первое слово всегда задается нечетным, в результате чего блок , 7 задает на вход блока 13 признак нечетности "1", При появлении сигнала на выходе 26 наборного поля 1, эадержанного относительно сигнала на выходе 25,с помощью элемента 23 задержки Фиг. 2), и наличии признака нечет 63 6ности йа выходе блока 7 запускается в работу блок 3, который формирует синхросигнал записи информации в регистр 10. В результате с помощью регистра 10 определяются входные и выходные выводы контролируемой микросхемы. Блок 13 осуществляет добавление "+1"...

Способ отбраковки кмоп интегральных схем по уровням надежности

Загрузка...

Номер патента: 1269061

Опубликовано: 07.11.1986

Авторы: Дмитриев, Малков, Петров

МПК: G01R 31/303

Метки: интегральных, кмоп, надежности, отбраковки, схем, уровням

...Ом до момента, пока в результате очередной проверки будет полученсигнал, свидетельствующий о прекращении функционирования микросхемы,Функционирование микросхем контролируют методом функционально-параметрического контроля, при этомконтроль заданного значения параметра производится путем измерениязначения напряжения выходного сигнала через время задержки контроляпосле подачи очередного входногосигнала,Параметр считается соответствующим норме, если выходное напряжение микросхемы через время Т соответствует заданному в технических усло-,виях логическому уровню. Таким образом, контролируемым параметромявляется уровень выходного сигналачерез время г, Микросхема считаетсяправильно функционирующей, если выполняются условия где Б ; - выходной...

Устройство для контроля микросхем

Загрузка...

Номер патента: 1269062

Опубликовано: 07.11.1986

Авторы: Муртазин, Русских

МПК: G01R 31/303

Метки: микросхем

...воздействий, буде 11 протекать по цепи: выход 15, контакты 41-42, шина 19, контакт 56.1, шина 351, контакт 39.1, вывод 60.1 микросхемы 61, контакт 38.1, шина 36.1, контакт 59.1, шина 34, контакты 53-54, выход 29, выход усилителя 27 мощности, Через замкнутые контакты 49-51 и далее через цепь обратной связи (резистор 25, вход 30) на шине 34 подцерживают заданное источником 28 напряжение (в данном случае равное ОВ), обеспечивая втекание тока источника 1 в источник 23. Напряжение, пропорциональное полному сопротивлению рассмотренной цепи, с выхода 15 через резистор 17 и повторитель 12 напряжения поступает в блок 22 анализа годности, где сравнивается с граничным значением напряжения, пропорциональным величине максимально-допустимого...

Узел для контроля интегральных микросхем

Загрузка...

Номер патента: 1282132

Опубликовано: 07.01.1987

Авторы: Синклинер, Терешко

МПК: G01R 31/303, G06F 11/00

Метки: интегральных, микросхем, узел

...информацион ном входе 1 узла и на контрольном выходе 9 узла, позволяет обнаружить неисправность даже при обрыве связи между выходом первого элемента 4 равнозначности и выходом 8 исправ ности узла, Так можно повысить достоверность контроля.Необходимость применения такого узла для контроля интегральных микросхем обусловлена тем, что внутри интегральных схем часто имеются однотипные узлы, для проверки которых используются одинаковые тесты.Узел для контроля интегральных микросхем, построенный на МОП-транзисторах (фиг. 2), работает следующим образом.Пусть на информационные входы 1 и 3 узла поступают единичные сигналы, а на информационный вход 2 узла нулевой сигнал. В этом случае транзисторы 16, 18 и 20 первого элемента 4 равнозначности...

Устройство параметрического контроля интегральных схем

Загрузка...

Номер патента: 1287060

Опубликовано: 30.01.1987

Авторы: Гаврилов, Хлебников, Школа

МПК: G01R 31/303

Метки: интегральных, параметрического, схем

...через30 элементы задержки 26-28. Задержка на элементе 26 обеспечивает окончание переходных процессов на входахмногоканального компаратора и выходе блока выделения напряжений 16.Сигнал с выхода элемента 26 поступает на стробирующий вход компаратора7, Вход порога на многоканальном ".компараторе 7 соединен непосредственно с выходом блоха 16 выделения,40 поэтому на выходах многоканальногокомпаратора 7 будет выделен вход 1с наихудшим значением контролируемого параметра. Если наихудшим входом 1 является тот,кото 45 рый имеет наибольшее значение контролируемого параметра, то соответствующий ему выход компаратора 7 будет установлен в состояние логического "0", в то время как другие выходы компаратора находятся в состоянии логической "1"....

Устройство для функционального контроля больших интегральных схем

Загрузка...

Номер патента: 1291905

Опубликовано: 23.02.1987

Авторы: Ефремов, Козлов, Панов

МПК: G01R 31/303

Метки: больших, интегральных, схем, функционального

...прохождение информации с выхода блока 8 коммутации на информационный вход триггера 6 (через логические элементы ИЛИ 30 и 34). Фиксирование этой информации осуществляется по переднему фронту импульсов, проходящих с выхо" да блока 7 задержки на стробирующий вход триггера 6 фиг,4 , моменты нремени Сп, Т, 1 1 ). В интерва 8ле времени 1-С, на первый вход элемента ИЛИ 31 логического коммутатора 2 с выхода триггера 5 поступает сигнал "лог."О", запрещающий прохождение сигналов с выхода блока 8 коммутации на вход триггера 6 через элементы ИЛИ 30 и 34 логического коммутатора 12. В интервале времени й- на вход элемента ИЛИ 31 с ныхода триггера 5 снова приходит сигнал разрешения прохождения информации с выхода блока 8 коммутации через...

Способ измерения теплового сопротивления интегральных схем

Загрузка...

Номер патента: 1307405

Опубликовано: 30.04.1987

Авторы: Кромин, Резников

МПК: G01R 31/303

Метки: интегральных, сопротивления, схем, теплового

...фактзначения не имеет, так как величинойрассеиваемой мощности в этом случаеможно пренебречь, При измерении теплового сопротивления этот факт необходимо учитывать. Для упрощения процедуры измерения можно сразу же после пропускания измерительного сигнала переводить интегральную схему в тосостояние, в котором она находиласьдо пропускания измерительного сигнала. Ввиду малой продолжительностивремени измерения изменение в потребляемой мощности не влияет на точностьизмерения. При таком подходе мощностьможно измерять традиционными способами,Предлагаемый способ измерения теплового сопротивления можно упростить,учитывая, что ряд микросхем (цифровых и аналоговых) можно включить таким образом, чтобы возникли периодические колебания - генерация....

Устройство параметрического контроля интегральных схем

Загрузка...

Номер патента: 1308956

Опубликовано: 07.05.1987

Автор: Бейлинсон

МПК: G01R 31/303

Метки: интегральных, параметрического, схем

...измерительные тесты.Элемент 11 задержки необходим для того, чтобы при включении питающих напряжений, которые включаются регистром 12 параметров, включение их происходило с запаздыванием, чтобы дать время ца отключение напряжения предыдущего теста, так как в противном случае могут быть короткие замыкания.ПЗУ 17 не изменяющихся в процессе измерении сигналов подключает эти сигналы через коммутационную матрицу 1 при условии, когда приходит первый импульс от формирователя 8 и регистр 12 параметров находится в состоянии, отличцом от нулевого.Выходы регистра 13 тестов, соединены с входом ПЗУ 16 тестов параметров. Выход ПЗУ 15 параметров соединен с входом "Сброс" регистра 13 тестов. Вход ПЗУ 17 не меняющихся в процессе измерения сигналов...

Способ обнаружения скрытых дефектов в линейных интегральных схемах

Загрузка...

Номер патента: 1347050

Опубликовано: 23.10.1987

Авторы: Андрущенко, Карпов, Леонтьев, Макаров

МПК: G01R 31/303

Метки: дефектов, интегральных, линейных, обнаружения, скрытых, схемах

...на фиг.2 -схема соединения многокаскадных испытуемых усилителей для инвертирующего усилителя; на фиг.З - то же,для неинвертирующего усилителя.Устройство контроля многокаскадногоусилителя по импульсным шумам содержитиспытуемый усилитель 1, источник 2тока, усилитель 3, измеритель 4 напряжения питания, регистратор 5 импульсных шумов.Выводы питания испытуемого усилителя 1 соединены с выходом источника 2 тока, измерителем 4 напряженияпитания и входом усилителя 3 напряжения импульсных шумов, выход которого соединен с входом регистратора 5импульсных шумов,Схема соединения многокаскадныхиспытуемых усилителей для инвертирующего усилителя включает испытуемыйусилитель 1, источник 2 тока, соединенный с клеммами питания испытуемого усилителя...