Устройство для контроля интегральных микросхем

Номер патента: 530288

Авторы: Никитушкин, Степанова

ZIP архив

Текст

ОП ИСАНИЕ Союз Советских Социалистических Республик(51) М Кл 6 01 К 31/28// 5 06 Г 15/46 57210/2 присоедине м заявкиосударствениый комитетСовета Министров СССРво долам изобретенийи открытий(23) Приорит Опублико юллетень 36 53) УЙК 681,327 .17 (088.8) но 30,0 5) Дата опубликованн исания 25,11,7 Авторыизобретен М. Степанов П, Никитушкин(54) УС ТВО ДЛЯ КОНТРОЛЯ ИНТЕГРАЛЬНЫХ МИКРОСХЕМ Из ение относится к измерительнои может быть использовано для кон Такое ункционатехник но н ных схем.я интеграль оляет контролиро инамические пара метры микросхем ратор вх а такж Цель изобретенильных возможнос Это достигается оторого по дных импульвнения, ресхем, с сов, схе гистрирующ ный генера падения 1Однаж ии прибо ор, схе функциональныи импульсОзадержки и схему совойства обеспечиваютконтх интегральных схем ити устр цифровь чета ве оль толькоребуют раения для ичины эталонного напря б типа контролируемых схем. Известно такжческого нахожден устроиство для автоматинеисправно тей в схемах,одержашее ген ных импульсов, хемы, импульсные льные схемы не- импульсов элеор вхо онную огокан проверяемую и потенциаль тал м совпадения, ключи,менты "ИЛИ", дешиции 21,етч тор и бл истра роля работоспособности электронИзвестны устройства контрол ных микросхем, содержащие ген ных импульсов, схему сравнения блок опорного напряжения, вход ключен к выходу генератора вхо сов, а выход к входу схемы сра стройство имеет ограничен ные возможности, так как я - расширение функциона тей устройства.тем, что в предлагаемое устройство для контроля интегральных микооодержашее генератор входных импульму сравнения, блок регистрации и эталонную схему, входные клеммы которой подключены к выходу генератора входных импульсов, а выходные зажимы к вычитающему входу схемы сравнения, введен интегрирующий усилитель, запускающий вход которого соединен с выходом генератора входных импульсов. Вход остановки процесса интегрирования подключен к выходу схемы сравнения, а выход соединен с измерительным входом блока регистрации, при этом вход индикации полярности блока регистрации подключен к выходу схемы сравнения.На чертеже приведена структурная электрическая схема устройства,353Устройство для контроля интегральных микросхем содержит генератор 1 входных импульсов, выход которого соединен с входными зажимами проверяемой интегральной микросхемы 2, с входными зажимами эталонной схемы 3, а также с запускающим входом интегрирующего усилителя 4,Выходные клеммы проверяемой интегральной схемы 2 соединены с входом схемы сравнения 5, Вычитаюший вход схемы сравнения подключен к выходным зажимам эта - лонной схемы 3, Выход схемы сравнения 5 соединен с входом остановки процесса интегрирования усилителя 4 и входом индикации полярности блока 6 регистрации. Выход интегрирующего усилителя 4 подключен к измерительному входу блока 6 регистрации. Устройство работает следующим образом,Импульсы с генератора 1 поступают одновременно на входные зажимы проверяемой интегральной микросхемы 2, эталонной схемы 3 и на запускающий вход интегрирующего усилителя 4, который начинает вырабатывать линейно возрастающее напряжение, достигаюшее к концу цикла регистрации опредев ленной величины, которая регистрируется блоком 6.Если в течение цикла регистрации разность выходных параметров микросхемы 2 и эталонной схемы 3 превышает величину на выходе схемы 5 сравнения, появляется сигнал, который прекращает процесс интегоированпя. Блок 6 регистрации в этом случае отмечает уровень напряжения. при котором прекратился процесс интегрирования. Знак отклонения параметров микросхемы 2 отэталонной схемы 3 фиксируется блоком 6 регистрации путем подачи на вход индикации полярности сигнала с выхода схемы 5 сравнекии,Для испытания интегральных схем, на 0288строенных на основе элементов с различными типами проводимостей, могут использоваться двуполяоные импульсы генератора входных импульсов, Испытуемые микросхемы могут испытываться и без подключения питающих напряжений.По величине показаний блока 6 регистрации и знаку отклонения возможна разбраковка испытуемых микросхем по группам, при этом происходит контроль как статических, так и динамических параметров испытуемых интегральных микросхем.Формула изобретенияУстройство для контроля интегральныхмикросхем, содержащее генератор входных импульсов, схему сравнения, блок регистрации и эталонную схему, входные зажимы которой подключены к выходу генератора входных импульсов, а выходные зажимы к вычитаюшему входу схемы сравнения, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства, в него введен интегрирующий усилитель, запускающий вход которого соединен с выходом генератора входных импульсов, вход остановки процесса интегрирования подключен к выходу схемы сравнения, а выход соединен с измерительным входом блока регистрации, при этом вход индикации полярности блока регистрации подключен к выходу схемы сравнения.35Источники информации, принятые вэ внимание при экспертизе:1, Патент США Ъ 3602809, кл. 324-57,14,08.68.2, Авт.св. СССР Ъ 238236, 6 06 Р 15/46, 02.12,67.Заказ 5243/643 Тираж 1029 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5 Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4

Смотреть

Заявка

2057210, 27.08.1974

ПРЕДПРИЯТИЕ ПЯ Р-6544

НИКИТУШКИН ВАЛЕНТИН ПЕТРОВИЧ, СТЕПАНОВА НИНА МИХАЙЛОВНА

МПК / Метки

МПК: G01R 31/303, G06F 11/277

Метки: интегральных, микросхем

Опубликовано: 30.09.1976

Код ссылки

<a href="https://patents.su/3-530288-ustrojjstvo-dlya-kontrolya-integralnykh-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля интегральных микросхем</a>

Похожие патенты