Система для комплексного контроля интегральных схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
437988 ОП ИСАНИ Е ИЗОБРЕТЕН ИЯ Союз Советскии Социалистических Республик(22) Заявлено 28,07,72 (21) 1822041,26-9с присоединением заявки-1) М.Кл. 6 01 г 31/28 Гасударственный комитет Совета Министров СССР ао делам изобретений и открытий(088.8) Дата опубликовация описания 12.02.7 2) Авторы изобретец. И. Кцышев, Ю. А. Сливицкий и А 71) Заявитель 4) СИСТЕМА ДЛЯ КОМПЛЕКСНОГО ИНТЕГРАЛЬНЫХ СХЕМТРОЛЯ Изобретепие относится к контрольно-измерительцой технике, в частцости к технике контроля параметров ццтегральцых схем.Известны системы для комплексцого коцтроля интегральных схем, содержащие управляюгцую вычислительцу о машину, комплект устройств ввода-вывода, блок сопряжеция, блок управления, блок цифро-ацалоговых преобразователей, блоки статических испытательных воздействии и измереция статических параметров, аналого-цифровой преобразователь, коммутационную матрицу постояццого тока, коцтактцруюгцсе устройство, блок согласования и рзспределеция выводов контролируемой ицгегральцой схемы, блок формирователей, блок компараторов, блок цакоплеция результатов, коаксиальцый мцогокацальцыи коммутатор, преобразователь временной параметр-цапряжецие, генератор слов, комплект задающих гецераторов и коммутатор задающих сигналов,Известные устройства имеют ограниченцые возможцости программировация формы тестовых последовательцостц сигналов.Цель изобретения - расгццрецие возможцостей программирования.Эта цель достигается тем, что между выходами комплекта задающих генераторов и входами коммутатора задающих сигналов включены последовательцо соединенные коммутатор объединения задающих сигналов и блок Х-входовых схем цифрового или ацалогового суммирования, приче д управляющий вход коммутатора объединения задающц 5 сигцалов подсоединен к выходу блока управлеция.На фиг. 1 изображена блок-схема системыдля комплексного коцтроля ицтегральцы схем; ца фиг. 2 - блок-схема одного варцац та коммутатора объедицеция задающих сцгцалов и блока гх-входовых схем цифрового суммировация.Система для комплексцого контроля ццтегральцых схем содержит комплект уст ройств 1 ввода, вывода и чолговремеццогорацеция коцтрольцо-измерцтельцой ицформации, управляющую вычисзптельцую машицу 2, соедицеццые посредством блока 3 сопряжения с блоком 4 управления; коцтакти 2 о рующее устройство 5 для подключеция коцтролируемой ицтегральцоц схемы 6 к блоку 7 согласования и распределеция выводов семы 6, соедицеццому с блоками 8 статически испытательных воздействий и блоками 9 из мереция статических парамегров посредством коммутационной матрицы 10 постояццого тока, а также с блоком 11 формирователей и блоком 12 компараторов, которые соединены с генератором 13 слов; блок 14 цифро-ацалоео говых преобразователей; коммутатор 15 за3дающих сигцалоц, соединенный с блоками 11, 12, генератором 13, а также с блоком 16 накопления результатов; коахсиальный многоканальный коммутагор 17, включенный между выходом блока 12 и входом преобразователя 18 временных парамегров в напряжение; аналого-цифровой преобразователь 19, соединенный с блоками 9 и преобразователем 18; комплект задающих генераторов 20, соединенных посредством коммутатора 21 объединения задающих сигналов и блока 22 Х-входовых схем цифрового цли аналогового суммирования с входом коммутатора 15, синхронизирующий вход которого также подсоединен к комплекту генераторов 20, при этом управляющие входы и выходы блоков 7, 8, 9, 11, 12, 14 и коммутатора 21, матри ы 10, генераторов 13 и 20, коммугаторов 15 и 17, блока 16 накопления, преобразователей 18 и 19 связаны с блоком 4; опорные входы блоков 8, 9, 11, 12, преобразователя 18 и генераторов 20 - с выходом блока 14; выход блока 12 - с входом блока 16; выход коммутатора 15 - с входом преобразователя 18 и выход блока 16 накопления результатов - с вторым управляющим входом генераторов 20,Система для комплексных испытаний интегральных схем работает следующим образом.Комплект устройств 1 ввода-вывода предназначен для ввода программ контроля в уп. равляющую вычислительну.о машину 2 и вывода из нее обработанных результатов контроля, а также для долговременного хране. нця программного обеспечения системы и контрольно-измерительной информации. Устройства 1 и машина 2 осуществляют обмен информацией с устройствами и блоками системы посредством блока 3 сопряжения и блока 4 управления, в результате чего синтезируются из независимых устройств и блоков контрольно-измерительные схемы для каждого контрольного теста и для цикла испытаний,Посредством контактиру;ощего устройства 5 выводы контролируемой интегральной схемы 6 соединены с блоком 7 согласования и распределения выводов, который распределяет их по функциональному и испытательному назначению ца выводы статических воздейст.вий и измерений, входы, выходы и т. д а также согласует с высокочастотными контрольно-измерительными цепями для уменьшения динамических искажений сигналов.Выводы схемы б, предназначенные для статического контроля, распределяются между блоками 8 статических испытательных воздействий и блоками 9 измерения статических параметров посредством коммутационной матрицы 10 постоянного чока. Блок 11 формирователей формирует испытательные воздействия, а блок 12 компараторов контролирует динамическое функционирование схемы 6 в соответствии со следующими исходными сигналами: цифровой информацией, по 5 1 О 15 20 25 30 35 40 45 50 55 4ступающей от генератора 13 слов; опорными уровнями испытательных воздействий и контролируемых параметров, поступающих от блока 14 цифро-ацалоговых преобразователей, и задающими сигналами: тактовыми, стробирующими и синхронизирующими, выбранными коммутатором 15 задающих сигналов. Блок 16 накопления результатов фиксирует результаты контроля на частоте проверки динамического функционирования схемы 6 по запрограммированному критерию, например по заданному числу сбоев схемы 6 и т, д. Результаты контроля по командам поступают в управляющую вычислительную машину 2. Для контроля дичамических параметров схемы 6 вывод, выбранный коаксиальным многоканальным коммутатором 17, подключается к входу преобразователя 1 Ь временных параметров в напряжение, Аналого-цифровой преобразователь 19 преобразует аналоговые величины, поступающие от блоков 9 и преобразователя 18 в цифровой код, который также передается в машину 2,Х задающих генераторов 20 формируют на запрограммированной основной частоте 1 о задающие сигналы, параметры которых по отношению к началу контрольного теста программируются независимо по каждому выходу генераторов 20, Посредством коммутатора 21 с Х-входами н У-выходами и блока 22 Х-входовых схем цифрового цли аналогового суммирования по командам от блока 4 осуществляется объединение задающих сигналов в любые комбинации. Так, например, при цифровом суммировании блок 22 может содержать Х-входовые схемы ИЛИ (фиг. 2). В этом случае в зависимости от состояния коммутатора 21 ца выходе блока 22 в пределах1периода То = формируется пачка сигца 1 олов с числом от 0 до Х, а частота контроля в пределе увеличивается до Х1 о, Выходы блока 22 распределяются коммутатором 15 между блоками 11 и 12, генератором 13, блоком 16 накопления и преобразователем 18,В результате формируются испытательные, контрольные, тактирующие, стробирующие и сицхронизирующие последовательности сигналов с программируемыми временными соотношениями между ними или с программируемой формой этих сигналов. Это позволяет получить более полную информацию о работоспособности испытуемых интегральных схем как при статш 1 еском и динамическом контроле, так и при проверке их функционирования. Предмет изобретения Система для комплексного контроля интегральных схем, содержащая управляющую вычислительную машину, комплект устройств ввода-вывода, блок сопряжения, блок управ. ления, блок цифро-аналоговых преобразова 5телей, блоки статических испытательных воздействий и измерения статических параметров, аналого-цифровой преобразователь, коммутационную матрицу постоянного тока, контактирующее устройство, блок согласования и распределения выводов контролируемой интегральной схемы, блок формирователей, блок компараторов, блок накопления результатов, коаксиальный многоканальный комму татор, преобразователь временной параметр- напряжение, генератор слов, комплект зада. ющих генераторов и коммутатор задающих 437988 сигналов, отличающаяся тем, что, с целью расширения возможностей программирования, между выходами комплекта задающих генераторов и входами коммутатора задаю щих сигналов включены последовательно соединенные коммутатор объединения задающих сигналов и блок И-входовых схем цифрового или аналогового суммирования, причем управляющий вход коммутатора объединения 10 задающих сигналов подсоединен к выходублока управления.437988 г 71 Составитель Вш Текред 3. ТараненкКорректор В. Кочкарев М. Бычков Ре Тираж 678Совета Министровоткрытийаб д, 4/5 каз 6 одписиос И Т, Загорский цек Изд. М 1862И Государственного комитетапо делам изобретений иМосква, Ж-З 5, Раушская и 1
СмотретьЗаявка
1822041, 28.07.1972
ПРЕДПРИЯТИЕ ПЯ Х-5734
КНЫШЕВ ВАЛЕНТИН ИВАНОВИЧ, СЛИВИЦКИЙ ЮРИЙ АНДРЕЕВИЧ, ШИБАЕВ АЛЕКСЕЙ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G01R 31/303
Метки: интегральных, комплексного, схем
Опубликовано: 30.07.1974
Код ссылки
<a href="https://patents.su/4-437988-sistema-dlya-kompleksnogo-kontrolya-integralnykh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Система для комплексного контроля интегральных схем</a>
Предыдущий патент: Устройство для исследования формы объектов
Следующий патент: Магнитоскоп
Случайный патент: Устройство для обтурации несформированного кишечного свища