Патенты с меткой «фурье»
Устройство для формирования тригонометрических коэффициентов быстрого преобразования фурье
Номер патента: 1297072
Опубликовано: 15.03.1987
МПК: G06F 17/14
Метки: быстрого, коэффициентов, преобразования, тригонометрических, формирования, фурье
...коэффициента с уровнем логической "1" соответствует действительной части, а с уровнем логического "0" - мнимой части тригонометрического коэффициента. стра 1 и поступает на вход сумматора 2 для формирования следующегономера тригонометрического коэффициента (и) разряда номера тригонометрического коэффициента проходятчерез блок 3 преобразования прямогокода в инверсный и полусумматор 4и в зависимости от команд блока управления 6 преобразуется либо в инверсный либо в дополнительный код Ю Устройство для формирования тригометрических коэффициентов быстрого преобразования Фурье работает следующим образом,45Первоначально на вход 11 устройства подается импульс начальной установки, по которому регистр 1 устанавливается в нулевое состояние,...
Устройство для адресации процессора быстрого преобразования фурье
Номер патента: 1298765
Опубликовано: 23.03.1987
Авторы: Петровский, Цырульников
МПК: G06F 17/14, G06F 9/34
Метки: адресации, быстрого, преобразования, процессора, фурье
...-разрядного счетчика 3 означает 5 окончание. данной итерации, Он поступает на управляющий вход регистра 4 и сдвигает хранящуюся в нем единицу на один разряд влево (в сторону старших разрядов), На второй итерации 20 регистр 4 сдвига содержит код 00010, и накапливающий сумматор 7 формирует адреса поворачивающих множителей о 22 оИ , Ц , У , и т.д.Рассмотрим работу устройства для25 адресации процессора БПФ, когда в регистр сдвига занесен тот же код 0001 (при объеме выборкиВ =. 8 это код 001), а в триггер 13 занесена "1". При этом мультиплексор 12 подключает к выходу устройства вторую группу входов, т.е. выходы Ос)- разрядного счетчика.11, выходы которого подключены инверсно, т.е. выход старшего разряда "1" подключен к 35 младшему...
Устройство для формирования адресов процессора быстрого преобразования фурье
Номер патента: 1298766
Опубликовано: 23.03.1987
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, преобразования, процессора, формирования, фурье
...цикле алгоритма быстрого 25преобразования Фурье в первых двухтактах производится запись адресовоперандов в те же регистры второйгруппы, с которых в и-м цикле считывались адреса и только в конце второго такта 1 К-триггер 10 синхронизатора 1 переключается на работупервой группы регистров, Адреса пары операндов. алгоритма быстрого преобразования Фурье на каждом этапеотличаются информацией в одном разряде, номер которого соответствуетномеру этапа алгоритма. быстрого преобразования Фурье, причем адрес первого операнда и-й пары операндовсодержит логический нуль в данномразряде, а адрес второго операнда -логическую единицу. Поэтому данный.разряд счетчика 2 блокируется и подменяется или логическим нулем или 45логической единицей в...
Устройство для вычисления быстрого преобразования фурье с основанием 3
Номер патента: 1302292
Опубликовано: 07.04.1987
Авторы: Евсеев, Назаренко, Свердлик, Стоян
МПК: G06F 17/14
Метки: быстрого, вычисления, основанием, преобразования, фурье
...НЕ 42, с выхода которого - Э С поступает на вход сумматора 56. На выходе сумматора, а также на выходе канала действительной части операндов арифметического блока получают сумму С Н - 0 С.Сумма Н поступает также на вход умножителя 64, на другой вход которого поступает й . С выхода умножителя 64 0 Н поступает на вход сумматора 55. Р поступает также на вход элемента НЕ 43, с выхода которого - Р поступает на вход сумматора 54, на другой вход которого поступает С . С выхода сумматора 54 С-Р поступает на вход умножителя 65, на другой вход которого поступает сумма С. С выхода 1умножителя 65 С (С -0 ) поступает на вход сумматора 55. На выходе сумматора, а также на выходе канала мнимой части операндов арифметического блока получают сумму...
Анализатор спектра фурье
Номер патента: 1302293
Опубликовано: 07.04.1987
Авторы: Бульбанюк, Фомичев, Эпштейн, Якименко
МПК: G01R 23/16, G06F 17/14
Метки: анализатор, спектра, фурье
...поступая на адресный вход мультиплексора 9, этот код 10 осуществляет последовательное считывание информации с ячеек К, (К), (К), , блока 8 памяти, которая поступает в усреднитель 16 и, по адресам, задаваемым счетчиком 11 на ад ресный вход демультиплексора 17,распределяется в ячейки 1 = 1,2,ИК = - блока регистров 18. После за 4писи кода в ячейку /4 блока регист ров 18 в нем оказывается накопленной 1/4 периода функции КеБ,= 8,после чего с выхода узла 41 сравнения на сумматор 15 по модулю два поступает импульс изменения знака вто-, рого слагаемого в блоке 16 на зяп = = -1 (соответствующий отрицательной полуволне косинусной функции,фиг.4).Этот импульс поступает также через элемент ИЛИ 33 на тактовый вход 30 сумматора 39, разрешая...
Устройство для преобразования фурье
Номер патента: 1302302
Опубликовано: 07.04.1987
Автор: Соболь
МПК: G06G 7/19
Метки: преобразования, фурье
...работает следующим образом. 20С третьего выхода синхронизатора 5 короткие импульсы с периодом следования ЗТ , проходя через сумматор 6, возбуждают на выходе фильтра 7 ЛЧМколебание длительностью Т в полосе9частот Я,. Далее это колебание черезоткрытый ключ 8, управляемый прямоугольным видеоимпульсом длительностьюТ , который поступает с второго выхода синхронизатора 5, подается на последовательно соединенные усилитель 9и элемент 10 задержки с временем запаздывания Т=Т , Задержанный сигналчерез сумматор б поступает на входфильтра 7, на выходе которого формируется ЛЧМ колебание длительностью2 Т в полосе частоты . Выбор временизайаздывания в элементе 10 задержкиТ=Т,Р позволяет устранить наложениеколебаний на выходе фильтра 7. Для...
Устройство для быстрого преобразования фурье
Номер патента: 1304034
Опубликовано: 15.04.1987
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...следования весовых коэффициентов на любой итерации подчиняется правилу двоичной инверсии(см, фиг, 5 для К=16,К=4), Для формирования адресов строк матрицы весовых коэффициентов в соответствиис этим правилом используются сигналыразрядов счетчика .17 и сигналы свыходов элементов И 36-1-36-Е при-.чем сигнал 1.-го разряда счетчика 37адресов весовых коэффициентов (1=1,2 и) используется в качестве(ис+1-1.)-го разряда адреса строкиматрицы И, а и качестве 1-го разряда адреса строки матрицы Я (3 =1,2,,1) - сигнал с 1-го элементаВ 36-3,Формирование адресов строк матрицы весовых коэффициентов М в зависимости от номера итерации алгоритмаБПФ управляется дешифратором 47, который вырабатывается на своем 1-мвыходе (а=1,2н) логический уровень...
Устройство для адресации процессора быстрого преобразования фурье
Номер патента: 1305711
Опубликовано: 23.04.1987
Автор: Итенберг
МПК: G06F 17/14, G06F 9/34
Метки: адресации, быстрого, преобразования, процессора, фурье
...записана в виде Р Б(И), В соответствии с алгоритмом быстрого преобразования Фурье обработка массива размером И требует ш итераций. Тог да формирование адресов на К-й итерации быстрого преобразования Фурье может быть описано выражением2Б(И), (К = 1,ш).Это выражение означает, что для формирования адресов К-й итерации быстрого преобразования Фурье размером И необходимо сформировать исходный массив последовательных адресов от нуля до (И), разбить исходный масКсив последовательных адресов на 2 подмассивов, а также в каждом из подмассивов выполнить операцию идеального тасования,1В результате получится последовательность адресов, необходимая для адресации операндов,В табл.1 представлен пример формирования последовательности адресов при...
Устройство для выполнения быстрого преобразования фурье
Номер патента: 1312611
Опубликовано: 23.05.1987
Авторы: Васянин, Плешаков, Редькин
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, фурье
...6, на второй вход которого поступают одноименные разряды поворотного множителя Ф, задержанные на нужное число тактов элементов 8 задержки.Одноименные разряды результата ао и а появляются на первом и втором выходах арифметического блока 3, являющихся выходами элемента 7 задержки и умножителя 6 через К ТИ.Сигналом переноса счетчика 15 разрядов, завершающим выдачу первой пары операндов, изменяется уровень сигнала с выхода счетчика 16 адреса, по которому коммутатор 20 переключает ТИ с входов блоков 1.1 и 1.3 на входы блоков 1.2 и 2.9 группы блоков 1 регистров, а выходы последних подключаются через коммутатор 13 к первомуи второму входам арифметического блок 3, обеспечивая ввод в него разрядов операндов о оа( и ах 4 1 одновременно с...
Устройство для быстрого преобразования фурье
Номер патента: 1314351
Опубликовано: 30.05.1987
МПК: G06F 17/14
Метки: быстрого, преобразования, фурье
...итерация выполняется за М/(РК) тактов.После завершения первой итерации блок 1 памяти переходит из режима считывания в режим записи, а блок 4 памяти - из режима записи в режим считывания, так как информация, полученная в результате промежуточной итерации, является исходной для следующей итерации. Соответствующее изменение режима записи и считывания происходит после завершения каждой предыдущей итерации, Аналогично блок 9 коммутации подключает на свой выход только тот блок памяти, который работает в режиме считывания. Из блока 2 постоянной памяти на каждой новой итерации выбираются коэффициенты, соответствующие этой итерации. Устройство предназначено для 5 10 15 20 25 30 35 40 45 50 выполнения счета по графу БПФ с постоянной...
Устройство для формирования адресов процессора быстрого преобразования фурье
Номер патента: 1315998
Опубликовано: 07.06.1987
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, преобразования, процессора, формирования, фурье
...и процесс программированиянового порядка формирования адресовсовмещены во времени. Максимальноеколичество тактов программированияопределяется разностью адреса и . 15 Рассмотрим работу устройства в синхронном режиме передачи адресов. Перед первым тактовым импульсом число (1-1) с входа 22 поступает на . 20 вход дешифратора 1 и устанавливает его 1-й выход в 1, что значит, что регистр 8, подготовлен к записи информации. По первому тактовому импульсу, поступившему с тактового входа 20, в регистр 17 записывается информация с выходов элементов ИСКЛЮЧАИЩЕЕ ИЛИ 13 , содержимое счетчика 7 увеличивается на единицу, а в регистр 8, записывается управляющая информация с входа 23, По второму и по следующим тактовым импульсам устройство работает...
Устройство для вычисления коэффициентов фурье
Номер патента: 1315999
Опубликовано: 07.06.1987
Автор: Шангин
МПК: G06F 17/14
Метки: вычисления, коэффициентов, фурье
...выполняется запись в блок 1 сначала второго операнда, а затем первого. Адреса для считывания весовых коэффициен.тов формируются на счетчике 43, при5 1 О 15 20 25 30 35 40 45 5055 7 13чем за счет входной логики счетныеимпульсы поступают на тот разрядсчетчика, на который приходит "1" ситерационного сдвигового регистра.Работа блока вычисления масштаба. Сигналом "Исходное" все регистры .устанавливаются в "0", в счетчики 24 и 25 заносится код,соответствующий значению 1 оя И - 1 (при И=16 код 011). Этот код соответствует масштабу результата, если на первой итерации будет выполнен сдвиг входного массива на один разряд в сторону младших разрядов, а на остальных итерациях операнды будут передаваться в арифметический блок без сдвигов.На первой...
Устройство для коммутации процессора быстрого преобразования фурье
Номер патента: 1316000
Опубликовано: 07.06.1987
Авторы: Братюк, Кравец, Мельник, Цмоць
МПК: G06F 17/14
Метки: быстрого, коммутации, преобразования, процессора, фурье
...появляется единичный сигнал. При 20 поступлении единичного сигнала на-й управляющий, вход (3 = 0,11 оу К) коммутаторов передается информация с 1 -го информационноговхода, т.е. с выхода 1-го регистра 25 (1 = 2 ) блоков 1 и 2 соответственно.Таким образом, в зависимости откода на информационных входах 10устройствав блоках 1 и 2 осуществ.ляется задержка на один, два, четы ре, , , , К тактов. Сигналпоступает по входу 11 управлениякоммутаторами 4 и 5, указывая направление передачи данных. При нулевом значении сигнала на выход 13 35 устройства передается информация свыхода коммутатора 3, а на вход регистра 2.1 - с входа 9 устройства.В зтом режиме осуществляется передача данных с информационных входов 10 8 и 9 на выходы...
Устройство для быстрого действительного преобразования фурье
Номер патента: 1322309
Опубликовано: 07.07.1987
Авторы: Дашук, Демиденко, Кончак, Куновский
МПК: G06F 17/14
Метки: быстрого, действительного, преобразования, фурье
...шагом алгоритма, результаты вновь поступают на регистры 4 и далее ца входы И/2(ЗИ/2-1) первого комутатора 1.Затем начинается выполнение 3-го шага алгоритма. Он включает два подшдгд. Первый содержит только операции суммирования-вычитания и выполцяется аналогично второму шагу алгоритма, цо с другими сигналами из блока 2 синхронизации, поступающими на входы управления коммутатора 1 и сумматоров 3. Причем операнды, подаваемые цд сумматоры 3 с выходов коммутатора 1, выбираются так, чтобы отсчеты, для которых на втором подшаге предусмотрено умножение, поступали на сумматоры 3, к выходам которых через соответствующие регистры 4 подключены умножители 5, т.е. имеющие номера (11/2+1)И. Наличие в устройстве (11/2-1) умножителей 5 объясняется...
Устройство для формирования адресов процессора быстрого преобразования фурье
Номер патента: 1324037
Опубликовано: 15.07.1987
МПК: G06F 17/14, G06F 9/34
Метки: адресов, быстрого, преобразования, процессора, формирования, фурье
...тригонометрического коэффициента процессора.В каждом цикле на выходе сумматора 3. формируется верхний адрес. Для формирования нижнего адреса используется группа сумматоров 4 по модулюдва, причем при расчете стандартных итераций БПФ каждый сумматор 4 по модулю два в группе работает в режиме ИЛИ. На второй вход группы сумматоров 4 по модулю два поступаетпрямой код номера итерации с входа 11 устройства, имеющий единицу в одном разряде, соответствующем номеру итерации, и нули в остальных разрядах. На выходе каждого сумматора по модулю два получается логическая суммаодноименных разрядов сумматора 3 и кода номера итерации с входа 11 устройства, В результате этого коды навыходах сумматора 3 и группы сумматоров 4 по модулю два отличаются...
Устройство для выполнения преобразования фурье
Номер патента: 1325509
Опубликовано: 23.07.1987
МПК: G06F 17/14
Метки: выполнения, преобразования, фурье
...полупериода. 50 Моменты ди скр етиз ации в виде положительных импульсов (74 и 78, Фиг. 3) поступают на тактовые входы соответствующих -х сумматоров-вычитателей 10 первой и второй групп 9 с того узла 49 или 50 памяти моментов дискретизации, который на данном полупериоде 1-й нечетной фильтрующей Функции 72 К (с) находится в режиме выдачи моментов дискретизации для четной и нечетной составляющих 1.-йспектральной оценки,Режим работы узлов 49 и 50 памятимоментов дискретизации задается уровнем 1.-й нечетной Фильтрующей функцииК , При низком уровне 1.-й нечетной фильтрующей функции 72 К ,соответствующий 1-й узел 49 оперативной памяти моментов дискретизации работает в режиме считывания моментовдискретизации, а -й увел 50 оперативной памяти...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1327120
Опубликовано: 30.07.1987
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...сло- щ жения, а во второй половине - в режиме вычитания. В первой половине такта на выходе 13 устройства формируется результат КеС. = КеА.+ КеВ .Вовторой половине такта выход регистра35 7 подключается через коммутатор 8 по команде с пятого выхода блока 11 синхронизации к инФормационным входам регистров 9 и 1 О, и по команде с второго выхода блока 11 синхрони-. 4 О эации произведение (КеА., - КеВ;) КеУ переписывается в регистр 9, а ТшА. с входа 12 устройства - в регистр 1.1По команде с девятого выхода блока 11 синхронизации с выхода регистра 10 ТшВ; поступает на второй вход сумматора-вычитателя 3 и иа его выходе формируется равность (1 шА; - 1 шВ;). В четвертом такте разность (1 шА . - ТшВ.) по команде с четверто 3 50 го выхода блока 11...
Устройство для вычисления коэффициентов фурье
Номер патента: 1332330
Опубликовано: 23.08.1987
МПК: G06F 17/14
Метки: вычисления, коэффициентов, фурье
...преобразователя 6. Последний осуществляет преобразование входного сигнала х(г) из аналоговой формы в цифровую с частотой дискредитации, равной час тоте генератора 2 тактовых импульсов. С выхода приращений аналого-цифрового преобразователя 6 снимаются значения приращений входного сигнала х(г) в виде единиц и нулей за один такт работы устройства. Абсолютное значение приращения ах входного сигнала.х(г) равно единице младшего разряда, т,е, 2 ", причем значение сигнала. "О" 13323Изобретение относится к специализированным средствам вычислительной техники и предназначено для определения коэффициентов дискретного преоб 5 разования Фурье при работе в реальном масштабе времени.Цель изобретения - сокращение аппаратурньж затрат.На чертеже...
Устройство для выполнения преобразования фурье
Номер патента: 1332331
Опубликовано: 23.08.1987
Авторы: Куконин, Петько, Чеголин
МПК: G06F 17/14
Метки: выполнения, преобразования, фурье
...для выполненияпреобразования Фурье; на фиг.2 -принципиальная схема распределителяимпульсов; на фиг.3 - временные диаграммы в контрольных точках.Устройство содержит информационный вход 1, генератор 2 тактовыхимпульсов, аналого-цифровой преобразователь (АЦП) 3, М накапливающихсумматоров-вычитателей 4 первой и второй групп .5, информационные выходы 6 первой и второй групп, элемент 7 задержки, группу 8 из М блоков 9 делителей частоты и группу 10 из М распределителей 11 импульсов.Устройство работает следующим образом.Входной аналоговый сигнал поступает на вход 1 АЦП 3. Тактовые импульсы с периодом Т с выхода генератора 2 поступают на вход синхронизации АЦП 3, на входы блоков 9 делителей частоты и на вход элемента 7задержки. Значения...
Устройство для вычисления быстрого преобразования фурье с основанием 6
Номер патента: 1334156
Опубликовано: 30.08.1987
Авторы: Евсеев, Назаренко, Свердлик, Стоян
МПК: G06F 17/14
Метки: быстрого, вычисления, основанием, преобразования, фурье
...с первого выхода арифметического блока 4 (фиг. ) поступают на первый вход коммутатора второго каскада 8, с второго - шестого выходов поступают соответственно черезэлементы 3-7 задержки второго каскада, на второй - шестой входы коммутатора 8 второго каскада, который осуществляет переключения с периодомМТопереключения Т = -- . Отсчеты с пер 36вого - пятого выходов коммутатора 8второго каскада поступают соответственно"через элементы 9-13 задержкивторого каскада на первый - пятыйвходы арифметического блока 14 второго каскада, с шестого выхода коммутатора 8 второго каскада отсчетынепосредственно поступают на шестойвход арифметического блока 14 второгокаскада, который начинает вычислятьвторую итерацию БПФ, Коэффициентыпоступают с входов...
Устройство для вычисления коэффициентов фурье
Номер патента: 1336029
Опубликовано: 07.09.1987
МПК: G06F 17/14
Метки: вычисления, коэффициентов, фурье
...из блока 4. С арифметического блока 3 операнды подаются на вход мультиплексора 13, который настраивается на первой итерации со сдвигом на 1 разряд вправо. На выходе мультиплексора 13 производится оценка величины модуля операндов, вычисленных на текущей итерации, Вначале с помощью преобразователей 5 и 6 производится преоб 1,186029зразование их в прямой код, что позволяетсократить объем блока ПЗУ. Для этого науправляющие входы преобразователей 5 и 6подключены знаковые разряды соотетственнодействительной и мнимой частей операнда.При единичном значении знакового разряда производится инвертирование кода мантиссы операндов, поданных на вход преобразователя 5 или 6. При нулевом значении знакового разряда производится передача кода...
Арифметическое устройство для процессора быстрого преобразования фурье
Номер патента: 1336030
Опубликовано: 07.09.1987
Авторы: Боровицкий, Гамкрелидзе, Завьялов
МПК: G06F 17/14
Метки: арифметическое, быстрого, преобразования, процессора, фурье
...2 и синхросигналу С производится запись информации с входа 15 в первый ряд запоминающих элементов двухтактного регистра 6, Выход мультиплексора 12 находится в это время в состоянии Отключено,В третьем такте по сигналу Тз информация с выхода сумматора-вычитателя 7 поступает через мультиплексор 12 на выход 16,25 30 35 40 45 50 55 В четвертом такте по тактовому сигналу Т 4 информация с выхода сумматора-вычитателя 8 через мультиплексор 12 поступает на выход 16. Одновременно при единичном значении сигнала М 4 информация с выхода сумматора-вычитателя 8 через мультиплексор 11 поступает на вход двухтактного регистра 5 и записывается в первый ряд запоминающих элементов по сигналам Т 4 и С, Если сигнал М 4 имеет нулевое значение, то в регистр 5...
Устройство для выполнения быстрого преобразования фурье
Номер патента: 1337904
Опубликовано: 15.09.1987
Авторы: Васянин, Плешаков, Редькин
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, фурье
...мноожителя И , задержанные на нужное число тактов элементом 8 задержки,Через К тактов импульсов ТИ на первом и нтором выходах арифметического блока 3, являющихся выходами элемента 7 задержки и умножителя 6, появляются одноименные разряды реэультата ао и а, . На выходе элемента 12 задержки появляется высокий уровень сигнала с выхода триггера 11, которым разрешается счетный режим счетчика 16 адреса и открывается коммутатор 21 сигналов записи. Запись указанных разрядов результата произнодится в блок 2 памяти по адресу, который определяется состоянием выхода счетчика 16.После выдачи в арифметический б.сок 3 последних разрядов операндов о ой,2 - 1аи, , аи, и Ысигнал переполи, фнеция с счетчика 15 адреса поступает на входи регистра...
Устройство для дискретного преобразования фурье действительной последовательности сигналов
Номер патента: 1357974
Опубликовано: 07.12.1987
Авторы: Семенов, Шафоростов
МПК: G06F 17/14
Метки: действительной, дискретного, последовательности, преобразования, сигналов, фурье
...игруппу вычитателей 5, ВычислительныйВычислительные блоки второго и третьго родов (фиг. 4) содержат две группы узлов 4 суммирования и группу узлов 6 масштабирования.Блок суммирования (фиг 5) содер.жит группу узлов 3 масштабирования и многовходовый сумматор 7Блок масштабирования (Фиг. 6) содержит многовходовый сумматор 7 и группу умножителей 8 на степень двой ки еУстройство работает следующим образом.На х-й и (1)1-)-й входы устройства подают -й и (Б-)-й дискретные действительные сигналы (1.М/2 )На выходах двухвходовых сумматоров 1 первого уровня в первом канале и вычитателей 5 во втором канале Формируются сигналы по формулам (5), (6). 25 На выходе К-го (1 1И/21) блока 3 в первом канале формируется Е-е первое слагаемое Е-й...
Устройство для вычисления преобразования фурье
Номер патента: 1357980
Опубликовано: 07.12.1987
Авторы: Долбня, Лисин, Поляков, Соболь
МПК: G06G 7/19
Метки: вычисления, преобразования, фурье
...в частности к устройствам на поверхностных акустических волнах дляспектральной оработки сигналов.Цель изобретения - повышение точности.На чертеже изображена структурнаясхема устройства.Устройство для вычисления преобразования Фурье содержит ключ 1, первыйаедисперсионный встречно-штыревойпреобразователь (ВШП) 2, синхронизатор 3, генератор 4. радиоимпульсов,третий дисперсионный ВШП 5, многополосковый преобразователь 6 траекто-.рии, четвертый дисперсионный ВШП 7,Квадратор 8, смеситель,9, второй недисперсионный ВШП 10, второй дисперсионный ВШП 11, первый дисперсионныйВШП 12, пьезоэлектрическую подложку 13.Устройство для вычисления преобразования фурье работает следующим об-.разом,Рабочий цикл устройства начинаетсяс момента...
Процессор дискретного преобразования фурье
Номер патента: 1361574
Опубликовано: 23.12.1987
Автор: Голубев
МПК: G06F 17/14
Метки: дискретного, преобразования, процессор, фурье
...массива. В момент С навыходе интерполятора 4 формируетсяЬ интерполированных коэффициентов 50 Ве, соответствующих Ь-точечному разложению входного сигнала по гармоническим составляющим, частоты которыхрасположены в серединах частотныхинтервалов между частотами, соответствующими коэффициентам ДПФ А.Гармонические составляющие, соот 211 Кнветствующие ДПФ (А ехр 1 --- ) имеК Ь1361574 Процессор дискретного преобразования Фурье, содержащий блок Ь-то . чечного дискретного преобразования Фурье и выходной блок, выход которого является информационным выходом процессора, информационным входом которого является информационный вход блока Ь-точечного дискретного преобразования Фурье, выход результата которого подключен к входу выходного блока, о...
Устройство для дискретного преобразования фурье
Номер патента: 1361576
Опубликовано: 23.12.1987
Авторы: Алексеев, Беляев, Гельман, Демин, Пономарев
МПК: G06F 17/14
Метки: дискретного, преобразования, фурье
...тактовых сигналов и запусков АЦП происходит накопление содержимого счетчика 45,емкость которого равна числу дискрет весовых функций.С завершением цикла преобразования произведения текущего мгновенного значения процесса на последнее дискретное значение весовой функции гармоники, в данном случае нулевой, счетчик 45 переполняется и сигнал на его выходе,. подключенном к выходу 11 блока, становится единичным, Этот сигнал деблокирует по соответствующему входу элемент И 29.С завершением указанного цикла преобразования задержанный в элементе 27 сигнал конца этого цикла преобразования через деблокированный. элемент И 29 поступает на вход переписи регистра 30 и одновременно переключает триггер 28, нулевым выходным сигналом которого...
Систолический процессор дискретного преобразования фурье
Номер патента: 1363243
Опубликовано: 30.12.1987
Авторы: Кухарев, Скорняков, Тропченко
МПК: G06F 17/14
Метки: дискретного, преобразования, процессор, систолический, фурье
...7 и первый вход второйсистолической матрицы 8, на второй 40 вход 1 О которой поступают весовыемножители Р (К е 1, М) . Результатдвумерного ДГФ снимается с общеговыхода 13 блока 11 сдвиговых регистров. При этом каждая ячейка блока 5 45 первой систолической матрицы 4 реализует следующие функции (фиг, 2): ВЫх Вх ф Ьых ВХ ф(К(К-)К ВЫх ф ( Эх ВхЯ исходных данных;результатов; Вых ф= вх"Вх х, х, х юХХ1 ХХ Х ХК, К 2 цК"К 1 К 1 К О 118 11 мК н ХК - матрица СК. - матрица 50вых вхВх )(ВхКаждая ячейка блока 9 второй систолической матрицы 8 реализует функции (фиг. 3):Работой процессора управляет стандартныи блок 4 синхронизации. формула изобретенияСистолический процессор дискретного преобразования Фурье, содержащий первую...
Арифметическое устройство для процессора быстрого преобразования фурье
Номер патента: 1363245
Опубликовано: 30.12.1987
Авторы: Кухарев, Новоселов, Скорняков
МПК: G06F 17/14
Метки: арифметическое, быстрого, преобразования, процессора, фурье
...на противоположный,при этом блоки 5-8 блокируются, а19-22 И открываются для передачи изрегистров 1-4 операндов в канал выполнения обратного БПФ, На выходеарифметического устройства формируется результат по цепи: сумматор-вычитатель 23 - блоки 24, 25 сумматоров,Г 2осуществляющие умножение на -коммутатор 26 - сумматор-вычитатель27 - блоки 14-17 элементов ИЛИ - выходы 28-31,Блок сумматоров работает следующим образомВходной операнд Х разрядностью Ипоступает на вход сумматора 38, надругой вход этого сумматора поступает значение операнда Х, сдвинутоена два разряда вправо, т,е, 0,25 Х;с выхода сумматора значение суммы1,25 Х, сдвинутое на три разрядавправо, т.е, 0,15625 Х, поступает навход сумматора 40. Параллельно сосложением в сумматоре 38...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1383394
Опубликовано: 23.03.1988
МПК: G06F 17/14
Метки: арифметическое, быстрого, преобразования, фурье
...- во второй половине четвертого такта, а операцию вычитания - во второй половине (фиг.3,7), соответственно сумма КеА; + КеАКе 11 по сигналу из блока 16 принимается в выходной регистр 10 в середине четвер того такта, а разность КеАф - КеА г1к КеИ - по сигналу из блока 16 в конце четвертого такта в. выходной регистр 11.В пятом такте В умножителе 3 Вы 50 полняется умножение и произведениео/ 1 пйКеУ 0 по сигналу из блока 16 принимается в регистр 4, произведеоние 1 пй1 пй 0 по этому же сигналу принимается из регистра 4 в регистр 5, а во входной регистр 15 - действительная часть КеУ, во входной регистр 2 по сигналу из блока 16 принимается через коммутатор 1. с перво 394го входа устройства действительнаяочасть КеА исходного отсчета следующего...