H03M 7/00 — Преобразование кода, в котором информация представлена заданной последовательностью цифр или числом, в код, где та же информация представлена последовательностью цифр или числом, отличными от заданных
Шифратор позиционного кода
Номер патента: 1181156
Опубликовано: 23.09.1985
Автор: Герасимов
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...является усовершенствованием изобретения по авт.св. В 875625.Цель изобретения " повышение надежности работы устройства и достоверности позиционного кода.На чертеже изображена функциональ Оная схема устройства,Шифратор содержит генератор 1 так. товых импульсов, элемент И 2, счетчик 3, блок 4 ввода информации, ком,мутатор 5, блок 6 элементов И, второй элемент И 7, вычитающий счетчик 8, дополнительный коммутатор 9,блок 10 сравнения и третий элемент И 11. сигнал логического "0". Следователь 9но, через блок 6 позиционный код со счетчика 8 на выходы шифратора не считывается.При поступлении сигнала логической "1" с блока 4 ввода информации на один из.ийформационных входов коммутатора 5 и при совпадении кодовой комбинации, снимаемой со...
Преобразователь напряжения в частоту
Номер патента: 1182683
Опубликовано: 30.09.1985
Автор: Обод
МПК: H03M 7/00
Метки: частоту
...изображена принципиальная схема предлагаемого преобразователя.Преобразователь напряжения в частоту содержит полевой транзистор 15 1 с двумя затворами, биполярный транзистор 2, времяэадающую интегрирующую КС-цепочку, выполненную на времязадающем конденсаторе 3, время- задающем резисторе 4 и токостабили зирующем первом полевом транзисторе 5, включенных последовательно между общей шиной и шиной источника питания, резистор 6, переход и сток-исток транзистора 1 включен между переходом база-эмиттер транзистора 2 и выходом времяэадающей цепи, причемвходом 7 преобразователя являетсязатвор полевого транзистора 1.Преобразователь напряжения вчастоту работает следующим образом. При подаче напряжения питания на шину питания и заданного входного...
Устройство для преобразования кодов
Номер патента: 1182684
Опубликовано: 30.09.1985
Авторы: Ероньян, Махлин, Просвирнин, Юфа
МПК: H03M 7/00
Метки: кодов, преобразования
...соответственно первый и второй выходы первого распределителя 15, 50 соединенные соответственно с второй ичетвертой выходными шинами 6 и 8, первой выходной группы, при этом третий вход первого распределителя 15 соединен с выходом первого инверто ,ра 16 и первым входом второго элемента 13 сравнения, второй вход которого соединен с третьей входной шиной 3, вторым входом первого элемента 14 сравнения, четвертым входом первого распределителя 15, шестым входом второго распределителя 18 и третьей выходной шиной 7 первой выходной группы. Пятый вход первого распределителя 15 подключен к седьмому входу второго распределителя 18, к третьему входу второго элемента 13 сравнения, к четвертой входной шине 4 и к входу второго инвертора 17, выход...
Преобразователь число-импульсного кода в параллельный двоичный код
Номер патента: 1182685
Опубликовано: 30.09.1985
Авторы: Карпов, Филиппенков
МПК: H03M 7/00
Метки: двоичный, код, кода, параллельный, число-импульсного
...счетчика 5 образуется т-разрядное двоичное число, Элемент 4 задержки обеспечивает задержку тактовых им пульсов на время, равное длительнос - ти синхроимпульсов. Она необходима для того, чтобы сдвиг информации в регистре 1 сдвига происходил после Формирования импульса в цепях 6 или 7,В таблице приведено состояние разрядов регистра 1, состояние реверсивного счетчика 6, а также импульса на входе и выходе регистра 1 и импульсы на входах б и 7 реверсивного счетчика 5. В первой графе таблицы указан номер симвопа во входной последовательности импульсов, поступающих на вход устройства по цепи 2.Для определенности примем, что и =8. Предположим, что к началу момента рассмотрения в регистре 1 сдвига записано число 10011000, соответственно...
Устройство для передачи сообщений
Номер патента: 1188891
Опубликовано: 30.10.1985
Авторы: Новак, Старченко, Шилай
МПК: H03M 7/00
...этом адресная часть сообщения оказывается записанной в адресный регистр 4, а информационная часть - в информационный регистр 2 сдвига. 45 Адресная часть сообщения анализируется дешифратором 5 адреса и поступает на управляющие входы коммутатора 6 и дополнительного коммутатора 18. При этом через 50 коммутатор 6 выходы хронизирующего регистра 7 подключаются в соответ- ствии с математическим законом формирования хронизирующей псевдослучайной последовательности, ко торый принадлежит получателю, находящемуся по данному адресу, к входам второго сумматора 11 по модулю два, а через дополнительныйкоммутатор 18 происходит подключение выходов информационного регистра 2 сдвига к входам первогосумматора 10 по модулю два в соответствии с...
Устройство кодирования цифровых сигналов для магнитной записи
Номер патента: 1188892
Опубликовано: 30.10.1985
МПК: H03M 7/00
Метки: записи, кодирования, магнитной, сигналов, цифровых
...на время,определяемое результатами сравнения в,блоке 2. Блок 3 осуществляетформирование временного положенияимпульса, подсчет числа посылокмежду импульсами (точнее, формирование признака четности этого числа)и запись этих значений в блок 4.Кроме того, блок 3 осуществляетзапись значений первых двух посылок после формирования импульса вблок 4. По четырем шинам, реализующим связь блока 3 с входнымрегистром 1, значения ("0", или"1") посылок записанных в регистУре, поступают на соответствующиеэлементы И блока 3 кодирования.Значения (-3) посыпки подается наэлементы И 16, ( -2) - на элементы И 17 и 18, значение (-1) - наэлементы И 19 и .20, на элемент И 21.Кроме того, на эти элементы И попяти шинам, реализующим связьблока 3 с блоком 2,...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1193824
Опубликовано: 23.11.1985
Автор: Соколов
МПК: H03M 7/00
Метки: двоично-десятичного, двоичный, кода
...десятков, сумматор результата и второй вход пятого разряда сумматора результата соединены с входом логического нуля преобразователя, выходы с четвертого по восьмой разрядов которого соединены соответственно с выходами с четвертый разрядов которого соединенысоответственно с входами. с пятогопо восьмой разрядов преобразователя,выход третьего разряда которого соединен с выходом первого разрядапервого сумматора сотен, первый входпервого разряда которого соединенс входом девятого разряда преобразователя, входы восьмого и двенадцатогоразрядов которого соединенй с вторымивходами первого и второго элементовИЛИ, выходы которых соединены соответственно с вторым входом третьегоразряда первого сумматора сотен нвыходом десятого разряда...
Устройство для определения знака числа в системе остаточных классов
Номер патента: 1196864
Опубликовано: 07.12.1985
Авторы: Сванишвили, Хацкевич, Чачанашвили
МПК: G06F 7/72, H03M 7/00
Метки: знака, классов, остаточных, системе, числа
...быстродействия.На чертеже приведена схема уст" ройства рля определения знака числа в СОК.Предлагаемое устройство содержит группу входных регистров 1,схему 2 сравнения, дешифратор 3 нуля, группу блоков 4 памяти, группу аналоговых ключей 5, сумматор 6, вычитатель 7, группу цифроаналрговых преобразователей 8, элемент НЕ 9,элементы И 10 и 11, аналоговые .ключи 12 и 13, триггер 14 и схемы 15-17 сравнения.Устройство для определения знака числа в СОК работает следующим об- разом.В качестве оснований СОК выбрана однопараметрическая система видаР ы 2 Т - .1 Р2 Т Р = .2 Т + 1 .ф г ф 3Для числа А = (с, Ыг, с) "определяется номер интервала 1 по старшему основанию3= Л+ Лг + Ль+ 1 + 1 г Р(шо Р) э о;где Л; = - (тпой Р);К = 2; Кг = 2 Т - 1; К =...
Устройство для определения ранга числа
Номер патента: 1197090
Опубликовано: 07.12.1985
Авторы: Евстигнеев, Хлевной
МПК: G06F 11/08, H03M 7/00
...с выходом ошибки устройства и с выходом первого . сумматора по модулю, выход блока греобразования не- позиционного кода в позиционный соединен с входом (2 п+1)-го блока умножения на константу, выход которого соединен с входами элементов ИЛИ второй группы, тактовые входы блоков умножения на константу с (и+1)-го по (2 п+1)-й соединены с тактовым входом устройства.2. Устройство по п, 1, о т л ич а ю щ е е с я тем, что схема сравнения содержит 1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ (1 с 3 1 одг , где гш - максимальное значение истинно го ранга) и элемент ИЛИ, причем первые входы элементов ИСКЛЮЧАМЦ 1 ЕЕ ИЛИ соединены с первым входом схемы сравнения, М младших разрядов второго входа которой соединены с вторыми входами соответствующих элементов...
Преобразователь двоичных кодов в двоично-десятичные
Номер патента: 1200428
Опубликовано: 23.12.1985
Авторы: Коробков, Ларченко, Холодный, Ялинич
МПК: H03M 7/00
Метки: двоично-десятичные, двоичных, кодов
...Программирование ПЛМ осуществляется в соответствии с табл, 1. Применение ПЛМ позволяет сократить количество используемых корпусов, а применение 3"-триггеров в количество выходов иэ ПЛМ. б-триггер 9 предназначен дляуправления подачей сигналов во времени на шифратор 2 либо с информационных Входов в устройства,либо с блоков 5 коррекции,Элемент И-НЕ 1 О формирует дляблока 8 управления сигнал "Необходима коррекция результата в накапливающем сумматоре".Преобразователь работает следующим образом.В исходном положении преобразова-теля блок 8 управления находитсяв начальном состоянии, т.е. 91=Я ==О, где Я 1 и Я - состояния соответственно первого и второгоЭК-триггеров блока управления. Навход 11 поступают.тактовые импульсы,а на входе 12...
Устройство для преобразования числа из системы остаточных классов в позиционный код
Номер патента: 1200429
Опубликовано: 23.12.1985
Авторы: Иванченко, Прокопьев, Торопов
МПК: H03M 7/00
Метки: классов, код, остаточных, позиционный, преобразования, системы, числа
...чис. ла из системы остаточных классов в позиционный код содержит позиционный счетчик 1, группу 2 вычитающих модульных счетчиков, элементы ИЛИ. 3 и 4, элементы И 5-7, триггер 8, вычитающий счетчик 9 по наибольшему основанию, вход 1 0 "Пуск уст; ройства", тактовый вход 11 устройства, выход 12 устройства.Позиционный 1 и вычитающий 9 счетчики по наибольшему основанию позволяют соответственно увеличивать содержащееся в нем число на единицу или заданную для него константу ц = .П Р и уменьшать на единицу или заданнуи для него константу 1 = = /."П Р/ тоа Р.При обнулении каждого вычитающего модульного счетчика 2 группы и счетчика 9 с его выхода выдается сигнал логического нуля, Устройство для . преобразования числа из системы остаточных...
Преобразователь кода из системы остаточных классов в позиционный код
Номер патента: 1200430
Опубликовано: 23.12.1985
Авторы: Брылев, Иванченко, Прокопьев, Торопов
МПК: H03M 7/00
Метки: классов, код, кода, остаточных, позиционный, системы
...техники и может бытьиспользовано для сопряжения вычислительных устройств, функционирующих,в позиционной системе счисления исистеме остаточных классов.Целью изобретения является сокращение количества оборудования.На чертеже представлена схема преобразователя кода из системы остаточных классов в позиционный код.Преобразователь кода из системыостаточных классов в позиционный кодсодержит модульные счетчики 1-3,генератор 4 тактовых импульсов, элементы И 5-8, триггеры 9-11, элементИЛИ 2, блок 3 элементов И, блок 4элементов запрета, сумматор 15, вход16 начальной установки преобразователя, входы 17 и 18 первой и вто-рой констант преобразователя, выход 19 преобразователя.Преобразователь работает следующим образом,Для работы преобразователя...
Датчик телеграфного кода
Номер патента: 1210230
Опубликовано: 07.02.1986
МПК: H03M 7/00
Метки: датчик, кода, телеграфного
...срабатывает при наличии на его входах нулевых сигналов. На выходе второго блока 10 совпадения при этом появляется сигнал установки записи, Этот сигнал поступает на адресный вход блока 3 буферной памяти и обеспечивает запись кода, который установлен во входном регистре 2. После того,как прием кода знака заканчивается, на выходе окончания записи блока 3 буферной памяти появляется сигналсброса, которым приводятся в исходное состояние входной регистр 2, третий 13 и четвертый 15 триггеры, Одновременно с приведением в исходное состояние четвертого триггера 15 деблокируется первый блок 8 совпадения и блокируется второй блок 10 совпадения. Д результате схема готова к процессу считыванияПроцесс считывания происходит в 1 О следующем порядке.Если...
Устройство для преобразования кодов
Номер патента: 1218470
Опубликовано: 15.03.1986
Авторы: Быков, Горбачев, Преображенский
МПК: H03M 7/00
Метки: кодов, преобразования
...работа элемен" та И 16. При этом могут возникнуть следующие ситуации:триггер 18 - в состоянии "1" (входная информация не требует масштабирования), поэтому работа элемента И 13 запрещена (через элемент НЕ 15), а работа элемента И 16 разрешена через элемент ИЛИ 17, в этом случае информация без масштабирования через элемент И 16 поступает на первый регистр 1;триггер 18 - в состоянии "0" (входная информация об углах и тре 284704бует масштабирования), поэтому информация с второго регистра 11 через блок 12 сумматоров, элемент И 13,элемент ИЛИ 19 в последовательномкоде поступает на первый регистр 1.Преобразованная в двоичный кодинформация после первого циклаработы находится во втором регистре 11 и начинается второй циклО работы. В...
Электронный ключ
Номер патента: 1219772
Опубликовано: 23.03.1986
МПК: E05B 47/00, H03M 7/00
Метки: ключ, электронный
...на которые разбиваются коды соответствия и ключа, Маскирование данных кодов осуществляется в перемешивании этих элементов в зависимости от кода маскирования. Таким образом, установив на переключателях код коммутации, соответствующий коду маскирования, на выходе блока 13 декодирования получают истинные коды соответствия и ключа. Кроме установки кода коммутации осуществляется запись замаскированных кодов соответствия и ключа, а также кода количества использований ключа в блок 4 памяти. После этого ключ готов к работе.При состыковке ключа с замком на вход блока 1 управления поступают тактовые импульсы и он осуществляет считывание из олока 4 памяти кода количества использований ключа в счетчик 5. В счетчике 5 происходит вычитание единицы...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1221757
Опубликовано: 30.03.1986
МПК: H03M 7/00
Метки: двоично-десятичный, двоичного, кода
...возникает П 240, то в новом тактепередачи значения (Ф 16+Ф 21) в регистр28 не происходит, а на выходе 19блока 5 вырабатывается импульс И 19,по которому полученная в предыдущемтакте тетрада двоично-десятичногокода совместно с признаком П 22 заносится в блок 7 по адресу, определяемому регистром 2. По окончании И 19=1содержимое регистров адреса 1 и 2увеличивается на 1, а.через задержкуС счетчик 6 обнуляется по И 18.Если полученная тетрада не последняя для данного операнда, то на выходе 23 блока 3 сохраняется П 23=0 ипо ТИ 14 содержимое регистра 28 суммируется с новым кодом Ф 21 до возникновения П 24=0, При П 23=1 триггер 31блока 5 переходит в нулевое состояние,запрещая формирование И 17 и И 19.Входы-выходы шинного формирователя39 при И...
Обратимый преобразователь позиционного кода в код системы остаточных классов
Номер патента: 1226670
Опубликовано: 23.04.1986
Авторы: Глушков, Ключко, Краснобаев, Сахно, Швецов
МПК: H03M 7/00
Метки: классов, код, кода, обратимый, остаточных, позиционного, системы
...В счетчиках 1, -1будет находиться результат преобразования позиционного числа А в СОК.В режиме преобразования чиселиз СОК в позиционную форму представления в счетчики 1 - 1 записаны коды остатков , - к, счетчик 1. и триггер 6 обнулены, на входах 10 выставлены коды оснований выбранной СОК, на входе 12 выставлен код числового диапазона Р =.П Р. выбран= 1 ной СОК. С приходом импульса по входу 8 "Пуск" содержимое счетчиков 1 -1 начинает изменяться по модулям с начального состояния а-(, а содержимое счетчика 1 монотонно расти. Как только содержимое счетчиков 1 - 1 в непозиционном представлении будет равно диапазону выбранной СОК, все схемы 2-2 сравнения сработают, и на выходе многовходового элемента И 3 появится сигнал, который...
Многоканальный формирователь кодов
Номер патента: 1228288
Опубликовано: 30.04.1986
Авторы: Бестемьянов, Вековищев, Здоровцов, Казимов, Кондратьев, Лебедев, Лисенков, Шалягин, Шурыгин
МПК: H03M 7/00
Метки: кодов, многоканальный, формирователь
...на выходах блока 4 памяти последовательно10 во времени в виде параллельного кодавыставляются все комбинации Формируемого кода. Одновременно формирователь 6 номера разряда кодовой комбинации,представляющий собой двоичный счет 15 чик, вырабатывает последовательно вовремени двоичные номера разрядов формируемой кодовой комбинации, причемформирователи 3 и 6 включены такимобразом, чтобы за время Формирования. двоичного номера одного разряда комбинации Формирователем б на выходахформирователя 3 выставлялись двоичные адреса всех кодовых комбинаций(фиг.2, диаграммы а, б, в, г, д, е,ж, з, для т,=3) .При этом на выходахблока 4 памяти за время выдачи формирователем 6 одного двоичного номераразряда последовательно во временипоявляются все кодовые...
Преобразователь кодов
Номер патента: 1229963
Опубликовано: 07.05.1986
МПК: H03M 7/00
Метки: кодов
...очередного синхроимпульса один элемент информациибудет через открытый элемент И 8 иэлемент ИЛИ 12 поступать на выходустройства,Данный процесс будет продолжаться до тех пор, пока не будет передана вся информационная часть кодограммы, Окончание процесса будетхарактеризоваться тем, что в 1-празрядах регистра 1 сдвига останутся нули, а в и+1 разряде - единица., характеризующая длину кодограммы. В результате на выходе элементаИ-НЕ 7 сформируется нулевой сигнал,который заблокирует прохождениеинформации через элемент И 8, синхроимпульсов - через элемент И 6 наС-вход регистра 1 сдвига и совмест.но с единичщм сигналом (п+1) разряда регистра 1 сдвига подготовитэлемент И 9 к работе, По приходуочередного синхроимпульса на входэлемента И 9 единица с...
Преобразователь равномерного кода в код морзе
Номер патента: 1229973
Опубликовано: 07.05.1986
Автор: Семенов
МПК: H03M 7/00
Метки: код, кода, морзе, равномерного
...на выход "Запрет считы 11вания формирователя 9 кодовых сочетаний. При этом формирователь 9 ко довых сочетаний готовится к работе, а элемент 28 запрета блока 17 синхронизации блокируетсязапрещающим сигналом, Одновременно на второй вход элемента И 21 поступает сигнал 11 11Считывание , который пришел ранее с первого выхода формирователя 18 кода Морзе. Элемент И 21 срабатывает, и на его выходе появляется сигнал, который поступает на счетный вход счет чика 22 знаков.Счетчик 22 знаков выводится из исходного состояния, и на его инФормационном выходе появляется код адреса первого знака кодового соче тания. Этот код через распределитель 24 столбцов поступает на адресный вход столбцов выбранного кодового редством второго и третьего элементов ИЛИ...
Преобразователь последовательного кода в параллельный
Номер патента: 1234974
Опубликовано: 30.05.1986
Автор: Гельтман
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...на вход преобразователя 29 импульс ввода информации, который сбрасывает триггер готовности 22, проходит через элемент И 13, так как на его управляющем входе присутствует сигнал логической единицы, поступающий с триггера ввода информации 24. С выхода элемента И 13 импульс ввода информации поступает на вход управ. ления выходными ключами счетчика числа разрядов 7, при этом информация со счетчика выдается на информационные выходы преобразователя. Содержимое счетчика бит информации 7 указазывает потребителю на значащие разряды последнего принятого слова. Таким образом, сигнал на выходе преобразователя 30 указывает потребителю, что следующая информация будет поступать о количестве значащих разрядов в последнем слове. Для приема следующей...
Анализатор кодовых последовательностей импульсов (его варианты)
Номер патента: 1238243
Опубликовано: 15.06.1986
Автор: Кацман
МПК: H03M 7/00
Метки: анализатор, варианты, его, импульсов, кодовых, последовательностей
...происходит следующим обраэом 1 упраляющий регистр 29 поочередно программируется через дешифратор ЗО так, чтобы на выход мультиплексора 28 проходил либо тактовый сигнал, либо сигнал ошибки с выдели- теда 5, Сигнал с выхода мультиплексора 28 поступает на вход счетчика 6 ошибок.Первоначально счетчик 6 ошибок подсчитывает количество тактовых им%.пульсов за время 1 Ос, где и 1, 2 или 3. Допустим, что в счетчике запи" сано Б тактовых импульсов за время 1, тогда значение тактовой частоты Г=И - , Гц.1Это значение заносится .в оперативную память программного блока 8, после чего определяется значением1Т.Эта константа используется затем для организации цикла работы выделителя.5 ошибок. После этого через блок 14 мультиплексирования на вход...
Дешифратор
Номер патента: 1241482
Опубликовано: 30.06.1986
Авторы: Краснобаев, Острась, Супрун, Тимонькин, Ткаченко, Харченко
МПК: H03M 7/00
Метки: дешифратор
..."011"; "101" и "110". На выходах элементов ИЛИ 12- 10 появляются единичные значения соответственно при значениях вход- "110" "101" и "110". На выходах элемейтов 4 - 6 ЗАПРЕТ появляются единичные значения соответственно при значениях входного кода "001"; "010"; "100", С выходов элементов 4 и 5 ЗАПРЕТ, элемента И 7, элемента 6 ЗАПРЕТ,. элементов И 8 и 9 значения унитарного кода поступают соответственно на разряды 13 - 18 выхода дешифратора,241482 2формула изобретенияДешифратор, содержащий три элемента И, три элемента ЗАПРЕТ, первыйэлемент ИЛИ, причем первый разрядвхода дешифратора соединен с информационным входом первого элементаЗАПРЕТ и с первым входом первого элемента И, второй разряд входа дешифратора соединен с...
Устройство для определения старшего значащего разряда
Номер патента: 1252778
Опубликовано: 23.08.1986
Автор: Тархов
МПК: G06F 9/46, H03M 7/00
Метки: значащего, разряда, старшего
...будет на выходе той шины,номер которой соответствует разрядурегистра 1, в котором записана старшая единица анализируемого кода. Навсех остальных шинах 5 должен бытьО независимо от состояния другихразрядов регистра,Известно; что для преобразования прямого кода числа в дополнительный необходимо выделить самую младшую единицу преобразуемого кода, оставить ее без изменения а но всех оставшихся более старших разрядах "1" заменить на "О", "О" - ца "1",В соответствии с этим во втором случае пре Гразуемьтй код записывается н регистр 1 так, чтобы старший разряд был сверху (по чертежу). Устройство распределяет потенциалы таким образом, что единица младшего30 Формула изобретения 5 10 15 г 0 г 5 35 40 45 50 55 разряда, распространяясь по...
Устройство для преобразования числа из системы остаточных классов в позиционный код
Номер патента: 1257850
Опубликовано: 15.09.1986
Авторы: Брылев, Иванченко, Прокопьев, Торопов
МПК: H03M 7/00
Метки: классов, код, остаточных, позиционный, преобразования, системы, числа
...неравенства нулю содержимого разрешает прохождение тактовых импульсов через элемент И 6 на вторые счетные входы счетчика 1 и модульных счетчиков 2 , и 2 соответственно основаниям Р, и Р, причем Рд ) Р, , а нулевой сигнал с выхода равенства нулю содержимого модульного счетчика 2, запрещает прохождение тактовых импульсов через элемент И 7.Поступление одного тактового импульса на второй вход счетчика 1 вызывает увеличение состояния данного счетчика на заданную константу Ч, а поступление тактового импульса на вторые входы модульных счетчиков 2 ., и 2 - уменьшение на величину 1,. При обнулении модульного счетчика 2., нулевой сигнал с его выхода неравенства нулю содержимого закрывает элемент И 6, а единичныйсигнал с выхода равенства нулю...
Преобразователь последовательного кода в параллельный
Номер патента: 1262732
Опубликовано: 07.10.1986
Автор: Скорняков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...об окончании приемаи о достоверности принятой информации. Импульс паузы задерживаетсяэлементом 12 задержки на время, не-.у обходимое для уверенной перезаписиинформации из регистра 1 сдвигав буферный регистр 2, и поступаетна Формирователь 13 импульса, где 5 10 15 20 25 ЗО ет йрохождение опорных синхроимпульсов на счетчик 14.Если синхроимпульсы кода есть,что соответствует приему последовательного кода, то счетчик 14 периоди.чески обнуляется с частотой следования синхроимпульсов кода, близкойк частоте следования опорных синхроимпульсов, и импульсы паузы неформируются, Импульсом паузы производится перезапись разрядов информации из регистра 1 сдвига в буферныйрегистр 2.Импульс начальной установки свыхода блока 3 управления поступаетна...
Устройство для преобразования последовательного кода в код
Номер патента: 1270900
Опубликовано: 15.11.1986
МПК: H03M 7/00
Метки: код, кода, последовательного, преобразования
...между тактовыми импульсами, поступающими ца первый тактовый вход 5 устройства на второй в тактовый вход 6 устройства подаются импульсы, обеспечивающие запоминание считываемой из ячейки информации в 0-триггере 3, на время до следующего такта считывания. В том случае, если необходимо из - менить порядок следования всех разрядов, например 8-разрядного кода на обратньп, выходы первых трех разрядов составляющих вторую группу счетчика импульсов подключаются к первым входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы которых подключаются к выходу четвертого (старшего) разряда счетчика, В результате при нулевом70900 значении четвертого разряда счетчика 1 импульсов адресация блока 2 оперативной памяти монотонно увеличива 51 О пульсов, которые...
Устройство для суммирования -разрядных чисел
Номер патента: 1273917
Опубликовано: 30.11.1986
Авторы: Исаева, Исмаилов, Темирханов
МПК: G06F 7/50, H03M 7/00
Метки: разрядных, суммирования, чисел
...И 3 подается второй разрядный срез слагаемых 01101. По указанному адресу из блока 1 считывается слово 101, первый разряд которого "1" без задержки подается на вход элемента И 4, . .а остальные разряды " 10" через элементы 7 задержки группы - на первые входы элементов И 5 третьей группы. К приходу второго импульса по первому входу 12 синхронизации устройства на первых входах элементов И 4-6 сформируется ассоциативный признак "1 11 00", который с приходом импульса по входу 55 12 подается через выходы соответствую. щих элементов И 4-6 на признаковые входы блока 2, из которого считыва 917ется слово 101, первый разряд которого "1" является вторым разрядом искомой суммы.В течение третьего импульса, поданного на вход 11 синхронизации...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1277402
Опубликовано: 15.12.1986
МПК: H03M 7/00
Метки: двоично-десятичный, двоичного, кода
...1000000 п и двоично-десятичного числа трех десятичных разрядов с основанием 1000 а, и т.д.Одиннадцать старших двоично-десятичных разрядов выходного кода снимаются с выходов девятиразрядногопреобразователя 4 в каждом преобразователе 1 весов разрядов. Самыймладший двоично-десятичный разряд 10снимается с предыдущего блока 1 преобразователя веса разрядов,Для объяснения работы умножителя2 на 128/125 рассмотрим разряды 11-йи выше двоичного кода. Разряд 1024(11-й) можно представить как сумму1000+24=1000+16+8, т.е. можно принять, что он состоит из суммы 1000и суммы 4 и 5 разрядов своего жеряда двоичного кода. Разряд 2048 можно принять как сумму 2000 и сумму5 и 6 разрядов и т.д. Представивтаким образом все старшие разряды ипроведя...
Декодирующее устройство
Номер патента: 1282334
Опубликовано: 07.01.1987
Авторы: Ванько, Доронина, Лавров
МПК: H03M 7/00
Метки: декодирующее
...текущего информационного разряда кодовой посылки на выходах дешиФратора 6 (Фиг.2 г,с) устанавливаются "единицы". Первая из них разрешает прохождение импульса с выхода соответственно дифференцирующей цепи 13 или 12 на. вход управления сдвигом сдвигового регистра (фиг.2 д), где производится очередной сдвиг информации, а вторая - записывается при 45 этом первый разряд регистра 3 сдви-га. В то же время ва второй разряд этого регистра поступает соответственно " 1" или "0" с выхода инвертора 11 (фиг.2 е),50 При состояниях "01 или "00" текущего информационного разряда кодовой посылки к моменту окончания соответственно импульса или паузы 55 на первом выходе дешифратора 6сформироваться не успевает (фиг.2 й,что приводит к записи "О" в первыйразряд...