H03M 7/00 — Преобразование кода, в котором информация представлена заданной последовательностью цифр или числом, в код, где та же информация представлена последовательностью цифр или числом, отличными от заданных
Шифратор
Номер патента: 1398102
Опубликовано: 23.05.1988
МПК: H03M 7/00
Метки: шифратор
...соогнететуэщей дно;иной код 0101 1 Омбггца 1 егг;гллестргртмся таблицей, где н столбце Зьгходцс код на Выводах л шестнадцати стро С ках записаны кодовые комбицаци четь- рехраэрядцого двоичного хода ца нь: - кодах )1,2,9 и 14 шифратора и соОтдетс"иуг 11 е им ронни ФОрмгр 7 емь 1 х напрякеций 1,г - ВьСокий уровень на пряггсеция ). - низкий уроэець цаггря;ен 1 я 1а н с.эл бце 3 аих ание Вьэ сдов шифратора" г каждой строке указаны номера (номер) Вынсдон шифратора, один из которьгх можно соедгпгить с одним из выводов 11,12,9, 18 и 14 для получения необходимой двоичной кодовой комбинации, причем черезУ дробь Обозначены дна в.Вода,-любой из которых можно соединить с одним из выводов 1 12,19,18 и 14 для пол,- чения соотВетствующей двоичной...
Устройство для преобразования непозиционного кода в позиционный код
Номер патента: 1410281
Опубликовано: 15.07.1988
Авторы: Василевич, Коляда, Ревинский, Селянинов
МПК: H03M 7/00
Метки: код, кода, непозиционного, позиционный, преобразования
...в третьем буферном регистре 17, Одновременно с этим содержимые хвходного регистра 5.Ки Хвходного регистра 5 Л поступают соответственно на первый и второй информационные входы функционального преобразователя 11, на управляющий вход которого с первого выхода регистра сдвига 4 подается сигнал 6,= 1, вычет Ч, формируемый на выходе функционального пре-, образователя 11 передается в первый буферныи регистр 15 через второй его вход (на первый вход первого буфер 1410281н го регистра 15 в это время поступае нулевая информация, так как ь = 0) . К оме того, на первом такте содержим е регистра входного 5. 1 пересылает с в регистр 5. 1- 1 (на управляющий в од входного регистра 5.) с управляего входа 1 устройства поступает с гнал Г = 0) для всех...
Преобразователь кода в код
Номер патента: 1411979
Опубликовано: 23.07.1988
Авторы: Баландина, Данилов, Караванченко, Кобяков
МПК: H03M 7/00
...сигналов СЧ и ВКблоков 2 и 4 нужно четыре импульсаБ 1, И 2, БЗ и Б 4 с дешифратора 16,которые бы обеспечили заданные временные соотношения сигналов СЧ и ВК,отражающие конкретные особенностиэлементной базы и режимы работы преобразователя.Для формирования сигнала СЧ используются Ю и 14 импульсы (поимпульсу 1 формируется переднийфронт СЧ, а по импульсу Б 4 заднийфронт). Б 2 и БЗ импульсы участвуютв формировании сигнала ВК (по.импульсу И 2 формируется передний фронтВК, а по импульсу ИЗ - заднийФронт),И 4 импульс определяет конец цикла считывания и по нему же происходит сброс триггеров 10 и 11 и счетчика 17 блока 5 управления,Кроме того, сигнал ВК блока 2 является стробирующим импульсом (СТРОБ) дляблока 3 сравнения, который...
Шифратор позиционного кода
Номер патента: 1425844
Опубликовано: 23.09.1988
Автор: Мошкалев
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...схема. устройстваШифратор содержит генератор 1 тактовых импульсов, элемент И 2, первый и второй счетчики 3 и 4, первый и второй коммутаторы 5 и 6, мультиплексор 7 и блок 8 ввода информации.Шифратор работает, следующим обра э ом.Генератор 1 тактовых импульсов работает непрерывно. В исходном со стоянии отсутствуют сигналы на информационных входах коммутаторов 5 и 6 и уровни сигналов с их выходов разре,шают прохождение тактовых импульсов через элемент И 2 на входы счетчи ков и информации с выходов счетчика 3 на выход устройства.При поступлении сигнала с выхода блока 8 .ввода и при совпадении кодовой крмбинации, снимаемой со счетчиков 3 или 4, с комбинацией, разрешающей прохождение сигнала именно с данного информационного входа, на выходе...
Способ цифрового накопления синхронной суммы кусочно монотонного сигнала
Номер патента: 1439743
Опубликовано: 23.11.1988
Автор: Захарнев
МПК: H03M 7/00
Метки: кусочно, монотонного, накопления, сигнала, синхронной, суммы, цифрового
...двоичного кода (раздельно поЗзкаждому значении кода), запоминание подсчитанного числа выборок по адресу,СООтВЕтСТВУ 1 ОЩЕМУ З 11 ат 1 ЕЦИ 1 О ДВОтгЧЦОГО кода (или построение гистограммы), преобразование чисел выборок, запомненных в порядке возрастания адресов(т.е, преобразование гистограммы) в синхронную сумму.В результате дискретизации процесса в моменты времени гт 1: тттг-;гттФ,у где М - чиспо шагов (ццтервалов) дис кретизации ца периоде синхронизации,и аналого"цифрового преобразовацилсоответствующих выборок входного сигнала определяютсл адреса в памяти,По -му адресу в случае полвленил50выборки, соответствующей коду х, кимегощемуся числу добавляется единица,т.е. по х-му адресу хранит л число,равное количеству появлений выборки,т =...
Устройство для формирования кодовых последовательностей
Номер патента: 1439744
Опубликовано: 23.11.1988
Авторы: Джагупов, Дрозд, Николенко, Полин
МПК: H03M 7/00
Метки: кодовых, последовательностей, формирования
...соответствующему полутакту предшествующего такта,Считываемые с второго элемента 4 памяти коды номеров каналов группы поступают на информационные входы регистра 17, а с его выходов на адресные входы демультиплексора 12, обеспечивая последовательное формирование единичных импульсов на его 15 выходах, соответствующих номерам каналов группы.С первого и второго вь 1 ходов третьего элемента 21 памяти снимаются соответственно первый и второй раз ряды кода переключений, поступающие на Ч-входы ТЧ-триггеров 18-1 18-и первого блока 18 и ТЧ-триггеров 19-119-п второго блока 19 соответственно (единичное значение на 25 Ч-входе ТЧ-триггера разрешает изменять его состояние на инверсное с приходом единичного импульса (фронта) на Т-вход ТЧ-триггера), На...
Устройство для кодирования информации
Номер патента: 1441483
Опубликовано: 30.11.1988
Автор: Самойленко
МПК: H03M 7/00
Метки: информации, кодирования
...второго импульса на управляющий вход 2 триггер 29преобразователя б кода уровня 3 обработки перейдет в нулевое состояние,а формирователь 7 выдаст импульс,образованный по заднему фронту единичного сигнала преобразователя 6 кода уровня, который поступит на управляющий вход преобразователя 6 кодауровня 4 обработки, устанавливая егов исходное состояние. При этом срабатывает Формирователь 7 импульсовуровня 4 обработки, переводя триггер29, преобразователя 13 кода в нулевое состояние, На выходе элементаИ 262 преобразователя 13 кода появится единичный сигнал, изменяющий соответственно на вь 1 ходах 24 шифратора 22коцовый сигнал. Единичный сигнал свыхода преобразователя 13 кода поступает на входы элементов И 11 каналов9, и 9, уровня 4...
Устройство ассоциативного кодирования и объемного сжатия информации
Номер патента: 1441484
Опубликовано: 30.11.1988
Автор: Грачев
МПК: H03M 7/00
Метки: ассоциативного, информации, кодирования, объемного, сжатия
...единицы ин- на входы 18 и 19 (входы 131 и 132версный выход переноса сумматора 149 блока 12).через элемент И 145, управляемый по- Таким образом, благодаря выведе 8тенциалом с прямого выхода триггера 40 нию координат середин класте ов иРселектора 4, подключен к входу вы- числа соседних единиц в них независичитания единицы в сумматоре 147, В мо от их количества и распределениярезультате этого на. выходах 60 - на границах двух соседних строк,162 блока 13 всегда будет получаться причем данные нерасчлененных кластерезультат, соответствующий реальным 45 ров выводятся за один. такт, а расчлезначениям номеров строк, координат ненных - за два такта, в устройствесередин кластерови числа соседних сокращено среднее число тактов, неединиц в...
Преобразователь равновесного кода в двоичный код
Номер патента: 1444956
Опубликовано: 15.12.1988
Авторы: Борисенко, Куно, Соловей
МПК: H03M 7/00
Метки: двоичный, код, кода, равновесного
...для входной кодовой комбинации с постоянным весом 011100, которой соответствует биномиальная кодовая комбинация 01110, Процедура преобразования выполняется для 2, 3 и 4 разря дов поскольку 1 и 5 разряды нулевые.Сумматоры 2. 2-2.4 подсчитывают количество единиц о в старших разрядах. Сумматоры 3,2-3.4 подсчитывают контрольное число К-с 1 в своих разрядах. 30 Поскольку 5-й разряд нулевой, на входах сумматоров 2.4 и 3.4, соединенньж с выходами сумматора 2.5, присутствует нулевой сигнал. На другой вход сумматора 2.4 и на выход 14 блока 4,4 считывания поступает единич 35 ный сигнал с выхода четвертого разряда блокЪ 1. На другие входы сумматора 3.4 поступает контрольное число К = 3. На вторых выходах суммато ра 34 появляется контрольное...
Преобразователь двоичного кода в прямой семисегментный код
Номер патента: 1446694
Опубликовано: 23.12.1988
Автор: Кузнецов
МПК: H03M 7/00
Метки: двоичного, код, кода, прямой, семисегментный
...входом первого элемента ЗИ-НЕ, выход которого соединен с выходом "с преобразователя, выходЬ которого соединен с выхо" дом первого элемента И-НЕ, первый вход которого соединен с прямым 50 Т а б л и ц а 1 (входов)Вес Инверсия Обозначение Т а б л и ц а 2 (кодирования) а 1 0 1 1 О 1 1 1 1 1 Ь 1 1 1 1 1 О О 1 1 1 с 1 1 0 1 1 1 1 1 1 1 й 1 О 1 1 О 1 1 О 1 1 е 1 О 1 О О О 1 О 1 ОО .О 1 1 1 1 1 0 1 1 Работа преобразователя осуществляется следующим образом.Сигналы входов в" и "ж" логически умножаются и инвертируются элементом 2 И-НЕ 7. Сигналы с выхода элемента 2 И-НЕ 7 и с выхода "д" с входов 1 и "ж попарно перемножаются, результаты логически складываются и инвертируются элементом 2 ИИЛИ-НЕ 12.Полученный сигнал логически умножается с сигналом...
Преобразователь двоичной последовательности в дуобинарную
Номер патента: 1450087
Опубликовано: 07.01.1989
Авторы: Журавин, Крутиков, Шулика
МПК: H03K 3/84, H03M 7/00
Метки: двоичной, дуобинарную, последовательности
...поступающих на ее входы сигналов.Преобразователь двоичной последовательности работает следующим образом.Под действием сигналов с первого выхода (фиг.2 в) генератора 7 источник 1 двоичной последовательности формирует на своем выходе псевдослучайную последовательность (фиг,2 а)Дуобинарная последовательность(фиг.2 о) формируется на выходе элемента ИЛИ 6 следующим образом, Сигналы с выхода источника 1 двоичнойпоследовательности поступают на вто"рой вход блока 11 стробирования, вкотором они стробируются импульсами,поступающими на первый вход блока 11 стробирования с первого выкода генератора 7 тактовых импульсов. Сигналы с выхода блока 11 стробирования по"ступают на счетный вход триггера 2,на первом (фиг,2 и) и втором (фиг.2 к)...
Аналого-цифровой преобразователь
Номер патента: 1462477
Опубликовано: 28.02.1989
Автор: Николайчук
МПК: H03M 1/38, H03M 7/00
Метки: аналого-цифровой
...б сдвига пода ется сигнал, в результате которого в один из элементов памяти регистра б записывается единица позиционного ,кода, сформированного на выходах, группы элементов ИСКЛЮЧАК 61 ЕЕ ИЛИ 5. При подаче на вторую управлякщую шину В, соединенную с шиной сдвига регистра б, пачки иэ р импульсов осуществляется последовательная по" дача разрешающих сигналов на первые входы соответствующих логических элементов группы И-НЕ 9. При этом на выходной шине 11 устройства будет сформирован код поля Галуа, однозначно представляющий входное измеренное напряжение.В таблице приведен пример преобразования информации в устройстве при И = 16, р = 4 для 11= 7 и 0 кТаким образом, выполнение логической части предлагаемого устройст" ва в виде...
Преобразователь последовательного кода в параллельный
Номер патента: 1462485
Опубликовано: 28.02.1989
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...следуют друг эа другом через время й 3 2 Т.При поступлении первого бита "1" информационного байта на вход 22 преобразователя устанавливается в состояние "1" триггер 14, в результате чего начинает работать счетчик 19. Сигнал с первого счетчика 19 через элементы И 15 и 1 устанавливает в . состояние "1" триггер 5, после чего появляется сигнал на выходе элемента ИЛИ 10. Этот сигнал производит сдвиг информации в регистре 13, изменяет состояние счетчика 7 на единицу, устанавливает счетчик 8 в состояние "0" и вызывает работу счетчика9 под воздействием импульсов, посту"пающих на его счетный вход с выходагенератора 12 через элемент И 4,Триггер 14 ",озвращается в исходноесостояние 0 при появлении сигналан а втором выходе счетчика 1 9 , послечего...
Преобразователь кодов
Номер патента: 1462486
Опубликовано: 28.02.1989
Авторы: Вартапетян, Сержанов, Соляниченко, Стахов
МПК: H03M 7/00
Метки: кодов
...входного кода, а четные разряды входа сумматора 2 соединены с шиной "земля", на . входы элемента ИЛИ "10 и блока 3 приведения кодов Фибоначчи к минимальной форме подаются четные разряды вхЬднвго кода, нечетные разряды входа блока 3 приведения кодов Фибоначчи к минимальной форме соединены с шиной "земля"По команде, с выхода 11 блока 5 сумматор 2 производит сложение кода, записанного в регистр 1, и кода с выхода мультиплексора 4, По команде с выхода 12 блока 5 код с выхода сумматора 2,записывается в регистр 1, и по этой же команде в блок 3 приведения кодов.Фибоначчи к минимальной форме записываются четные разряды входного кода.По команде с выхода 13 блока 5 в блоке 3 приведения кодов Фибоначчн к минимальной форме производится...
Устройство для формирования кода фазы сигнала с полиномиальной частотной модуляцией
Номер патента: 1464282
Опубликовано: 07.03.1989
МПК: H03B 19/00, H03M 7/00
Метки: кода, модуляцией, полиномиальной, сигнала, фазы, формирования, частотной
...3.1 - код - К щ 7 + (- -К +2 з 2 + К,)щ + К,. Воспользовавшись соотно-.5 шением 10(4) Р + 2 Рз 35 К э = 2 Рэ,Таким образом, используя здесьвместо кодов, пропорциональных коэффициентам Р, Р и Р, полинома (3),их линейные комбинации КК 7 и Кз, 40получаем требуемый код фазы приЯ = 3. Действуя последовательно поприведенному выше алгоритму, можнонайти необходимые линейные комбинации и для М ) 3. Результат удобно 45свести в табл. 1, где представленычисленные множители при коэффициентах полинома Р Р . , Рдля каждого из кодов КК К (дляслучая М5)50Таблица 1. 1 Е 3 1 Г Р Р 2 Рэ Р+ Р 5 1/4 1/57/2 6 559 306 480 24 1 0 О О 0 1/2 1/31 20 20 ОО О К Кэ К 5, э щ(щ+1) (2 щ+1)6и учтя задержку на такт, находим код фазы на выходе накопителя 1.1 20К = (К...
Преобразователь последовательного кода в параллельный
Номер патента: 1464292
Опубликовано: 07.03.1989
Автор: Скорняков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...И;М 1. Значение Я; выбирают как среднее между двумя значениями И соответствующими двум соседним скоростям передачИ.Таким образом, всему диапаэону изменения скоростей передачи кода поставлены в соответствие коды в, каждый иэ которых соответствует своей скорости передачи кода, т.е. при передаче кода пятью скоростями соответственно существует и пять значений кода ш.По окончании. каждого цикла преобразования в регистр 13 записывается число с выхода дешифратора 12 и хранится там до конца следующего цикла. Код с выхода регистра 13 поступает на управляющие входы коммутатора 14.1Импульсы генеРатора 17 поступают на делитель 15 частоты, выполненный, например, в виде счетчика, на выходах которого формируется частоты, соответствующие скоростям...
Устройство для контроля монотонно изменяющегося кода
Номер патента: 1478337
Опубликовано: 07.05.1989
Автор: Цыбин
МПК: H03M 7/00
Метки: изменяющегося, кода, монотонно
...вторичной (зависимой) информации логическо О го блока 4 через элемент И 9.Следующий случай характерен достаточной скоростью изменения кодов, отсутствием приращения в любых двух смежных кодах более заданной величины и наличием отказа в источнике кодов в виде наличия, например, все время уровня логического нуля, по крайней мере, в старшем разряде контролируемого коля. Вэтом онучами зя времяконтроля счетчик 6 цакяцливает лостаточцое количество импульсов единичцых приращений кода и запрещает прохождецие сигнала через элемент И 10. Происходит это по той причине, что комцяратор 3 выдает первые 0,5 и импульсов приращения кодов, после чего он должен был бы сформировать еще 0,5 ио импульсов единичного приращения кода после смены логического...
Устройство для контроля преобразователей
Номер патента: 1478338
Опубликовано: 07.05.1989
Автор: Цыбин
МПК: H03M 7/00
Метки: преобразователей
...изменяется не в соответствиис заданным законом (тестом), то этивиды отказов фиксируются в соответствующем триггере блока 2 памяти,В процессе изменения кода образуютсяпо крайней мере и комбинаций кодас логической единицей только в одномкаждом 1-м разряде, где 1 = 1, 2,3, , и, Следовательно, на выходеблока 5 выделения максимальногонапряжения и раз имеет место напряжение логической единицы только одного каждого разряда. Таким образомкомпаратор 7 за цикл контроля, определяемый блоком 1, контролируетуровень логической единицы в каждомразряде проверяемого сигнала, Дляисключения ложного срабатывания компаратора 7 при коде вида уровней логических нулей во всех разрядах онвыполнен двухпороговым. Для повышенияпомехоустойчивости в процессе...
Устройство для контроля монотонно изменяющегося кода
Номер патента: 1478339
Опубликовано: 07.05.1989
Авторы: Землянский, Касперская, Серков, Федорова, Цыбин
МПК: H03M 7/00
Метки: изменяющегося, кода, монотонно
...чего на его первом и втором выходах появляется очередной импульс запуска устройства, устанавливающий все блоки в исходное состояние, кроме счетчика 14. Далее45 процесс продолжается аналогично. Таким образом каждый сбой кодов фиксируется ЦПБ 26 приемника 4 информации (соответственно с выборкой, или нет) с осуществлением автоматичес кого повторного запуска устройства.Для осуществления запуска в любой момент времени формирование входного кода каждый раз по поступлении импульса с генератора 7 формирователем 55 5 формируется одиночный строб, поступающий на управляющий вход компаратора 3 и запрещающий формирование на его выходе сигнал сбоя. Заднийфронт одиночного строба форлпруетсяпо окончании первого строба словавслед эа импульсом...
Преобразователь непозиционного кода в позиционный код
Номер патента: 1481895
Опубликовано: 23.05.1989
Автор: Коляда
МПК: H03M 7/00
Метки: код, кода, непозиционного, позиционный
...схема блока суммирования вычетов; на . фиг. 3 - схема блока формирования переносов; на фиг. 4 - схема блока суммирования по модулю.Преобразователь непозиционного ко= да в позиционный содержит входы 1.1, 1.21.1 с (1 с - число модулей) используемой непозиционной системы счисления, выходы 2.1, 2,22.п, блоки 3.1, 3.2 .3.1 с хранения констант, блоки 41, 4.24,п суммирования вычетов, (и = 1 + . 1 одРМ.,1 иМ 1= П в;), й-й модуль непозицнонной1:ссистемы счисления, через 3 х обозначается наименьшее целое число, не меньшее х, блоки 515(п) суммирования по модулю, блоки 6.1,Интервально-остаточный кодцелого числа А Е Ь-РМ 1 РМ ,черезвходы преобразователя 11, 12,;,1.1 споступает на входы соответствующихблоков 3.1, 323,1 с хранения кон стант, из их...
Преобразователь двоичного кода в унитарный код
Номер патента: 1481896
Опубликовано: 23.05.1989
Автор: Макаров
МПК: H03M 7/00
Метки: двоичного, код, кода, унитарный
...и 10 единичные сигналы. Дешифратор 12 формируетимпульс на выход 26, а от кода с блока 1 в следующем цикле вычитаетсякод В, так как элемент 1 Э преобразуеткод В в обратный .ОС, 1 А сГВЗНа выходах блока 9 единичные сигналы, а на выходах блока 1 О - нулевые.15Дешифратор 12 не формирует импульс,а код с блока 1 не изменяется,При изменении входного кода Р навеличину дР на выходы 25 и 26 выданоИ, и И импульсов, число которых удовлетворяе т соотношению,ЮМ - 11т25Если код 1) не изменяется, то импульсы на выходах 25 и 26 отсутствуют, так как разница между кодом в блоке 1 и кодом 1) оказывается меньше или равна В 3, а следовательно,30 блок 11 выдает нулевые сигналы, При любых значениях кода В код в блоке 1 эа счет обеспечения в преобразователе...
Преобразователь кодов
Номер патента: 1494222
Опубликовано: 15.07.1989
Автор: Быков
МПК: H03M 7/00
Метки: кодов
...исток транзистора 5 второго водимости, сток которого н к истокам транзисторов 2 типа про подключе второго типа проводимости соответствующей (нечетной) функциональнойячейки 1, Объединяется с истокомтранзистора более высокого яруса. Этосправедливо и для нечетКого ксличества транзисторов 5 первого типа проводимости в соответствующем ярусепреобразования, Эта особенность позволяет производить независимые преобразованияя сигналов с различным количеством разрядов. Формула из обре те нияПреобразователь кодов, содержащий первый и второй МДП-транзисторы первого типа проводимости, первую и вторую функциональные ячейки, каждая иэ которых состоит из первого МДП-транзистора второго типа проводимости и двух КМДП-пар транзисторов, затворы первой...
Устройство для декодирования информации
Номер патента: 1496002
Опубликовано: 23.07.1989
Авторы: Баранов, Потапейка, Шикин
МПК: H03M 7/00
Метки: декодирования, информации
...первого-восьмого элементов ИЛИ-НЕ соединены соответственнос первыми и вторыми входами одноименных элементов ИЛИ, первые входы первого, второго, третьего, седьмогоэлементов И и четвертого, пятого,шестого, восьмого элементов Ш 1 И-НЕобъединены и являются первым входомустройства, вторые входы первого,второго, третьего, восьмого элементов И и четвертого, пятого, шестого,седьмого элементов ИЛИ-НЕ объединеныи являются вторым входом устройства, третий вход первого, первые вхо -ды четвертого, пятого, второй вход седьмого элементов И и первые входь 1второго, третьего, восьмого, третийвход шестого элементов ИЛИ-НЕ объединены и являются третьим входомустройства, четвертый вход первого, вторые входы четвертого, пятого, восьмого элементов И и...
Шифратор
Номер патента: 1496003
Опубликовано: 23.07.1989
МПК: H03M 7/00
Метки: шифратор
...10, 11, 17, 16 и 13 и одного из выводов 12, 14 и 15 происходит 30 формирование выходных .сигналов на выводах 10,11,17 и 15, соответствующих цифре двоичного четырехразр 1 пдного кода. Соответствие между парой замкнутых выводов и соответствующей двоичной кодовой комбинацией устанавливает таблица, где. в столбце "Выходной код" в тринадцати строках записаны кодовые комбинации четырехразряднаго двоичного кода на выводах 40 10,11, 17.и 13 шифратора и соответствукйре им уровни Формируемых на" пряженийН-высокий уровень напряжения, Ь - низкий уровень напряжения), а в столбце. Замыкание выводов шиф ратора" в каждой строке указаны но" мера (номер) выводов шифратора, один йз которых можно соединить с одним мз выводов 10,11,17,16 . н 13 для...
Устройство для преобразования дополнительного двоичного кода в знакоразрядный
Номер патента: 1496004
Опубликовано: 23.07.1989
МПК: H03M 7/00
Метки: двоичного, дополнительного, знакоразрядный, кода, преобразования
...следующим образом.По стробу записи, по тупающему на управляющий вход 2, дополнительный двоичный код числа вводится через информационный вход 1 в регистр 4 так, что знаковый разряд кода попадает на его последовательный выход. 55 При этом распределитель 5 импульсов устанавливается в исходное сос" тояние. Импульс с выхода а распределителя 5 поступает через элементы ИЛИ 9 и 10 на выходь: 11 и 12 устройства, формируя маркер, по которому определяется начало последователь- .ного знакоразрядного кода,По заднему фронту первого послечстроба записи тактового импульса,поступившего на тактовый вход 3 устройства, появляется импульс на выходе б распределителя 5, который поступает на входы элементов НЕ 6 и И 8.При этом сигналом с выхода элементаНЕ 6...
Устройство для преобразования двоичного кода
Номер патента: 1496005
Опубликовано: 23.07.1989
Автор: Редькин
МПК: H03M 7/00
Метки: двоичного, кода, преобразования
...например, число +3(0011) останется без изменения:.-3 -8+5 -4=-8+4 -5=-8+3 -6=-8+2 -7 о=-8+1ч Элементы 4 и 5 задержки необходимы соответственно для задержки стро ба согровождения знака-и дополнительного кода числа на один такт, в котором формируется маркер на информационном выходе 11 устройства.Устройство работает следующим 15 образом.Последовательный дополнительныйдвоичный код числа подается старшими разрядами вперед на информационный вход 1 устройства синхронно с 20 тактовыми импульсами, поступающимина тактовый вход 2 устройства(фиг. 1 и 2).Строб сопровожцения знака поступает (одновременно со знаковым разрядом) на управляющий вход 3 й далеечерез элементы ИЛИ 9 и 10 на выходы 11 и 12 устройства, формируямаркер, по которому...
Устройство для преобразования последовательного кода в параллельный код
Номер патента: 1501030
Опубликовано: 15.08.1989
МПК: G06F 5/00, H03M 7/00
Метки: код, кода, параллельный, последовательного, преобразования
...с тактового входа 8 устройства, полученныйрезультат записывается в регистр 4. 25 в виде: с =,2 с с;6(1, с, 1,где 1 означает - 1.На первый, второй информационные входы устройства число С поступает старшими разрядами вперед, причем на первый информационный вход 6 устройства поступает положительная часть числа С, а на второй инФормационный 35 вход 7 - отрицательная часть .числа С, как показано в табл, 1. Принцип работь устройства заключается в следующем. . 40При поступлении на информационные входы 6 и 7 устройства признака начала числа в первый и второй (младшие) разряды регистра 4 производится запись нулей. При поступлении цифры 1 45 блок 3 выполняет операцию суммирования чисел, поступающих на его входы. Так как на оба его входа...
Устройство для преобразования кодов
Номер патента: 1501274
Опубликовано: 15.08.1989
Автор: Крюков
МПК: H03M 7/00
Метки: кодов, преобразования
...типа меацдр . Постоянно передним Фронтом каждого выходного положительно о импульса (задцим фронтом отрицательного выходного импульса формирователя 3 импульсов), выделенным в блоке 6 выделения заднего фронта и поступающим на первый управляющий вход преобразователя 4, происходит запись кода с выхода преобразователя 7, продвижение кода по преобразователю 5 (по второму управляющему входу) и запуск формирователя 1 импульсов.Задним фронтом каждого отрицательцога выходного импульса формирователя 1 импульсов, выделенным в блоке 2 выделения заднего фронта, происходит запись кода с выхода преобразователя 8 в преобразователь 5, продвижение кода по преобразователю 4 и запуск формирователя 3 импульсов.Таким образом, ца выходе 13 формируется...
Шифратор позиционного кода
Номер патента: 1501275
Опубликовано: 15.08.1989
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...в устройствах кодирования информации и теледдетрических системах и является усовершенствованием изобретения по авт.св, 11 1311033,Цель изобретения - повышение быстродействия,шифратора.На чертеже представлена функцио Ональная схема шифратора,Шифратор содержит генератортактовых импульсов, элемент И 2,счетчик 3, блок 4 ввода информации,коммутаторы 5 и 6, мультиплексор 7 15и элемент ИЛИ 8.Шифратор работает следующим образом.Первый и второй входы элементаИЛИ 8 соединены с выходами блокаввода информации, соответствующиминаиболее часто встречающимся кодовымкомбинациям, соответствующим нулевому и единичному содержимому счетчика 3,25В исходном состоянии отсутствуютсигналы на входах коммутаторов 5 и 6и элемента ИЖ 1 8, поэтому...
Устройство для приема и передачи информации
Номер патента: 1510095
Опубликовано: 23.09.1989
Автор: Коноплянко
МПК: H03M 7/00, H04B 3/00
Метки: информации, передачи, приема
...к шине земли., Инжектор с весом инжектируемого тока, равным единицечетырехзначного кода, открывается ис коллектора соответствующего транзистора в линию 3 передачи поступает 15 уровень логической 1 в базу многоколлекторного транзистора. Так какпри этом на выходах У, и У присутствует нулевой входной сигнал, тозакрыты выходные управляемые инжек торы 7 и 9 тока с весами инжектирующих токов, равными двойке и тройкечетырехзначного кода, Значит на выход поступает только единица токамногоуровневого сигнала (табл. 2).25Многокомплекторный транзистор осуществляет зеркальное "отображение"втекающег о в его ба зу тока, т . е. токи, втекающие в его коллекторы, равны по величине току базы и обратныпо направлению. Так как входной сигнал равен по весу...