Формирователь адресных токов

Номер патента: 924752

Авторы: Горшков, Науман, Служеникин, Шумкин

ZIP архив

Текст

Союз СоветскихСоциалистическихРеспублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ пп 924752(22)Заявлено 06,08. 79 (21) 2806287/18-24с присоединением заявки МС 11 С 8/00 Ьеударотеаииый комитет СССР ао делам изобретений и открытий(23)ПриорнтетОпубликовано 30,04. 82. Бюллетень М 16 Дата опубликования описания 30. 04. 82(54) ФОРМИРОВАТЕЛЬ АДРЕСНЫХ ТОКОВ Изобретение относится к вычислительной технике и может быть использовано в магнитных оперативных зало" минающих устройствах (МОЗУ ) цифровых вычислительных. машин.Известен формирователь адресных токов, содержащий общие потенциально связанные ключи для чтения изаписи, опорные ключи тока, ключи для перезарядки паразитных емкостей, диодные ключи, генераторы тока, дешифратор и регистрадреса. . Формирователь адресного тока экономит ключи тока примерно в два раза 1.Ц. К недостаткам формирователя адресного тока относятся электрическая привязка ключей адресных токов к нулевому потенциалу, потребление мощности в статическом режиме потенционально связанными ключами, а также наличие большого числа ключей и диодов, включенных последовательно с нагрузкой, что нарушает условие стабилизации адресных токов в шинах накопителя.Наиболее близким к предлагаемому является формирователь адресных токов, содержащий группы трансформаторных ключей, в которых начала первичных обмоток подключены к соответствующим выходам первой группы токо,вых ключей, а концы - к анодам диодов, эмиттеры транзисторов .первого и второго ключа и коллекторы транзисто. ров третьего и четвертого ключа со" единены с первой группой выходов, эмиттеры транзисторов третьего и четвертого ключа объединены во всех группах трансформаторных ключей и соединены с первым выходом второй группы выходов, коллекторы транзисторов первого и второго ключа объединены во всех группах трансформатор ных ключей и соединены со вторый выходом второй группы выходов, первые и вторые входы двух групп токовых ключей подключены к истоцни92475 Поставленная цель достигается тем, что формирователь адресных токов, содержащий группы ключей, состоящих из трансформатора, транзистора и диода, в которых начала первичных обмоток трансформаторов подключеныЗО к соответствующим выходам токовых ключей первдй группы, а концы - к анодам диодов, эмиттеры транзисторов первого и второго ключей и коллекторы гранзисторов третьего и четверто го клюцей соединены с выходами первой группы выходов формирователя адресных токов, эмиттеры транзисторов третьего и четвертого ключей каждой группы объединены и соединены с первым выходом второй группы выходов формирователя адресных токов, коллекторы транзисторов первого и второго ключей каждой группы объединены и соединены с вторым выходом второй группы выходов формирователя адресных токов, первые и вторые вхо ды двух групп токовых ключей под- ключены к источникам питания, третий вход каждого токового ключа первой группы подключен к соответству ющему выходу дешифратора, входы которого подключены к выходам старших разрядов регистра адреса, третий вход каждого токового ключа второй группы подключен к соответствующим 55 выходам логического блока, первый и второй входы которого соединены с соответствующими входами формировате 3кам питания, третьи входы первой группы токовых ключей подклюцены к выходам дешифраторов, входы которого подключены к выходам старших разрядов регистра адреса, третьи входы второй группы токовых ключей подклюцены к выходам логического блока, первые и вторые входы которого соединены с первым и вторым входами формирователя 121 1 ОНедостатком данного формирователя адресных токов является то, что для управления каждым трансформатор.ным ключом втекающего и вытекающего тока используется свой токовый 15 ключ, подключенный к соответствую-, щему выходу дешифратора, и дополни" тельно два общих токовых ключа, управляемые логическим блоком. Все это приводит к увеличению объема оборудо; 2 в вания формирователя адресных токов.Цель изобретения - повышение надежности адресного Формирователя,2 фля адресных токов, к третьему и четвертому входам логического блока подключены соответственно инверсный ипрямой выходы младшего разряда регистра адреса, при этом каждый извыходов токовых ключей второй группыподключен к соответствующим катодамдиодов.Кроме того, логический блок содержит четыре элемента И и четыреэлемента НЕ, выходы элементов И соединены с входами соответствующих элементов НЕ, выходы которых соединеныс выходами логического блока, первыевходы первого и второго элементов Исоединены с четвертым входом логического блока, первые входы третьегои четвертого элементов И объединеныи являются третьим входом логического блока, вторые входы первого итретьего элементов И объединены и являются вторым входом логического блоМа, вторые входы второго и четвертогоэлементов И объединены и являются первым входом логического блока,На фиг. 1 изображен предлагаемыйформирователь, принципиальная схема;на фиг, 2 - логический блок, принципиальная схема.формирователь адресных токов содержит, восемь групп ключей 1 втекающего и вытекающего токов, первуюгруппу токовых ключей 2, втоочюгруппу токовых ключей 3, источники4 и 5 питания токовых ключей, логический блок б, дешифратор 7, регистр8 адреса второй вход адресного формирователя 9 и первый вход адресно-.го формирователя 10, первый и второйвыходы 11 и 12 второй группы выходов адресного формирователя, которыеслужат для подключения генераторатока и истоцчика напряжения для Формирования координатных токов чтенияили записи, шину нулевого 13 потенциала.Каждая группа ключей 1 содержитчетыре транзистора ключа 14 (двавтекающего и два вытекающего тока)с трансформаторами 15 в цепи управления, первичные обмотки 1 б которыхимеют начало 17 и конец 18, четы"ре диода 19.Первая группа токовых клюцей 2 содержит восемь токовых ключей 20,Вторая группа токовых ключей 3 со"держит четыре токовых ключа 21. Логический блок б содержит четыре элемента И 22 и четыре элемента НЕ 23.На чертеже (фиг. 1.) у дешифратора 7 для простоты показано два выхода, однако предлагаемая схема имеет дешифратор 7 с восемью выходами.Начала 17 первичных обмоток 16 трансформаторов 15 каждой группы трансформаторных ключей 1 подключены к выходу соответствующего токово". го ключа 20 первой группы токовых ключей 2. Концы 18 первичных обмоток 16 подключены к анодам диодов 19, Катоды диодов 19 одноименных трансформаторных ключей 14 всех групп трансформаторных ключей 1 объединены между собой и подключены к выходу соответствующего токового ключа 21 второй группы токовых ключей 3. Эмиттеры транзисторов первого и второго ключа 14 и коллекторы транзисторов третьего и четвертого ключа 1 в каждой группе трансформаторных ключей Т соединены с первой группой выходов формирователя, Эмиттеры транзисторов третьего и четвертого ключа 14 объединены во всех группах трансформаторных ключей 1 и соединены с первым выходом 11 второй группы выходов формирователя. Коллекторы транзисторов первого и второго ключа 14 объединены во всех группах Зо трансформаторных ключей 1 и соединены со вторым выходом 12 второй группы выходов формирователя. Первые и вторые входы токовых ключей 20 и 21 в двух группах токовых ключей 2 и 3 подключены соответственно к источникам 4 питания и 5. Третьи входы токовых ключей 20 первой группы токовых ключей 2 подключены к выходам дешифратора 7 Третьи. входы 40 токовых ключей 21 второй группы токовых ключей 3 подключены соответственно к выходам логического блока б. К входам дешифратора 7 подключены выходы старших разрядов регистра 8 адреса. Первый и второй входы логического блока б соединены с первым 10 и вторым 9 входами формировате" ля. К третьему и четвертому входам логического блока б подключены соответственно инверсный и прямой выходы младшего разряда регистра 8 адреса. В логическом блоке 6 выходы элементов И 22 соединены со входами соответ- ствующих элементов НЕ 23, выходы которых соединены с выходами логическо блока б, Первые входы первого и второго элементов И 22 объединены ясоединены с четвертым входом логического блока б. Первые входы третьегои четвертого элементов И 22 объединечны и соединены с третьим входом погицеского блока 6. Вторые входы первого и третьего элементов И 22 объе"динены и соединены со вторым входомлогического блока б. Вторые входывторого и четвертого элементов И 22объединены и соединены с первым входом логического блока б.Формирователь адресных токов рабо"тает следующим образом,Адрес со старших разрядов адресарегистра адреса 8 подается на входдешифратора 7, на выбранном выходекоторого формируется сигнал отрицательной полярности, обеспечивающий открывание одного токового ключа 20 в первой группе токовых ключей2, Выход каждого токового ключа 20подключен к началам 17 первичныхобмоток 16 определенной группы трансформаторных ключей 1. Открытий, таким образом, токовый ключ 20 осуществляет выбор одной группы трансформаторных ключей 1, Выбор одного ключа14 в каждой группе трансформаторныхключей 1 осуществляется с помощью токовых ключей 2 второй группы токовыхключей 3, выходы которых подключенык катодам диодов 19, аноды которыхподключены к концам 18 первичных обмоток 16 одноименных ключей 14 вовсех группах трансформаторных ключей1, Управление токовыми ключами 21осуществляется логическим блоком 6,первый и второй входы которого под",ключены соответственно к первому ивторому входам формирователя 10 и 9,На первый и второй входы формирователя,10 и. 9 подаются последовательносигналы признака операции положительной полярности, т.е, на один из входов сигнал операции "Чтение", а надругой сигнал операции "Запись". Ктретьему и четвертому входам логи"ческого блока подключены соответст-:.венно инверсный и прямой выходы младшего разряда регистра адреса 8. В зависимости от состояния входов логического блока 6 на одном выходе его формируется сигнал отрицательной полярности, который обеспечивает открывание одного токового ключа 21 во второй группе токовых ключей 3, При этом от источ 924752ника напряжения 5положительнойполярности ) через открытый токовыйключ 20, первичную обмотку 16, диод 19, открытый токовый ключ 21 кшине нулевого потенциала 13 протекаег ток возбуждения , который обес.печивает открывание одного ключа 14в выбранной группе трансформаторных ключей 1, Диод 19 включен сог;ласно направлению протекания токавозбуждения, т.е. анод подключен кконцам 18 первичных обмоток 16, акатод к выходу определенного токового ключа 21,Диод 19 обеспечивает разделениецепей протекания тока возбужденияи обеспечивает однозначность (согласно коду адреса и признаку операции ) протекания тока возбуждения,а следовательно, и однозначностьвыбора трансформаторного ключа 14втекающего или вытекающего тока),который обеспечивает подключениек нагрузке первого 11 или второго12 выходов формирователя, к которым подключается генератор тока иисточник напряжения, необходимыедля формирования координатных токов чтения или записи. Длительность данных токов определяетсядлительностъю сигналов "Чтение"и ЗаписьПредлагаемое изобретение направлено не сокращение единиц оборудо"вания токовых ключей и повышениенадежности формирователя. Достигается .это за счет совмещения определенным образом функций .токовыхключей для трансформаторных ключейвтекающего и вытекающего тока. 1 О 25 30 35 Сопоставительный анализ предлагаемого формирователя адресных токов с известным позволяет сделать вывод о том, что сокращение единиц обору 45 дования токовых ключей можно рассчитать по формулей = 2"- 2 - 2 где Й - количество сэкономленных еди"50ниц оборудования токовых клю"чей;й - количество информационных разрядов адреса.Экономия оборудования в предлагаемом формирователе адресных токов в целом по сравнеяию с известным составляет более, чем 30;. и, вследствие этого, повышается надежность. Формула изобретения1, Формирователь адресных токов, содержащий группы ключей, состоящих из трансформатора, транзистора и диода, в которых начала первичных обмоток трансформаторов подключены к соответствующим выходам токовых ключей первой группы, а концы -.к анодам диодов эмиттеры транзисторов первого и второго ключей и коллекторы транзисторов третьего и четвертого ключей соединены с выходами первой группы выходовформирователя адресных токов, эмиттеры транзисторов третьего и четвертого ключей каждой группы объединены и соединены с первым выходом второй группы выходов формирователя адресных токов, коллекторы транзисторов первого и второго ключей каждой группы объединены и соединены с вторым выходом второй группы выходов формирователя адресных токов, первые и вторые входы двух групп токовых ключей подключены к источникам питания третий вход каж)дого токового ключа первой группы подключен к соответствующему выходу дешифратора, входы которого подключены к выходам старших разрядов регистра адреса, третий вход каждого токового ключа второй группы подключен к соответствующим выходам логического блока, первый и второй входы которого соединены с соответствующими входами формирователя адресных токов, о т л и ч а ю щ и йс я тем, что, с целью повышения надежности Формирователя, к третьему и четвертому входам логического блока подключены соответственно инверсный и прямой выходы младшего разряда регистра адреса, при этом каждый из выходов токовых ключей второй группы подключен к соответствующим катодам диодов.2. Формирователь по и. 1, о т л ич а ю. щ и й с я тем, что логический блок содержит четыре элемента И и четыре элемента НЕ, выходы элементов И соединены с входами соответствующих элементов НЕ, выходы которых соединены с выходами логического блока, первые входы первого и второго элементов И соединены с четвертым входом логического блока, первые входы третьего и четвертого элементов И объединены и являются тое9. 924752 10 тьим входом логического блока, вторые . Васин А. И Грабаров В. С. и входы первого и третьего элементов Агошков В. И, "Особенности поьтрое- И объединены и являются вторым вхо- ния адресных коммутаторов на микродом логического блока, вторые входы схемах для магнитных ЗУ", "Вопросы . второго и четвертого элементов И объ-радиоэлектроники", выпуск 3, 1978, единены и являются первым входом с. 24-29, рис. 2,3. логического блока. 2. Авторское свидетельство СССРИсточники информации,У 585544, кл. 6 11 С 8/00, 1978 принятые во внимание при экспертизе (прототип).924752 Составитель В.Техред М.Гергел нов Редактор Ю. Серректор М. Коста Заказ 2826 Подписн иал ППП "Патент", г. Ужгород, ул. Проектн б 9 Тираж ВНИИПИ Государственног по делам изобрет 113035, Москва, Ж, омитета СССРй и открытийшская наб., д. 4/5

Смотреть

Заявка

2806287, 06.08.1979

ПРЕДПРИЯТИЕ ПЯ Р-6380

ГОРШКОВ АЛЕКСАНДР СТЕПАНОВИЧ, НАУМАН ЕВГЕНИЙ ФЕДОРОВИЧ, ШУМКИН ЮРИЙ ДАНИЛОВИЧ, СЛУЖЕНИКИН ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: G11C 8/00

Метки: адресных, токов, формирователь

Опубликовано: 30.04.1982

Код ссылки

<a href="https://patents.su/6-924752-formirovatel-adresnykh-tokov.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь адресных токов</a>

Похожие патенты