Устройство для контроля логических блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК С 06 Р 11/2 51 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИ Я.БеГИ 5 К АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) Авторское свидетельство СССРМ 656064, кл. 6 06 Г 11/26, 1977.Авторское свидетельство СССРМ 1297060, кл. С 06 Р 11/26, 1987,(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯЧЕСКИХ БЛОКОВ Изобретение относится к автоматике и вычислительной технике и может бытьпользовано для контроля логических блоков, построенных на основе интегральных логических элементов,Цель изобретения - повышение достоверности контроля,На фиг.1 ппедставлена функциональная схема устройства; на фиг.2 - схема блока управления; на фиг.3 - функциональная схема блока анализа выходных реакций,Устройство имеет (фиг 1) вход 1 начальной установки и содержит блок 2 управления, генератор 3 тестов (блок памяти), цифроаналоговый преобразователь 4, датчик 5 тока, блок б вычитания, блок 7 анализа выходных реакций, блок 8 индикации, объект 9 контроля, а также имеет входы 10 и 11 блока 2 управления, группу адресных выходов 12 блока 2, выходы 13 и 14 блока 2 управления, выходы 15, 16 генератора 3, вход 17 и выход 18 датчика 5, выход 19(57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля логических блоков, построенных на основе интегральных логических элементов, Целью изобретения является повышение достоверности контроля. С этой целью в устройство, содержащее блок управления, генератор тестов, датчик тока, блок вычитания и блок индикации, введены цифроаналоговый преобразователь и блок анализа выходных редкий, который вн яочаг; аналого-циф;.овойвегб. разогатель, тои гер, м,эьгиг 1 брд 1 с,э,1- чик, постояннуо пд я и,кгл 1 дрдтг-,р, 1 Ф-лы, 3 ил,цифроанэлоового преобрдзовэтег 4, а также выход 20 блока 7 анал а в.хо ных реакций Вход 1 усгро,стел предндзнден для подачи сигналэ .Ускд г" контрле логических блоковБлоуорд влсния содер,От .1,2) триггер 21 Ш митта, тг,ер 22 ре м 1 ма, мультивибратор 23, рдспределель 24 импульсов и счетчик 25. Ьлок угр;в, ениг пр: дназначен для выработки адресых сигналов в генератор 3 (блок памяти) при получ, и сигнала со входа 1, а также формиров;ия стробирующего сигнала, подаваемого е блок б, приема сигнала с вь хода блока б в виде разности сигналов, снимэе 1 ых с выходов блоков 5 и 4, и пр," превпении полученным сигналом определенного уровня выработки управляющего сигнала в блоке 7 эндлиза выходых реакций,Блок Г амяти (генер: тор те то-)оед назначен для хранения тестовых данных для обьекта д,дгностировдния а также иформации в дискретной форме об эталонных ответах последнего, Входными сигналами блоха 3 являются сигналы с адресных выходов 12 блока 2,Цифроаналоговый преобразователь (ЦАП) 4 предназначен для преобразования информации и эгалонных ответов объекта 9 контроля из дискретной формы в аналоговуюДатчик 5 тока предназначен для преобразования значений тока, статически потребляемого объектом 9, о соответствующие значения направления электрического тока, подаваемые о блок 6.Блок 6 вычитания предназначен для вычитания сигналов преобразователя 4 иэ сигналов датчика 5,Блок 7 анализа выходных реакций предназначен для анализа значения сигнала, поступающего с выхода блока 6 в сопоставлении его с определенной неисправностью, и выдачи кода неисправности на вход блока 8, Блок 7 имеет вход упоавления, по которому подается сигнал, разрешающий или запрещающий работу блока,Блок 7 анализа выходных реакций (фиг,3) содержит аналого-цифровой преоб,чазоватечь 26, ЯБ-триггер 27, мультивибратор 28. с етчи. 29, постоянну:о память 30 и компаратор 31, которнй имеет входы 32и 33,Устройство работает следующим образом.Пс сигналу его входа 1 на установочный вход триггера 22 блока 2 триггер 22 устанавливается в ед 1,ничное состояние и тем самь 1 м рззоешает работу мультивибратора 23. 1 мпульсы, поступающие с мультивибратора 23, преобразовываются распределителем 24 таким образом, что первый импульс поступаег на вод счетчика 25, а второй импульс явлчется стробирующим для блока 6, Третий импульс поступает снова на оходчетчика 5. Четвеотый импульс является стрсблрующим и т.д.Группа выходов 12 счетчика 25 соединена с адресным входом блока 3, поэтому изменение кодовой комбинации на выходах 12 приводит к инициализации различных ячеек памяти блока 3 и появлению храня. щейся в них информации на выходах 15 и 16. При этом информация, присутствующая на выходе 15, является тестовой для объекта 9, а информация, присутствующая на выходе 16, содержит данные о эталонных значениях тока потребления объекта 9 на определенные тестовые воздействия.Датчик 5 тока преобразует уровень тока, потребляемого объектом 9, в эквивалентный уровень напряжения, которнй10 15 20 25 30 35 40 45 50 55 поступает на вход 18 блока 6. На вход 19 блока 6 поступает аналоговый сигнал с выхода преобразователя 4, который преобразует информацию об эталонных реакциях объекта 9 в заданные тестовые воздействия (иэ дискретной формы в аналоговую). Блок 6 вычитает из первого операнда второй, и полученная разность (при поступлении на стробирующий вход сигнала с выхода 14 блока 2) появляется на его выходе 11. Триггер 21 при превышении полученной разностью определенного заранее заданного порога (постоянного для логических устройств единой серии, например, ТТЛ, ДТЛ и т.п.) срабатывает и на его выходе появляется логический сигнал, который переключает триггер 22 в противоположное (нулевое) состояние, запрещающее генерацию импульсов мультивибратором 23. Выход 12 триггера 22 помимо этого передает сигнал "Пуск" преобразователя 26 блока 7, Преобразователь (АЦП) 26 преобразует информацию на входе 11 в дискретную форму и выдает сигнал "Конец преобразования", переключающий триггер 27 в единичное состояние, Сигнал с выхода триггера 27 разрешает генерацию импульсов мультивибратором 28, которые в свою очередь поступают на вход сетчика 29. Счетчик 29, подавая кодовые комбинации на адресные входы памяти 30, управляет процессом считывания информации о возможных неисправностях объекта 9. При совпадении информации на входах 32 и 33 компаратор 31 выдает логический сигнал на вход сброса триггера 27, переключающий его в нулевое состояние, запрещающее дальнейшую работу мультивибратора 28, Процесс считывания информации из памяти 30 останавливается, и в блок 8 по выходу 20 поступает код неисправности объекта 9,Для осуществления дальнейшего поиска неисправностей необходимо со входа 1 подать соответствующий логический сигнал на установочный вход триггера 22.Следует заметить, что описанный процесс работы устройства для контроля логических блоков происходит лишь при рассогласовании значений сигналОв блоков 4 и 5, При их совпадении происходит последовательный процесс тестирования объекта 9 и сравнения полученных значений тока потребления с эталонным значением. При выполнении блока 3 памяти легкосъемным появляется возможность быстрого перехода на другие типы объектов диагностирования.Формула изобретения 1. Устройство для контроля логических блоков, содержащее блок управления, гене 1624458ратор тестов, датчик тока, блок вычитания и блок индикации, причем информационный вход генератора тестов соединен с первым выходом блока управления, вход датчика тока является входом устройства для подключения к выходу объекта контроля, а выход датчика тока подключен к первому информационному входу блока вычитания, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, оно содержит цифроаналоговый преобразователь и блок анализа выходных реакций, который включает аналого-цифровой преобразователь, триггер, мультивибратор, счетчик, постоянную память и компаратор, первый и второй информационные входы и выход которого соединены соответственно с информационным выходом аналого-цифрового преобразователя, первым информационным выходом постоянной гамяти и входом сброса триггера, установочный вход и выход которого подключены соответственно к выходу признака результата аналого-цифрового преобразователя и входу мультивибратора, тактовый вход и информационный выход счетчика соединены соответственно с выходом мультивибратора и адресным входом постоянной памяти, второй информационный выход которой подключен к входу блока индикации, первый информационный выход генератора тестов является выходом устройства для подключения к входу объекта контроля, вход запуска блока управления является входом начальной установки устройства, информационный вход и вход приращения аналого цифрового преобразователя соединенысоответственно с выходом блока вычитания и вторым выходом блока управления, второй информационный вход, вход операции и выход блока вычитания подключены соот ветственно к выходу цифроаналогового преобразователя, третьему выходу и входу останова блока управления, а вход цифроаналогового преобразователя соединен с вторым информационным выходом генера тора тестов.2. Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок управления содержит триггер Шмитта, триггер режима, мультивибратор, распределитель импульсов и счетчик, 20 тактовый вход и выход которого соединенысоответственно с первым выходом распределителя импульсов и первым выходом блока, вход и выход триггера Шмитта подключены соответственно к входу остано ва и входу сброса триггера режима, установочный вход и выход которого соединены соответственно с входом запуска и вторым выходом блока, вход и выход мультивибратора подключены соответственно к выходу 30 триггера режима и входу распределителяимпульсов, второй выход которого является третьим выходом блока.1624458 Составитель Г.ВиталиеТехред М.Моргентзл А,Долин и Реда ктор Л,Патаи Заказ 191 Тираж ГодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при Г113035, Москва, Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г Уж л, Гагарина, 10
СмотретьЗаявка
4406148, 15.03.1988
ПРЕДПРИЯТИЕ ПЯ В-8772
ШЕПЕЛЕВ МИХАИЛ АНАТОЛЬЕВИЧ, АНКУДИНОВ ВИКТОР АЛЕКСАНДРОВИЧ, БЕЛЕНЬКИЙ ВЛАДИМИР ЯКОВЛЕВИЧ, ТОРБИН СЕРГЕЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G06F 11/26
Метки: блоков, логических
Опубликовано: 30.01.1991
Код ссылки
<a href="https://patents.su/4-1624458-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>
Предыдущий патент: Устройство для формирования тестовых сигналов
Следующий патент: Устройство для контроля логических блоков
Случайный патент: Способ непрерывного литья тонких металлических полос