Устройство для контроля логических блоков

Номер патента: 1608672

Авторы: Кокоровец, Новиков, Пахмутов, Солоха, Ушаков

Есть еще 4 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

(5 автое и к а естово 1 е- шение о он о е ь тво тель форим 5 ы рол елью и достов а фиг, ойства и с в; на ока у л а и ьна в льно ун тк хе циона зов; наформинения,ока маски. СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ - РЕСПУБЛИК АРСТВЕННЫИ НОМИТЕТБРЕТЕНИЯМ И ОТКРЫТИЯМНТ СССР ВТОРСНОМУ СВИДЕТЕПЬСТ 4443601/24-241706.88 23. 11,90, Бюл. Р 43В.Н.Ушаков, И.Я.Кокоовиков, В.С.Пахмутов 681. 325 (088,8)Авторское свидетельство 05063, кл. С 06 Р 11/26 вторское свидетельство С 51086, кл. Г 06 Р 11/26,УСТРОЙСТВО ДЛЯ КОНТРБЛОКОВ Изобретение относится к ке и вычислительной техни т быть использовано для т онтроля логических блоков изобретения является повы оверности контроля, Устро бретение относится к автомати числительной технике и может использовано при тестовом контлогических блоков. етения является повьпп рности контроля,приведена блок-схема для контроля логических фиг,2 - функциональная схеравления; на фиг.З - функ- схема формирователя послети импульсов; на фиг.4 ная схема блока фиксации фиг.5 - функциональные рователя тестов, блока содержит формирователь тестов, гене ратор импульсов, формирователь последовательности импульсов, блок сравнедния, блок маски, элементы ИЛИ, НГ, триггер, блок управления и блок фиксации отказав. В устройстве увеличена информативность об адресе цели неисправности и состояния цепи неисправности, увеличена гибкость за счет исключения из анализа на неисправность любого из выходных сигналов объекта контроля.В случае появления отказа процесс проверки происходит непрерывно без останова устройства. Повьшена достоверность онтроля за счет непрерывного коныходных сигналов объектая в течение заданного врея данного теста. 3 з.п, ф-ль Устроиство содержит формирова1 тестов, генератор 2 импульсов,мирователь 3 последовательностипульсов, блок 4 сравнения, блокмаски, элемент ИЛИ 6, элемент И 7,элемент НГ 8, триггер 9, блок 10управления, блок 11 фиксации отказов, объект 12 контроля, группы выходов 13-16 блока 10, выходы 17-26блока 10,Блок управления фиг.2) содержитэлементы НВ 27, с первого по четвертый элементы ЮП 1 28, элементы И 29,триггер 30, счетчики 31.Формироватедль последовательностиимпульсов фиг.З) содержит регистр.Бески ррек Заказ 36 18 Тираж 570ного комитета по035, Москва, Ж,одписное НИИПИ Государствен изобретениям и открытиям при ГКНТ ССС 113 Раушская наб., д, 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 10(Фиг.5) содержит блок 48 памяти,регистр 49,Блок сравнения (Аиг,5) содержитэлементы 50 сравнения.Блок маски (Аиг.5) содержит элементы И 51.Устройство (Аиг.1) .содержит такжегруппу информационных входов 52 устройства, тактовый вход 53 устройства,выход 54 прерывания устройства, тактовый вход 55 устройства, вход 56 режима проверки устройства, вход 57режима "Пуск" устройства, вход 58 ре"жима "Загрузка" устройства, выход 59отказа устройства, группу 60 информационных выходов устройства, группуинАормационных выходов 61 устройства, сигнальный выход 62 устройства,сигнальный выход 63 устройства.Устройство работает следующим образом.После записи в Аормирователь 1программы проверки, в формирователь3 последовательности импульсов времени смены тестовых сигналов и времени начала непрерывного контроля выходных реакций объекта 12 контроляв каждом тесте, блок 10 управленияФормирует начальный номер теста ивключает генератор 2 импульсов. формируется тестовое воздействие формирователем 1 тестов, анализируетсявыходная реакция проверяемого логического блока, если отказа нет изменяется номер теста и Аормируется новое тестовое воздействие, После окончания программы проверки при отсутствии отказа индицируется "Годен".В случае появления отказа в блоке 11 фиксации отказов записываютсятекущий и все последующие Адрес тес 11 50та", "Эталонные отклики", "Замаскированные сигналы", при этом увеличения времени смены тестовых сигналовне происходит. Это дает возможностьпродолжать проверку на заранее за 55данной частоте,После окончания программы проверкиблок 10 управления формирует начальный адрес теста неисправности, начальный адрес неисправности (номер контакта) и включает генератор 2 импульсов, В блоке 11 Аиксации отказовформируется слово отказа, состоящееиз адреса теста, эталонного откликаи замаскированных сигналов. При наличии признака "Неисправность" на устройство вывода выводятся полные дан-ные - адрес теста неисправности, состояние цепи неисправности, адреснеисправности в противном случае Аормируется новый адрес неисправности,процесс повторяется. После анализавсех адресов неисправности формируется новый адрес теста неисправности,анализируются все адреса неисправностей. Работа заканчивается послеисчерпания всех адресов тестов неисправностей с индикацией "Отказ".Устройство имеет три режима работы: загрузка, проверка, вывод. Дпяуказанных режимов работы установленследующий .приоритет: режим загрузкиобладает высшим приоритетом, затемрежим проверки и режим вывода. Режимывключаются сигналами, поступающимина входы 58 и 56. Нулевое состояниесигнала на входе 57 устанавливаетустройство в исходное положение (является сигналом сброса счетчиков ирегистров),1Работа начинается с режима загрузки, для этого устанавливаются сигналы на входах 58 и 56 в нулевое состояние, а сигнал на входе 57 - в единичное. По импульсному сигналу на входе 53 в регистр 32 формирователя 3 записывается информационное слово с входов 52, Так как в блоке 10 управления счетчик 31.1 установлен в нулевое состояние, состояние выхода 19 блока 10 соответствует режиму записи инАормации в блок 48, то во время действия импульсного сигнала на входе 55 через элементы ИЛИ 28,3 и 28.4 на выходе 18 блока 10 Аормируется сигнал, по которому происходит фиксация по нулевому адресу в блоке 48 Формирователя 1 тестов очередного информационного слова с входов 52, По окончании сигнала на входе 55 состояние счетчика 31.1 увеличивается на единицу, подготовив таким образом новый адрес для записи следующего инАормационного слова. Процесс повторяется пока не исчерпа1608672 я данные, Режим загрузки зяканчится снятием сигнала с входа 57. Режим проверки начинается с устаки сигналов на входах 58, 56 и в единичное состояние, Так как на оде 54 присутствует единичное сояние, элемент И 29,2 на выходе блока 10 управления Аормирует нал, разрешающий работу генератоимпульсов, С выхода последнего ерывная последовательность имсов Аиксированного периода постуна счетный вход счетчика 33 форвателя 3ют ва но 57 вь ст 26 ра 2 не р пу ь па т мироС фик вхо порпо лич тел пео дел вых щим дит И 3 та выз на чер вых ние,мен мен стоя эле так яние 43 -дляме э да э вход дова 39 з опре мент посл нуле заде стоя стра деши. из г мент триг последовательности импульсов ированного периода на счетном е счетчика 33 Аормируются на его зрядных выходах соответствующие едовательности импульсов с увевающимися периодами. Последова -. ность импульсов с необходимым одом следования, который опреется состоянием первой группы дов регистра 32 и соответствую- выходом дешиАратора 34.1, прохочерез один из группы элементовчерез элемент ИЛИ 41.1. ереход сигнала на выходе элемен- ЛИ 41. 1 в единичное состояние вает аналогичный переход сигнала ыходе элемента И .38. 1, который з инвертор 42.2 устанавливает д триггера 43 в нулевое состоя- Через время, определяемое элеом 40 задержки, на выходе элеа ИЕ 42.1 установится нулевое соние, которое поступает на вход ента И 38. 1, на выходе которогоустанавливается нулевое состоа на входе сброса триггера единичное, триггер подготовлен аботы по единичному входу. Кроого, нулевое состояние с выхоемента ИЕ 42.1 поступает на первого элемента группы послеельно соединенных элементов держки, которое через время, еляемое параметрами группы элев задержки, смещается к выходу днего элемента группы, Сигнал ого уровня, необходимое время жки которого определяется соем второй группы выходов реги и соответствующим выходом ратора 34,2, проходит через один уппы элементов И 37, через эле- ИЛИ 41,2 и вызывает установку ера 43 в единичное состояние. Таким образом, ня первом выходеАормировятеня 3 последовательностиимпульсов Аормируются импульсные сигналы фиксированной длительности суправляемым периодом следования афня втором выходе - с таким же периодом следования, начало единичногосостояния программно управляемо, 10 окончание действия импульса происходит по началу единичного состоянияна первом выходе Аормирователя 3 последовательности импульсов, На третьем выходе Аормирователя 3 после довательности импульсов нулевое состояние будет тогда, когда состояниегруппы входов 15 Аормировятеля 3 будет поразрядно соответствовать состоянию третьей группы выходов регистра 32. Единичное состояние сигнала навходе 56 совместно с нулевым состоянием счетчика 31,1 блока 10 вызывает 25 установку на выходах блока 48 памятисигналов тестового набора по нулевомуадресу, который по импульсному сигналу с первого выхода Аормирователя 3последовательности импульсов, посту пяющему через элемент И 29.4 на синхронизирующий вход регистра 49, запоминается на указанном регистре. Напервой группе выходов Аормирователя 1устанавливаются входные воздействияна объект 12 контроля, на второй груп.пе выходов - эталонные отклики выходных сигналов объекта 12 контроля, натретьей группе выходов - замаскированные сигналы. По окончании первогоимпульсного сигнала на шестом входеблока 1 О через элементы И 29,4,ИЛИ 28.3 счетчик 31.1 увеличиваетсвое состояние на единицу - блок 48памяти начинает выборку нового тес тового набора по следующему адресу,кроме этого, переход младшего разряда счетчика 31,1 в единичное состояние приводит к установке триггера 30 в единичное состояние - подготавливается цепь работы счетчика31,3. Так как в дальнейшем це и синхронизации счетчиков 3 1.1, 31.3 уп-,равляются по сигналу с выхода элемента И 29.4, то состояние счетчи ка 31,3 будет меньше на единицу счетчика 31. 1. Состояние счетчика,31.3свидетельствует о текущем адресе теста, состояние счетчика 3 1. 1 - оследующем адресе теста.Через время, обусловленное задержкой распространения сигналов вобъекте 12 контроля, на его выходеустанавливаются Фактические откли 5ки, которые совместно с эталоннымиФормируют на выходе блока 4 сравнения код, содержащий единицы в техразрядах, где не произошло сравнение. Блок 5 маски, независимо от вход 10ной информации от блока 4 сравнения,Формирует на своем выходе код, содержащий нули в тех разрядах, которые маскированы, остальные пропускает беспрепятственно на входы элемента ИЛИ 6, на выходе которого присутствует логическая единица в те моменты времени, когда имеется несоответствие между эталонными и Фактическими откликами, за исключением замаскированных сигналов, 1(онтроль выходной реакции осуществляется элементами И 7, НЕ 8, триггером 9 во время действия сигнала с первого выхода блока 10 управления, который фор мируется на втором выходе формирователя 3 последовательности импульсов и проходит через элемент И 29,5 блока 10 управления. Так как имеется возможность изменять период следова ния сигналов на входах блока 10 управления, соединенных с выходами формирователя 3, это позволяет не только проводить непрерывный поразрядный контроль Фактических откликов объекта 12 контроля, но и определять время распространения любого сигнала от входа к выходу, реальные частотные характеристики объекта 12 контроля в целом, 40В случае правильной работы объекта 12 контроля по очередному импульсному сигналу с первого выхода Формирователя 3 тестовый набор следующего адреса блока 48 памяти запоминается на регистре 49. Процесс повторяется до тех пор, пока по заднему Фронту импульса на шестом входе блока 10 управления через элементы И 29,4 и29.3 состояние счетчика 31,3 не увеличится на единицу и поступит на вторую группу входов формирователя 3 и вызовет установку нулевого состояния на третьем выходе этого блока, которое, поступая на выход 54, вызывает установку выхода элемента И 29,2 внулевое состояние, генератор 2 импульсов прекращает свою работу, режим проверки заканчивается по окончании тестовых проверок объекта 12контроля.Предположим, во время действиясигнала на седьмом входе блока 10 управления на выходе элемента И 7 сформировался единичный уровень (признакотказа объекта 12 контроля), который, инвертируясь на элементе НЕ 8,устанавливает в единичное состояниетриггер 9, которое, поступая на первый вход блока 10 управления, подготавливает цепь работы счетчика 31,2через элементы И 29.1 и ИЛИ 28.2,В блоке 10 управления счетчик31.2 установлен в нулевое состояние,состояние седьмого выхода блока 10управления соответствует режиму записи информации в блок 44, во времяотсутствия импульсного сигнала на шестом входе блока 10 через элемент НЕ27.4, на восьмом выходе блока 10 управления Формируется сигнал, по которому происходит Фиксация по нулевомуадресу в блоке 11 третьей группы выходов блока 10 управления (адресатеста неисправности), второй группывыходов формирователя 1 (эталонныеотклики), группы выходов блока 5 маски (замаскированные сигналы), По переднему Фронту сигнала на шестом входе блока 10 управления состояние счетчика 31.2 увеличится на единицу, подготовив таким образом новый адресдля записи следующих состояний перечисленных групп выходов, Процесс прекращается по переходу в нулевое состояние сигнала на выходе 54, либопо переходу в единичное состояниестаршего разряда счетчика 31,2 блока 10 управления, которое через элемент НЕ 27.1 также прекращает проверку объекта 12 контроля. Режим проверки заканчивается снятием сигналас входа 57,Режим вывода начинается с установки сигналов на входе 58 в единичноесостояние, на входе 56 - в нулевое,На входы 18, 20 Формирователя 1 сблока 10 управления поступают нулевые уровни сигналов, поэтому его выходы неизменны, содержание блока 48также не изменяется,Так как на восьмом входе блока 10управления присутствует единичноесостояние, то по переходу сигналана входе 57 с нулевого в единичноеэлемент И 29.2 на выходе 26 блока 10управления формирует сигнал, разре18086 тй работу генератора 2 импульсов,ода генератора 2 импульсов неювная последовательность импульиксированцого периода поступаетод запуска формирователя 3, цам и втором выходах которогоруются две последовательностиьсов. шающ С вы прерсов на в первфоримпуВ нала 31.2 сост нияформэтог разр блок нуле элем сост парации стоя поэт 57 по сиги торь на вь блок 44 и на р му Фрстом чикавыходся едответ му за(сдвихраничика регис пой в зов,чнеис ходов ся че 10 уп "Адре выхо етсясоотв правнствепульсблокаэлемебл.ока связи с тем, что до подачи сигс входа 57 в блок 1 О счетчик установлен в нулевое состояние, яние выхода 23 блока 1 О управлеоответствует режиму чтения инции из блока 44, на выходе 24 же блока присутствует сигнал, шаюций выборку информации из 44, счетчик 31,4 установлен в ое состояние, которое на выходе нта И 31 И 28, 1 Формирует нулевое якие сигнала, что соответствует лельному режиму записи информарегистр 45,2 (регистр 45.1 лоно в режиме параллельной записи), у после подачи сигнала на вход 25 переднему Фронту импульсного а на шестом входе блока 10, копроходит через элемент И 29,7 ход 21 и далее на первый вход 11, информация с выхода блока нулевому адресу Фиксируется гистрах 45.1 и 45,2. По заднеонту импульсного сигнала на шевходе блока 10 состояние счет,4 увеличится на единицу, наэлемента ИЛИ 28,1 установит 35 яичное состояние, которое сотвует последовательному режииси информации в регистр 45.2записанной информации) и со ся до момента обнуления счет.4. Состояние группы выходов ра 45.1, которые являются групщодов блока 11 Фиксации откао соответствует Адресу теста 45 авности", состояние группы высчетчика 31.4, которые являютвертой группой выходов блока авления, что еоответствует у неисправности", состояниеэлемента НЕ 4 б, который являервым выходом блока 11, что . тствует состоянию цепи неиссти, зафиксируются на устройывода. В случае, если имый сигнал на седьмом входе55 10 управления проходит через т И 296 на выход 25 этого же и далее на пятый вход блока 11 72ОФиксации отказов ц ца второй Вход элемента И 47, ца выходе последнего, который является вторым ыходом блока 11 Фиксации отказов, будет единичное состояние, что соответствует признаку "Неисправность". Едицичное состояние на первом входе эцемецта И 47 с второго выходя регистра 45.2 будет тогда, когда в данном разряде группы замаскированных сигналов присутствует высокий уровень, что соответствует несравцившемуся разряду с объекта 12 контроля.По очередному импульсному сигналу на шестом входе блока 1 О управления регистр 45.2 сдвинет информацию на один разряд, подготовив к анализу на неисправность состояние очередного разряда из группы замаскированных сигналов, счетчик 31.4 соответственно также увеличит свое состояние на единицу, Процесс анализа на неисправность, фиксация на устройстве вывода несравнившихся разрядов объекта 12 контроля для данного адреса теста будет продолжаться до момента переполнения счетчика 31.4 (за это время пройдут анализ все или кроме последнего выходные сигналы объекта 12 контроля). По переднему Фронту очередного импульсного сигнала на шестом входе блока 10 управления регистр 45,2 сдвинет информацию на один разряд, подготовив к анализу на неисправность состояние очередного разряда, По заднему Фронту этого сигнала счетчик 31.4 установится в нулевое состояние, через элементы И 5 И 28.1 и 28.2 отрицательный перепад увеличит состояние счетчика 3 1,2 на единицу, начнется выборка информации с очередного адреса оперативного запоминающего устройства 44, кроме этого, на выходе 22 блока 10 управления установится нулевое состояние, что соответствует параллельному режиму работы регнст"ра 45.2. По импульсному сигналу на седьмом входе блока 10 управления произойдет анализ на элементе И 47 нз неисправность очередного разряда.По передмему фронту импульсного сигнала.на шестом входе блока 10 управления илфориация с выхода блока 44 по очередному адресу зафиксируется на регистрах 45. 1 и 45.2. Лалеепроцесс повторится аналогично описанному.После анализа на неисправность всех разрядов по всем адресам блока 44, в момент установки в единичное состояние старшего разряда счетчика 31.2, которое через элемент НЕ 27,1 поступает на первый вход элемента И 29.2, прекращается работа генератора 2 импульсов. После снятия сигнала 57 на входе блока 10 управления режим вывода заканчивается.В случае необходимости порядок следования режимов работы устройства можно изменять. 1 О 15 Формула изобретения Устройство для контроля логических блоков, содержащее формирователь тестов, первая группа выходов которого подключена к группе выходов устройства для подключения к объекту контроля, вторая группа выходов 25 формирователя тестов подключена к первой группе инАормационных входов блока сравнения, вторая группа инАормационных входов которого соединена с группой входов устройства для подключения к объекту контроля, генератор импульсов, соединенный выходом с входом запуска Аормирователя последовательности импульсов, и элемент И, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроляв него введены блок управления, блок Аиксации отказов, блок маски, элемент ИЛИ, элемент ПЕ и триггер, единичный вход которого соединен с выходом элемента НЕ, прямой выход триггера соединен с первым входом блока управления и является выходом отказа устройства, первый тактовый вход устройства и его входы режимов "Проверка", "Загрузка", "Пуск" подключены соответственно к второму, третьему, четвертому и пятому входам блока управления, второй тактовый вход устройства подключен к так 50 товому входу Аормирователя последовательности импульсов, первый и второй выходы которого подключены соответственно к шестому и седьмому входам блока управления, восьмой вход которого соединен с третьим выходом55 Аормирователя последовательности импульсов и с выходом прерывания устройства, группа информационных входов которого соединена с первой группой инАормационных входов формирователя последовательности импульсов и формирователя тестов, вторая группа выходов которого подключена к первой группе входов блока фиксации отказов, третья группа выходов формирователя тестов подключена к первой группе входов блока маски, вторая группа входов которого подключена к группе выходов блока сравнения, группа выходов блока маски соединена с второй группой входов блока фиксации отказов и входами элемента ИЛИ, выход которого соединен с первым входом элемента И, выход которого подключен к входу .элемента НЕ, второй вход элемента И подключен к первому выходу блока управления, второй, третий, четвертый выходы которого подключены соответственно к первому, второму и третьему входам формирователя тестов, вторая группа входов которого соединена с первой группой выходов блока .управления, пятый,.шестой, седьмой, восьмой, девятый выходы которого подключены соответственно к первому, второму, третьему, четвертому и пятому входам блока Аиксации отказов, третья группа входов которого подключена к второй группе выходов блока управления, десятый выход которого подключен к входу генератора импульсов, третья группа выходов сигналов блока управления подключена к второй группе входов формирователя последовательности импульсов и к четвертой группе входов блока Аиксации отказов, четвертая группа выходов блока управления является первой группой инАормационных выходов устройства, группа выхо" 1дов блока Аиксации отказов является второй группой инАормационных выходов устройства, первый и второй выходы блока Аиксации отказов являются соответственно первым и вторым сигнальными выходами устройства2, Устройство по п,1, о т л и - ч а ю щ е е с я тем, что блок управления содержит четыре элемента НЕ, четыре элемента Ш 1 И, семь элементов И, триггер, четыре счетчика, причем выходы разрядов первого, второго, третьего и четвертого счетчиков являются первой, второй, третьей и четвертой группами выходов блока соответственно, поразрядные выходы чет 160 М 22нерперго под эле соеИ,нен чик го с и вто торверка,ся вхо трего тог пер ряд эле 25 гер чен та выход которого подключен к счетвходу третьего счетчика, второй ном вхо вто к в тор тре вых вхо го эле тог явл пер пят рогсое мен вят 5 сто вхотреетсвходучетвхоторчет 50 тым сое эле ого счетчика подключены к входам ого элемента И%1, выход которовляется шестым выходом блока и ючен к первому входу второго ента ИЛИ, второй вход которого инея с выходом первого элемента ыход второго элемента ИЛИ соеди - со счетным входом второго счетвыход старшего разряда котороерез первый элемент НЕ соединен рным входом второго элемента И, ой, третий, четвертый входы кого являются соответственно четым, пятым и восьмым входами бловыход второго элемента И являетесятым выходом блока, второй блока соединен с первым входом ьего элемента ИЛИ, выход котороодключен к первому входу четверэлемента ИЛИ и к счетному входу ого счетчика, выход младшего раз которого соединен через второй ент НЕ с единичным входом тригпрямой выход которого подклюк первому входу третьего элементретьего элемента И подключен к ому входу третьего элемента ИЛИ, ходу четвертого элемента И, кой является вторым выходом блока, ий вход блока является третьим дом блока и соединен с первыми ами первого, четвертого и пятолементов И, с входом третьего ента НЕ, с вторым входом четвер- элемента ИЛИ, выход которого ется четвертым выходом блока, ым выходом блока является выход го элемента И, второй вход котоявляется .седьмым входом блока и инеи с первым входом шестого эле а И, выход которого является дем выходом блока, второй вход шео элемента И соединен с первым ом седьмого элемента И, с выходом ьего элемента НЕ, который явля- седьмым выходом блока, шестой блока подключен к второму вхоетвертого элемента И, к входу ертого элемента НЕ и к второму у седьмого элемента И, выход. кого подключен к счетному входу ертого счетчика и является пявыходом блока, первый вход блока инеи с вторым входом первого ента И, третий вход которого поден к выходу четвертого элемента 10 15 20 30 35 40 НЕ, который является восьмым выходом блока.3. Устройство по п.1, о т л и ч аю щ е е с я тем, что формирователь последовательности импульсов содержит два дешифратора, группу элементов сравнения, триггер, дне группы элементов И, группу последовательно соединенных элементов задержки, три элемента И, два элемента ИЛИ, три элемента НЕ, элемент задержки, счетчик и регистр, вход синхронизации которого соединен с тактовым входом формирователя, первая группа информационных входов которого соединена с группой информационных входон регистра, первая группа выходов регистра подключена к входам первого дешифратора, выходы которого соединены соответственно с первыми входами элементов И первой группы, вторые входы которых подключены к поразрядным выходам счетчика, счетным входом соединенного с входом запуска формирователя,выходы элементов И первой группы соединены с входами первого элемента ИЛИ, выход которого подключен к первому входу первого элемента И, а через последовательно соединенные элемент задержки и элемент НЕ - к входу первого элемента задержки группы последовательно соединенных элементов задержки и к второму входу первого элемента И, выход которого через второй элемент НЕ соединен с входом сброса триггера и является первым выходом формирователя, вторая группа выходов регистра подключена к входам второго дешифратора, выходы которого соединены соответственно с первыми входами элементов И второй группы, вторые входы которых подключены к выходам одноименных элементов задержки группы элементов задержки, выходы второй группы элементов И подключены к входам второго элемента ИЛИ, выход которого соединен с единичным входом триггера, прямой ныход которого является вторым выходом формирователя, третья группа выходов регистра соединена с первыми входами группы элементов сравнения, вторые входы которых подключены к второй группе входон формирователя, выходы элементов сравнения группы подлкючены к входам второго элемента И, вы-, ход которого через третий элемент НЕсоединен с третьим выходом Формирователя. 4. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что блок Фиксации отказов содержит регистр,сдвиговый регистр, элемент И, элемент НЕ и блок памяти, три группы информационных входов которого соединены соответственно с первой, второй и четвертой группами входов блока, третья группа входов которого соединена с группой адресных входов блока памяти, входы-выходы записи и чтения которого соединены соответственно с третьим и четвертым входами блока, первая группа выходов блока памяти подключена к группе информационныхвходов регистра, выходы которого являются группой выходов блока, втораяи третья группы выходов блока памятисоединены с первой и второй группамиинформационных входов сдвигового регистра, управляющий вход которогоподключен к второму входу блока, входсинхронизации регистров подключен кпервому входу блока, первый выходсдвигового регистра соединен черезэлемент НЕ с первым выходом блока,второй выход сдвигового регистра соединен с первым входом элемента И,второй вход которого подключен кпятому входу блока, выход элемента Иявляется вторым выходом блока.

Смотреть

Заявка

4443601, 17.06.1988

ПРЕДПРИЯТИЕ ПЯ М-5156

УШАКОВ ВЛАДИМИР НИКОЛАЕВИЧ, КОКОРОВЕЦ ЮРИЙ ЯКОВЛЕВИЧ, НОВИКОВ ПАВЕЛ ИВАНОВИЧ, ПАХМУТОВ ВЛАДИМИР СТАНИСЛАВОВИЧ, СОЛОХА АНАТОЛИЙ НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 11/26

Метки: блоков, логических

Опубликовано: 23.11.1990

Код ссылки

<a href="https://patents.su/12-1608672-ustrojjstvo-dlya-kontrolya-logicheskikh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических блоков</a>

Похожие патенты