Устройство для синхронного уплотнения асинхронных цифровых сигналов

Номер патента: 678728

Автор: Чуркин

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалнсткческнкРеспублик ро 678728(51)М. Кл. Н 04 Я 11/04 с присоединением заявки %в Государственный комитет СССР по делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ СИНХРОННОГО УПЛОТНЕНИЯ АСИНХРОННЫХ ЦИФРОВЫХ СИГНАЛОВ Изобретение относится к электросвязи.Известно устройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых подключены к входам выходного регистра, дополни О тельные входы которого соединены с вы ходами первого дешифратора, причем выходы блока управления подключены к управляющим входам блоков памяти адресов и второго дешифратора, выходы котсрого соединены с входами бло ков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов и блока управления 1,Однако в известном устройстве недостаточное число уплотняемых цифровых сигналов.Цель изобретения - увеличение числа уплотняемых цифровых сигналов.для этого в устройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых подключены к входам выходного регистра, дополнительные входы которого соединены с выходами первого дешифратора,причем выходы блока управления подключены к управляющим входам блоковпамяти адресов и второго дешифратора,выходы которого соединены с входамиблоков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов иблока управления, введены два счетчи"ка и блоки памяти кода сигнала и кода времени, входы которых соединеныс выходами соответствующих блоковпредварительного уплотнения и первого счетчика, к входу которого подключен первый дополнительный выходблока синхронизации, второй дополнительный выход которого соединен свходом второго счетчика, выходы которого подключены к входам первого дешифратора, прн этом выходы каждогоблока памяти кода сигнала и кода времени подключены к входам соответствующего промежуточного регистра,На чертеже изображена структурнаяэлектрическая схема предложенного устройства,Устройство содержит блоки 1 предварительного уплотнения, блоки памятикода сигнала и кода времени, промежуточные регистры 3, выходной регистр 4, счетчики 3, 6, первый дешифратор 7, блоки памяти 8 адресов, блокуправления 9, второй дешифратор 10,блок синхронизации 11,Устройство работает следующим образом.Блоки 1 получают асинхронные цифровые сигналы из входящих линий связи и кодируют передний фронт сигналовкодом 1, а задний - 0. Каждый блок 1 циклически обслуживает илиний связи, Число и определяется,во-первых, длительностью сигналов идопустимыми краевыми искажениями этихсигналов и, во-вторых, скоростью обработки сигналов в блоках 1. Коды1 и 0 поступают в блоки памяти 2 в сопровождении адресов (номеров)входящих линий связи, которым принадлежит эта информация. В эти жеблоки памяти 2 поступает также и кодвремени со счетчика Б времени. Кодвремени определяет момент временипоступления кода переднего или заднего фронта асинхронного цифровогосигнала в блок памяти 2. Информация 30и код времени записываются в ячейкипамяти блоков памяти 2. Необходимо отметить, что код времени будет затемсопровождать информацию в процессеее уплотнения и коммутации и опреде - 35лять момент выдачи этой информациив исходящие линии связи, При этомобщая задержка информации в устройствах уплотнения и коммутации цифровой системы всегда будет равна циклу 4 Оработы счетчика Б времени, то естьпостоянной задержке, не влияющей накраевые искажения сигналов. В своюочередь такт работы счетчика Б времени должен быть равен периоду обслу 45живания и линий связи каждым блоком 1. Каждая входящая линия связи имеет свою ячейку памяти в блоках памяти 2. Адреса линий связи и ячеек совпадают,Далее информации и код времени50 циклически считываются иэ блоков памяти 2 и записываются на промежуточ - ные регистры 3.С пбмощью счетчика б и первого дешифратора 7 производится синхрон ное уплотнение информации, записанной на промежуточных регистрах 3При этом информация поочередно считывает - ся с промежуточных регистров 3 и записывается на выходной регистр 4. На этот же регистр 4 синхронно с информацией поступает из блоков памяти 8 адресов адрес исходяцей линии связи, в которую требуется выдать данНую информацию. Таким образом, на 65 выходном регистре 4 формируются адресно-информационные слова, состоящие иэ информации, кода времени, иадреса исходящей линии связи. Этислова выдаются в соответствующие временные позиции выходной адресно-информационной магистрали. При этом число временных позиций магистрали, число входящих линий связи и число ячеек памяти в блоках памяти 8 являютсяодинаковыми, и их адреса совпадают,Иными словами, каждая входящая линиясвязи имеет свою временную позициюв выходной магистрали и свою ячейкупамяти в блоках памяти 8,Процесс коммутации входящих и исходящих линий связи осуществляется спомощью блока управления 9, второгодешифратора 10 и блоков памяти 8 адресов, Блок управления 9 определяетадреса входящих и исходящих линийсвязи, которые требуется скоммутировать между собой, и выдает эти адреса на второй дешифратор 10 и в блокипамяти 8. С помощью второго дешифратора 10 адрес исходяцей линии записывается в ячейку памяти блоков 8, принадлежащую коммутируемой с ней входящей линии связи. В эту же ячейку записывается также сигнал=1, которыйзатем считывается и сопровождает адресно-информационные слова, формируемые на выходном регистре 4, указываядругим устройствам цифровой системына наличие информации в соответствующей временной позиции выходной магистрали устройства. При разъединении линий связи в соответствующие ячейки памяти блоков 8 записывается0 .Цри этом сигнал становится равнымнулю.Блок синхронизации 11 вырабатывает тактовые импульсы, синхронизирующие работу всех узлов устройства,формула изобретенияУстройство для синхронного уплотнения асинхронных цифровых сигналов, содержащее блок синхронизации, блоки предварительного уплотнения, блок управления и промежуточные регистры, выходы которых подключены к входам выходного регистра, дополнительные входы которого соединены с выходами первого джаифратора, причем выходы блока управления подключены к управляющим входам блоков памяти адресов и второго дешифратора, выходы которого соединены с входами блоков памяти адресов, выходы которых подключены к соответствующим входам выходного регистра, а выходы блока синхронизации соединены с тактовыми входами блоков памяти адресов и блока управления, о т л и ч а ю щ е е с я тем, что, с целью увеличения числа уплотняемых цифровых сигналов, введены ,цва счетчика и блоки памяти кода сигнала и кода времени, входы которых678728 Составитель Г. Сероваедактор Л. Гельфман Техред З,фанта Коррек Назарова 410/52 Тираж 775 ЦНИИПИ Государственного к по делам изобретений и 113035, Москва, ф, РаушсПодписное а СССР ий бд4 каз миткрЯ Патент, г, Ужгород, ул, Проектная,илиа соединены с выходами соответствующихблоков предварительного уплотненияи первого счетчика, к входу которогоподключен первый дополнительный выход блока синхронизации, второй дополнительный выход которого соединенс входом второго счетчика, выходыкоторого подключены к входам первогодещифратора, при этом выходы каждого блока памяти кода сигнала и кодавремени подключены к входам соответ-ствующего промежуточного регистра. Источники информации, принятые вовнимание при экспертизе51. Авторское свидетельство СССРМ 496696 кл. Н 04 Я 11/04, 1974.

Смотреть

Заявка

2455170, 21.02.1977

ПРЕДПРИЯТИЕ ПЯ Г-5308

ЧУРКИН ВЛАДИМИР ПАВЛОВИЧ

МПК / Метки

МПК: H04Q 11/04

Метки: асинхронных, сигналов, синхронного, уплотнения, цифровых

Опубликовано: 05.08.1979

Код ссылки

<a href="https://patents.su/3-678728-ustrojjstvo-dlya-sinkhronnogo-uplotneniya-asinkhronnykh-cifrovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронного уплотнения асинхронных цифровых сигналов</a>

Похожие патенты