Патенты опубликованные 23.08.1981

Страница 53

Устройство для отображения информации на экране электронно лучевой трубки

Загрузка...

Номер патента: 857970

Опубликовано: 23.08.1981

Авторы: Мелик-Шахназаров, Финенко, Фролов

МПК: G06F 3/153

Метки: информации, лучевой, отображения, трубки, экране, электронно

...хода луча покадру на вход счетчика 5 точек постуг.ает сигнал с частотой следованияточек растра на экране ЭЛТ. С второго выхода счетчика 5 сигнал поступает на первый вход элемента И 9,на второй вход которого поступаетсигнал с выхода элемента И 23, с вы- Ихода которого - на первый нход регистра 12 сдвига. При этом происходит сдвиг информации н регистре вле.но. С выхода регистра сдвига 12 информационный сигнал поступает на рпервый вход элемента И 15, на второЯ вход которого поступает стробирующиЯ сигнал с первого входа регистра сдвига 12. С выхода элемента И 15сигнал поступ,1 ет на г 1 ервю. вход элемента ИЛИ, с выхода которого - навторой вход видеоусилителя 3. С выхода видеоусилителя 3 сигнал поступает на первыЯ вход элемента ИЛИ,с...

Устройство для отображения информации на экране цветной электронно-лучевой трубки

Загрузка...

Номер патента: 857971

Опубликовано: 23.08.1981

Авторы: Анохин, Гришин, Стародубцев

МПК: G06F 3/153

Метки: информации, отображения, трубки, цветной, экране, электронно-лучевой

...ЭЛТ в блоке 2 памйти таким образом, что высота потенциального рельефа в данной точ ке пропорциональна глубине стерео- изображения, При считывании записанного потенциального рельефа телевизионным растром, параметры которого задаются синхронизатором 7, видео сигнал с выхода блока 2 памяти через блок 3 коррекции неравномерности фона поступает на дешифратор 4, в котором расщепляется на две составляющие и подается на два прожектора трехлучевой цветной ЭЛТ 5.Развертка всех лучей ЗЛТ 5 в телевизионный растр, синхронный со считывающим растром блока 2 памяти, осуществляется отклоняющей сис темой б, управляемой синхронизатором 7. При иодуляции "синего" и "зеленого" лучей ЭЛТ 5 видеосигналами, поступающими с дешифратора 4, на экране ЗЛТ 5...

Шифратор

Загрузка...

Номер патента: 857972

Опубликовано: 23.08.1981

Авторы: Михайловский, Черняк

МПК: G06F 5/00

Метки: шифратор

...шины четырех младших разрядов счетчика 3 с входными информационными шинами четырех старших разрядов регистра 4. 35 Одноименные входы дешифраторов мультиплексоров 1 соединены вместе и подключены к соответствующим выходньм шинам четырех старших разрядов счетчика 3. Входы дешифратора мультиплексора 2 соединены с соответствующими выходными шинами четырех младших раз.рядов счетчика 3, Генератор 5 своим выходом подключен к счетному входу ситчика 3. Шифратор работает следующим образом.При подаче тактовых импульсов на счетный вход счетчика 3 происходит последовательное изменение кодовых . 0 состояний на выходных шинах разрядов счетчика 3, которые подключены к соответствующим входам мультиплексоров 1 и 2. При этом происходит опрос входов...

Преобразователь параллельного кода в последовательный

Загрузка...

Номер патента: 857973

Опубликовано: 23.08.1981

Авторы: Балаболин, Дронов, Когге

МПК: G06F 5/04

Метки: кода, параллельного, последовательный

...слова, который записывается в первый разряд регистра 1, с первого выхода регистра 1 поступает сигнал, разрешающий работу элемента И б, Импульс с выхода элемента И б поступает на один из входов первого элемента ИЛИ 3, далее на информационный выход 14 устройства, Сигналы, поступающие с информационного выхода 14, сопровождаются синхроимпульами, поступающими с выхода первого элемента И 5 на тактовый выход 15. По заднему фронту синхроимпульса, поступающего с выхода первого элемента И 5 на управляющий вход распределителя 2 импульсов, последний переходит во второе положение, подготавливая к работе элемент И 7, На этом заканчивается процесс передачи в линию связи с информационного выхода 14 первого знака, соответствующего маркеру слова,...

Устройство для декодирования двухчастотных цифровых сигналов

Загрузка...

Номер патента: 857974

Опубликовано: 23.08.1981

Автор: Колодочкин

МПК: G06F 7/00

Метки: двухчастотных, декодирования, сигналов, цифровых

...выход соединен с потенциальным входом триггера 3, ЗО восьмой выход - с потенциальным входом триггера 2 остальные выходы дешифратора б не используются). Выход элемента ИЛИ 7 соединен с записывающим входом регистра 8, ин формационный вход которого соединен с прямым выходом триггера 3, а выходы подключены к информационным входам дешифратора 9. Информационные входы счетчика 5 подключены к ф) шине нулевого потенциала 10. Выход регистра 8 является одним из выходов устройства.Устройство работает следующим образом. 45На запускающий вход одновибратора 1 подаются импульсы с усилителя воспроизведения не показан). Первый пришедший импульс запускает одно- вибратор 1. Длительность выходного 5 р импульса одновибратора 1 выбрана равной Т/4, гдв Т -...

Устройство для возведения в квадрат и умножения

Загрузка...

Номер патента: 857975

Опубликовано: 23.08.1981

Авторы: Стулов, Харькин, Чекулаев

МПК: G06F 7/48

Метки: возведения, квадрат, умножения

...23 соответствующих разрядов 19 второго сумматора 7.Выход "Сумма" 24 г-го разряда 19 второго сумматора 7 (и:22 п) соединенс входом 25 Й-го разряда 21 (Р:12 п) выходного коммутатора 8. Выходпереноса 26 второго сумматора 7 соединен с входом 25 2 п-го разряда 21выходного коммутатора 8, Выходы выходного коммутатора 8 являются выходамиустройства,Устроиство работает следующим образом.При возведении в квадрат исходными операндами а а а,и Ь Ь 1 Ьо 1является код возводимого в квадрат числа. С выходов входных коммутаторов 1 и 2 код возводимого в квадрат числа поступает на входы 12 и 14элементов И 4 матрицы 3. Результаты20 поразрядного перемножения с выходовэлементов И 4 матрицы 3 поступают навходы первого сумматора 5. Результатсуммирования...

Двоичный сумматор

Загрузка...

Номер патента: 857976

Опубликовано: 23.08.1981

Авторы: Мингалеев, Пластун

МПК: G06F 7/50

Метки: двоичный, сумматор

...что на этотвход во время тактового импульса третьей фазыкаждого такта подается сигнал, т, е. при от.сутствии импульсов на шинах Х 1 и Х 2 троичныйэлемент 3 является генератором сигналов отри.цательной полярности,Рассмотрим работу двоичного сумматорана примере суммирования двух положительннхчисел 3 и 6. Первое слагаемое, число 3, вдвоичной системе счисления представляется по.ложительными сигналами в первом и второмразрядах, Второе слагаемое, число 6, представляется отсутствием сигнала в первом разряде иположительными сигналами во втором и третьем разрядах,Положительный сигнал первого разряда пер.вого слагаемого подается на вход 1 первойгруппы элементов 1 и 3, при этом передаетсясигнал на вход 1 второй группы элемента 3(фиг. 1 и...

Устройство для деления чисел

Загрузка...

Номер патента: 857977

Опубликовано: 23.08.1981

Авторы: Цесин, Шостак

МПК: G06F 7/52

Метки: деления, чисел

...или его простого кратного, полученного путем соответствуюгцего сдвига. Коммутатор может быть реализован на элементах И - ИЛИ.На фиг, 3 представлена функциональная схема дешифратора 13 для случая Йф 4.Дешифратор 13 содержитузел 18 управле 20 ния выборкой делителя У, узел 29 управления выборкой двукратного делителя 2 У, узел 30 управления выборкой учетверенного делителя 4 У, узел 31 управления выборкой восьмикратного делителя 8 У и узел 32 управления выбор 25 кой произведения, сформированного на выходе блока 5 умножения. Каждый из этих узлов может быть реализован на элементах И - ИЛИ в соответствии со следующими логическими выражениями:1 Ч:1 ЧЪ ч 5 Ч 7 Ч 9 Ч 11 чЬ Ч 15 Ч(1 ИАО )ЭО или 1 Ч: 1 ЧчЦ 1 чЭ 1 ЧХ3:й ч 14 ч(Ъ,ЛО )4.:Р (...

Имитатор многомерных случайных величин

Загрузка...

Номер патента: 857978

Опубликовано: 23.08.1981

Авторы: Баканович, Волорова, Попов

МПК: G06F 7/58

Метки: величин, имитатор, многомерных, случайных

...операции сложения чисел, поступивших на второй и третий входы сумматора 7. Кроме того, с выхода второго элемента 9 задержки импульсы поступают на второй вход регистра 8 числа, в результате чего выполняется сдвиг числа в регистре 8 на один разряд влево (получается код 000-010). 20 Для реализации данного метода в блок 10памяти записываются значения вероятностейпопадания многомерной случайнои величины насоответствующие участки области возможных 45 значений. Для удобства выполнения последующихопераций в блок 10 памяти записываются инверсные коды вероятностей.Размещение данных по ячейкам выглядитследующим образом:Адрес0001 При сложении чисел, поступивших на входысумматора 7, на его выходе вырабатываетсясигнал переноса из знакового разряда (О...

Вычислительное устройство для поворота вектора

Загрузка...

Номер патента: 857979

Опубликовано: 23.08.1981

Авторы: Борисова, Грибков, Кошелев, Степукова

МПК: G06F 7/548

Метки: вектора, вычислительное, поворота

...лФ пьп Х"-Х 4 -,а .г 14-" П - Х 11,(12) В результате подготовительной итерации необ.ходимо обеспечить на выходе сумматора.вычи.тателя 11 значение х, что достигается подключением входа 23 мультиплексора 7, обеспечением на выходе сдвигателя 9 нуля за счет1 снятия стробирующего сигнала, установкой кода суммирования на сумматоре-вычитателе 11.Аналогичным образом на выходе сумматоравычитателя 12 получаем 1,. Первая итерация этапа 1 Т начинается с записи в регистры 1 и 4 значения х ; в регистры 2 и 3 записывается у . В вычислении формулы (3) принимают участие регистры 1 и 3, мультиплексор 7, сдвигатель 9, сумматор. вычитатель 11. На выходе сумматора-вычитателя 11 имеем у, Одновременно вычисляется фор. мула (4) с участием регистров 2 и 4,...

Цифровой масштабный преобразователь

Загрузка...

Номер патента: 857980

Опубликовано: 23.08.1981

Авторы: Жук, Савостьянов, Шитиков

МПК: G06F 7/548

Метки: масштабный, цифровой

...сжатой шкалы также являются соприкасающимися.15 Каждый 1 -1 интервал значений сжатойшкалы определен точкой начала этогоинтервала, соответствующего значению 1, и и точкой конца этогоинтервала, соответствующей значению 20 ( и,ох При этом имеет место ра, пахвенстзо1, оаГ ,щи ф -1 . (9)Значения, соответствующие точкамначала (1 1) -го интервала сжатой р 5 шкалы, предварительно вычисляются сучетом формулы (3) по Формуле-- У. ф -ЮЬ(+, пИИ 1,сии И ( О)где ,Максимальное количествоинтервалов разбиения шкал фиксировано иравно количеству констант, которыемогут быть поданы одновременно навходы каждого из коммутаторов 4 и 5.Сжатую шкалу будем задавать конснатнами и , К, а также двоичноймаской М и константами У , определяемыми ниже. Константы и и...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 857981

Опубликовано: 23.08.1981

Автор: Стасюк

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...ИЛИ 3, элементы НЕ 4, дополнительные сумматоры 5 по модулю два, элементы И 6, генератор 7 единиц. 4Работа предлагаемого устройства для конкрет. ного значения У,430664062 5 или в разряднойчформе У= О 1 1 О 1 1 1 О О 1 происходит следующим образом.При подаче значения вектора у на вход устройства и после окончания переходного процесса в схеме на выходе четвертого элемента ИЛИ 3 гррппы образуются значен 1 я старшего разряда Х искомого вектора Х, Х, - 1. Далее на вход четвертой группы одноразрядных сумматоров 1 подаются вектор 30111 и соответственно вектор 30 1 1.Там реализуется сумма векторов. В результате на выходе четвертой группы одноразрядных сумматоров 1 образуется вектор3 1 13 1 Д 1,а на выходе переноса первого одноразрядного...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 857982

Опубликовано: 23.08.1981

Авторы: Хохлов, Циделко

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...входом второго элемента И, а выходы остальных элементов ИЛИ группы соединены с входами второго элемента ИЛИ и группой вы. ходов блока управления, выход второго элемента ИЛИ соединен с первым выходом блока управления, группа входов которого соединеиа слервыми входами элементов И первой группы выход каждого .го элемента которой (И 1, п,где п - разрядность входного кода) соединен с входом (-1)-го элемента этой же группы, первым входом (-1).го элемента И второй группы и входом 3-го элемента НЕ группы, выход которого соединен с вторым входом .го элемента И второй группы, выход которого сое. динен с первым входом элемента И третьей группы, вторые входы которого соединены с вторым входом блока управления, выход -го элемента И второй группы...

Генератор случайных чисел

Загрузка...

Номер патента: 857983

Опубликовано: 23.08.1981

Авторы: Антипин, Смазнов, Чернявский

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...систему графа ипроводят ряд статистических испытаний графа на связность. По окончаниииспытаний получают оценки показате,лей Ьдежности системы.При таком подходе к решению задачи надежности важнейшим звеном модели является генератор потока отказов: от его качества зависит точностьЖОконечных результатов,При статистическом моделированиигенератор потока отказов в каждойреализации должен выполнять две основные функции; генерировать момент 65 времени с, в который произошел отказ элемента в системе; указать,номер отказавшего элемента с учетомвероятности его отказа, вычисленнойна момент с, т,е, определять местовозникновения отказа. Место возникновения отказа характеризуется номером этого элемента в системе.Алгоритм работы генератора...

Генератор псевдослучайной последовательности

Загрузка...

Номер патента: 857984

Опубликовано: 23.08.1981

Авторы: Логинов, Макушкин

МПК: G06F 7/58

Метки: генератор, последовательности, псевдослучайной

...в регистре сдвига уменьшается надежность работы генератора. 5 1 О 15 20 25 ЗО 35 45 Цель изобретения - повышение надежности работы генератора путемуменьшения количества связей.Для достижения поставленной целив генератор псевдослучайной последовательности, содержащий регистр сдвига с сумматором по модулю два вцепи обратной связи, тактовый входрегистра сдвига подключен к выходугенератора тактовых импульсов, введен счетчик, выход которого соединенсо входом "Запись" регистра сдвига,выход (-го (1=1,й, М - число разрядов генератора) разряда регистра1сдвига соединен с входом "Сброс"счетчика, счетный вход которогоподключен к выходу генератора тактовых импульсовВыполнение устройства автоматической записи единиц в виде...

Устройство для вероятностного моделирования

Загрузка...

Номер патента: 857985

Опубликовано: 23.08.1981

Авторы: Баканович, Мельников, Новиков, Орлов

МПК: G06F 7/58

Метки: вероятностного, моделирования

...то регистр 5 постоянно установлен в нуль и на его выходах присутствуют низкие уровни, которые поступают на инверсные вторые входыэлементов И 10 блока 1. 25 ЭО По сигналу УЗ в регистр 3 заноситния сигнал У 4, в результате чего элементы И 10 закрываются и оканчивается случайное испытание. В течение интервала т из ячеек с адресом модулей 12 памяти считываются коды А, =устанавливаются интенсивностипосле чего блок 8 снова вырабатывает сигнал У 4, начинается следующее случайное испытание и т.д. 55 Формирование марковского процесса останавливается при достижении заданного состояния процесса по сбросусигнала М, либо если очередное состояние 1 будет иметь нулевые вероятности перехода Р, а следовательно,65 ся начальное состояние 1 о...

Преобразователь независимых равномерно распределенных случайных чисел в корредированную последовательность

Загрузка...

Номер патента: 857986

Опубликовано: 23.08.1981

Автор: Коорт

МПК: G06F 7/58

Метки: корредированную, независимых, последовательность, равномерно, распределенных, случайных, чисел

...равномерно распределенныхчисел х, 11 - уровень сравнения р(х),12 - реализация коррелиронанной после-фдовательности случайных чисел, 13момент генерирования независимыхравномерно распределенных случайныхчисел, 14 - момент сравнения независимого равномерно распределенного 25случайного числа с уровнем сравнения,15 - момент изменения числа в коррелиронанной последовательности чисели 16 - момент изменения уровнясравнения по новому числу в коррели- Зорованной последовательности.Преобразование независимых равномерно распределенных случайных чиселв коррелированную стационарную последовательность происходит следующимобразом.Генерированные в определенном такте через промежуток времени д с независимые, равномерно распределенныена интервале...

Интегро-вычислительная структура

Загрузка...

Номер патента: 857987

Опубликовано: 23.08.1981

Авторы: Гузик, Криворучко

МПК: G06F 7/64

Метки: интегро-вычислительная, структура

...и группы 4/ триггеров поступают временные импульсы и управляющие потенциалы, обеспечивающие процесс вычислений.Начинается этап вычислений на первой итерации, в течение которого в узле 8 каждого решающего блока 7 производятся вычисления приращений интеграла для следующей итерации, Одновременно с выхода триггера 37 узла 21 поступает на управляющий вход счетчика 20 разрешающий сигнал, который разрешает суммирование, и первый временной импульс, соответствующий началу итерации, поступает с выхода распределителя 41 импульса узла 22 и перебрасывает счетчик 20 в состояние, равное единице.По окончании этапа вычислений на первой итерации последний временной импульс, соответствующий концу итерации, поступает с третьего выхода распределителя 41...

Частотно-импульсное множительное устройство

Загрузка...

Номер патента: 857988

Опубликовано: 23.08.1981

Авторы: Доронина, Рылик

МПК: G06F 7/68

Метки: множительное, частотно-импульсное

...входом счетчика 9,а сигнальным входом " с выходом пер вого элемента ИЛИ 11.Элемент ИЛИ 11 подключен входамик выходам элементов И 7 второй группы, соединенных вторыми входами свыходами разрядов счетчика 4. Счет чик 4 подключен выходами разрядовтакже к информационным входам регистра 10, а счетным входом в ,к выходувторого элемента ИЛИ 12. Элемент ИЛИ12 соединен входами с выходами элементов И 2 первой группы, подключен-ных вторьвя входами к выходам третьего регистра 13. Регистр 13 соединен управляющимвходом с вторым выходом формировате ля 3,. а информационными входами - свыходом разрядов счетчика 1. Счетчик, 1 подключен счетным входом к выходу генератора 14 эталонной частоты и к синхронизирующим входам формировате лей 3 и 5.Каждый...

Делительно-множительное устройство

Загрузка...

Номер патента: 857989

Опубликовано: 23.08.1981

Авторы: Морозевич, Мягчило

МПК: G06F 7/70

Метки: делительно-множительное

...5 ключевых элементов. Первый вход второго счетчика 11 делителя подключен к входу сомножителя устройства, а второй вход подключен к выходу второго ключевого элемента 5. Выход второго счетчика 11 делителя подключен к второму входу третьего ключевого элемента 3, выход которого является выходом устройства. Вторые вхо ды первого б и второго 7 блоков сравнения соединены с выходами соответственно первого 16 и второго 17 регистров, соответственно с входами первого 12 и второго 13 дешифраторов и соответственно с первым и вторым входами третьего блока 15 сравнения. Первые входы первого 16 и второго 17 регистров подключены соответственно к выходам четвертого 1 и пятого 2 ключевых элементов, первые входы которых объединены и подключены к...

Детерминированно-вероятностный интегратор

Загрузка...

Номер патента: 857990

Опубликовано: 23.08.1981

Автор: Брюхомицкий

МПК: G06F 7/70

Метки: детерминированно-вероятностный, интегратор

...которого сое дияен с входом шестого накопителя, а второй - с вторыми входами второго и пятого накопителей, выход шестого накопителя соединен с вторым входом третьего умножителя и входом второго 65 блока вероятностного кодирования, выход которого соединен с вторым входом вероятностного умножителя, выход третьего накопителя соединен с входом второго квантователя, первый выход которого соединен с четвертым входом сумматора, а второй - с вторым входом третьего накопителя.На Фиг. 1 представлена блок-схема интегратора на Фиг. 2 - блок-схема блоков 17 и 21 вероятностного кодирования.Интегратор имеет вход 1 приращений функции интегрирования, вход 2 приращений первой производной функции интегрирования, вход 3 приращений второй производной функции...

Вероятностное устройство для возведения в квадрат

Загрузка...

Номер патента: 857991

Опубликовано: 23.08.1981

Авторы: Добрис, Федоров, Яковлев

МПК: G06F 7/70

Метки: вероятностное, возведения, квадрат

...чисел, причемп(-1)(п-п)п, если2 ии+1и(п)+Ц (и-п)оесли) 1и+1 где п,п (и ) и) - степени характеристического полинома Х" + Х " + 1 генератора псевдослучайных чисел.На чертеже представлена блок-схема устройства.Устройство содержит генератор 1 псевдослучайных чисел, и-разрядный преобразователь код-вероятность 2, входы которого соединены с выходами генератора 1 указанным образом,элемент 3 задержки, вход которого соединен с выходом и-разрядного преобразователя код-вероятность 2, элемент И 4, первый вход которого соединен с выходом и-разрядного преобразователя код-вероятность 2, а второй вход - с выходом элемента 3 задержки, и счетчик 5 результата, вход которого соединен с выходом элемента И 4.Устройство работает следующим...

Арифметическое устройство в системе остаточных классов

Загрузка...

Номер патента: 857992

Опубликовано: 23.08.1981

Автор: Червяков

МПК: G06F 7/72

Метки: арифметическое, классов, остаточных, системе

...4 Р,значенйя порядкапо основанию Р где П р и м е р 1. В естественной форме число представлено в виде 0,101101. После введения масштаба это число будет записано в виде 1 О 11 О 1.1 О .П р и м е р 2. В нормальной форме число представлено в виде 0,100101.10, После введения масштаба это число будет записано в видеМантисса числа и порядок представлены в СОК. Для представления мантиссы используется система оснований СОК Р,Р, ,.,Ри, которая определяется диапазоном представленйых в ЦВМ чисел. Для представления порядка отводится одно основание Р . При этом должно выполняться неравенство Р А ъ , , где их - диапазон порядка, представленного в позиционной системе счисления.Знак порядка целесообразно ввести в явном виде, тогда К чисел, которые...

Устройство для управления вычислительным комплексом

Загрузка...

Номер патента: 857993

Опубликовано: 23.08.1981

Авторы: Воронина, Кудряшев, Мальшаков, Тамаркин, Шашахметов

МПК: G06F 9/00

Метки: вычислительным, комплексом

...информация от первой ЭВМ, навход 16 коммутатора 14 поступает информация от второй ЭВМ, На входы 17и 18 коммутаторов 13 и 14 приходитинформация об аварийной ситуации всистеме комплекса (сигнал "Авария" ),на входы 38 и 39 коммутаторов 13 и14 приходит информация с наборногополя 4 б,о том, что устройство находится в состоянии профилактики. При наличии одного иэ этих сигналов, поступающая на входы 15 и 16 коммутаторов13 и 14 информация передается непосредственно на выходы 19 и 20 блока2. Если этих сигналов нет, информация,поступающая на входы 15 и 16 коммутаторов 13 и 14, передается на первый,второй входы блока 1. Под информациейпонимаются стандартные сигналы прямого управления и два байта, которыеопределяют состояние каждой ЭВМ икомплекса в...

Устройство для определения старшинства операций

Загрузка...

Номер патента: 857994

Опубликовано: 23.08.1981

Авторы: Грибков, Кошелев, Сидоров

МПК: G06F 9/26, G06F 9/48

Метки: операций, старшинства

...пример со держимого ячеек блока 4 оперативнойпамяти для анализа оператора присваивания (знак 1. обозначает начальный символ в блоке 2 магазинной памяти), Эначениями этой таблицы яв- ) ляются коды, соответствующие определенной комбинации знаков на регистре 1 знака и в блоке 2 магазинной памяти. Коды интерпретируются следующимобразом: 01 - приоритет знака нарегистре 1 выше приоритета знака изблока 2; 10 - приоритет знака нарегистре 1 меньше приоритета знакаиз блока 2; 11 - знаки имеют один фО и тот же приоритет; 00 - недопустимое сочетание знаков.Рассмотрим работу устройства напримере обработки оператора А:==Бх(С+Д); при условии, что в предлагаемое устройство поступают толь857994 10 0 00 10 00 "0 ко знаки операций, как и в известном...

Микропрограммное устройство управления

Загрузка...

Номер патента: 857995

Опубликовано: 23.08.1981

Авторы: Барбаш, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/46

Метки: микропрограммное

...и быстродействия системы, которой управляет 20устройство, предусмотрено выполнениепараллельных микроподпрограмм в режимах ожидания основной микропрограммы. При этом параллельно микроподпрограммы могут быть как упорядоченными во времени использованиярезультатов, так и неупорядоченными.Рассмотрим функционирование устройства при реализации упорядоченных повремени использования результатов 30основной и параллельной микроподпрограмм, поскольку функциональная реализация неупорядоченных микропрограмм является частным случаем реализации неупорядоченных микропрограмм.,Основным режимом функционирова 35ния устройства является реализацияосновной микропрограммы. При этомтриггер 17 находится в нулевом состоянии. В регистрах 3 и 5...

Устройство для диагностики группы типовых элементов замены

Загрузка...

Номер патента: 857996

Опубликовано: 23.08.1981

Авторы: Лушпин, Пахунов

МПК: G06F 11/30

Метки: группы, диагностики, замены, типовых, элементов

...каждом из этих блоков умножаются 32-разрядные числа А на В разрядов соответствующих весов числа В, причем число А поступает с шины А (8 разрядов) и из других блоков (по В разрядов из каждого), Результат этого умножения в многорядном коде поступает через регистр 15 в сумматор 16 многорядного кода, где с учетом переносов из соседних блоков образуется полное произведение.Операции типа сложения с фиксированной и плавающей запятой выполняются в блоках 4, 46. Числа А и В поступают сюда из блоков 4.1-44, на сдвигателе 17 производится выравнивание порядков по сигналам, выработанным в узле 21 обработки порядков. Далее на сумматоре 18 происходит сложение с учетом переносов иэ блока 46, и затем нормализация результата в узле 19.Результаты операций,...

Устройство для контроля канала ввода-вывода вычислительной машины

Загрузка...

Номер патента: 857997

Опубликовано: 23.08.1981

Авторы: Горелик, Митюк, Никитин

МПК: G06F 11/34

Метки: ввода-вывода, вычислительной, канала

...часть кодас первого выхода блока 1 поступаетна первые входы регистров 2 и 3,однако, куда произойдет запись, определяется кодом операции, поступившим яОна дешифратор 12 по цепям аналогично случаю записи в счетчики 20 и 21.Таким образом, если код операциисоответствует записи в регистр 2, товозбуждается первый выход дешифратора 12 связанный с вторим входомтриггера 13, выход которого обеспечивает сигнал разрешения на первомвходе элемента И 10. Первый выходдешифратора 12 связан с первым входом элемента ИЛИ 15. Следовательно, еона выходе этого элемента появляетсясигнал, поступающий на вход элемен-та 16 задержки, с второго выходакоторого через усилитель-формирователь 18 сигнал поступает на второй 65 вход элемента И 10, а с его выходачерез...

Устройство для синтеза тестов

Загрузка...

Номер патента: 857998

Опубликовано: 23.08.1981

Авторы: Дербунович, Овчаренко, Фролова

МПК: G06F 11/22

Метки: синтеза, тестов

...поступающему на регистр 15, происхоДит сдвигсодержимого регистра на два разряда.По следующему сигналу от блока 5,поступающему на сумматор 19, происходит сравнение терка регистра 14 сосдвинуться термом регистра 15 и сложение с содержимыми суьиатора 19. Еслипосле этого цикла содержимое сумматора 19 не равно фОф, можно утверждать, что терм регистра 14 не покрывает тари регистра 16, Если иа выходе элемента И 22 единица, необходимо перейти к модификации термов.Поясним все три варианта конкрет- Ииыми примерами.Вариант покрытияг в регистре 3терм А 1 Х 2 ХЗ, в регистр 2 - термх 1)2 Х 3 Х, т.е. в терке регистра 2содержатся все переменные терка реги Остра 3,Вариант неиокрытияг в регистре 3 терм Х 1 Х 2 ХЗ, в регистре 2 " термХ 1 Х 2 А 3 Х 4,...

Устройство для восстановления процессора после сбоя

Загрузка...

Номер патента: 857999

Опубликовано: 23.08.1981

Авторы: Безруков, Запольский, Шкляр

МПК: H03M 13/51

Метки: восстановления, после, процессора, сбоя

...для считывания микрокоманды из памят: микропрограмм 15 в регистр микрокоманд 16 (фиг. 2), н содержит р - гистр адреса, формирователь адреса и два элемента И.Блок 2 обработки данных предназначен для обработки инФормации под управлением блока 1. В состав б.ока 2 входит память, в которой хранится обрабатываемая информация и промежуточные результаты, узел арифметическо-логических операций, который осуществляет необходимые действия по обработке информации.Блок 4 контроля предназначен для контроля правильности функционирования блока 2 обработки данных,с блока 1 и блока б и выработки суммарного сигнала ошибки. Блок 4 контроля состоит из элементов сложения по модулю два, элемента ИЛИ и регистра ошибок.Регистр 13 управления выходньщнапряжением...