Преобразователь параллельного кода в последовательный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Соеэ Советсник Социаиистическик РеспубинкОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОУСКОМУ СВИ ЖИТЕЛЬСТВУн 857973(51)м, кл з С 06 Г 5/04 Государственный комитет СССР по делам изобретений и открытий(54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей из параллельной формы представления информации в последо вательную. Известен преобразователь параллель- ного двоичного кода в последовательный код, содержащий счетчик, элементы И, ИЛИ, триггеры, приемный счет- регистр, информационные входы которого соединены с информационньии входами устройства, а выходы подключены к первьм входам соответствующих элементов И, вторые входы которых соединены с соответствующими выходами распределительного блока, а выходы подключены к соответствующим входам первого элемента ИЛИ 1 .20ГНедостаток известного устройства состоит в сложной схемной реализации, связанной с наличием счетчика и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.Наиболее близким к предлагаемому по технической сущности является преобразователь параллельного кода в последовательный, содержащий регистр, информационные входы которого являются информационнычи входами.преобра 2зователя, группу элементов И, первые входы которых соединены с соответ ствукщими выходами регистра, распределитель импульсов, выходы которого соединены с вторыми входами элементов И группы, первый элемент ИЛИ, входы которого соединены. с выходами элементов И группы, а выход первого элемента ИЛИ является информационньи выходом преобразователя, Крсие того, известный преобразователь содержит вторую группу элементов И, дополнительный элемент ИЛИ и триггер 2 .Недостаток этого преобразователя состоит в сложности схемной реализации и большом количестве аппаратуры.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что преобразователь параллельного кода в последовательный, содержащий регистр, информационные входы которого являются информационными входами преобразователя, группу элементов И, первые входы которых соединены с соответствующими выходами регисТра, распределитель импульсов, выходы которого соединены с вторыми входами элементов И группы, первый элемент ИЛИ, входы которого соеди 857973нены с выходами элементов И группы,а выход первого элемента ИЛИ является информационньк выходом преобразователя,. содержит два триггера,второй элемент ИЛИ и элемент И, первый вход которого является тактовыивходом преобразователя, второй входсоединен с единичным выходом триггера выдачи, а выход элемента Иявляется тактовьм выходом преобразователя и соединен с третьими входамиэлементон И группы и с входом распределителя импульсон, последний вы"ход которого соединен с первьи входом второго элемента ИЛИ, К-входомтриггера выдачи, 3 -входом триггера подготовки и с синхровходом триггера подготовки, выход которогосоединен с управляющим входом регистра, вход младшего разряда которого соединен с К-входом триггераподготовки, 3 -входом триггера выда Очи и с вторым входом второго элемента ИЛИ, выход которого соединенс синхровходом триггера выдачи, нулевой выход которого является выходом запроса информации преобразователя.На чертеже представлена блок-схема преобразователя параллельного кода в последовательный.Устройство содержит регистр 1,распределитель 2 импульсов, элементы ИЛИ 3 и 4, группу элементов И5-9, триггер 10 выдачи, триггер 11подготовки, информационные входы 12,тактовый вход 13 преобразователя,выход 14 информации, тактовый выход 15 преобразователя и выход 16 запроса информации.Преобразователь работает следующим образом.Перед началом работы устройстно 4 Оприводится в исходное состояние,в результате чего триггер 10 выдачии триггер 11 подготовки оказываются в нулевом состоянии, приемныйрегистр 1 обнулен, а распределительимпульсов подготавливает к работе элемент И 6. Так как триггер 10выдачи находится в нулевом состоянии, на ныходе 16 запроса информации формируется сигнал, разрешающий щпосылку первого информационногослона на информационные входы 12преобразователя.Каждое информационное слово,поступающее в параллельном коде наинформационные входы 12, состоитиз маркера слова, поступающего попервому информационному входу устройства и кодограммы. Маркер словаи кодограмма поступают на информационные входы регистра 1 в виде импульсных сигналов.Первое информационное слово впараллельном коде поступает на информационные входы 12 устройства,по первому информационному входу 65 которых поступает маркер слова, а по остальным информационным входам кодограмма передаваемого слова. По переднему Фронту сигнала маркера слова в триггере 11 подготовки подтверждается нулевое состояние, а по заднему Фронту сигналов маркера слова и кодограммы передаваемого слова приемный регистр 1 осуществляет запись передаваемого слова, а триггер 10 выдачи переходит в единичное состояние, снимая с выхода 16 сигнал запроса, что запрещает посылку в преобразователь следующего, очередного информационного слова. Сигнал с единичного выхода триггера 10 выдачи подготавливает к работе первый элемент И 5. На этом заканчинается процесс приема первого информационного слова и начинается процесс преобразования принятого информационного слова в последонательный код.По приходу синхроимпульса на тактовый вход 13 на выходе первого элемента И 5 появляется импуйьс, который поступает на входы элементов И 6-9 группы. Однако к работе подготовлен только элемент И б сигналом, поступающим на его вход с первого выхода распределителя 2 импульсов. Так как каждое слово сопровождается маркером слова, который записывается в первый разряд регистра 1, с первого выхода регистра 1 поступает сигнал, разрешающий работу элемента И б, Импульс с выхода элемента И б поступает на один из входов первого элемента ИЛИ 3, далее на информационный выход 14 устройства, Сигналы, поступающие с информационного выхода 14, сопровождаются синхроимпульами, поступающими с выхода первого элемента И 5 на тактовый выход 15. По заднему фронту синхроимпульса, поступающего с выхода первого элемента И 5 на управляющий вход распределителя 2 импульсов, последний переходит во второе положение, подготавливая к работе элемент И 7, На этом заканчивается процесс передачи в линию связи с информационного выхода 14 первого знака, соответствующего маркеру слова, находящегося в регистре 1.Затем осуществляется передача в линию связи с информационного выхода 14 кодограммы слова, находящегося в регистре 1. Принцип передачи кодограммы в линию связи рассмотрим на примере кодограммы 011, находящейся в регистре 1. Так как первый знак хранящейся кодограммы равен нулю, элемент И 7 на момент прихода следующего синхроимпульса закрыт сигналом, поступающим с второго выхода регистра 1, Следонательно, сигнал на выходе элемента ИЛИ 3 н моментвыдачи данного синхроимпульса на тактовом выходе 15 отсутствует, чтосоответствует передаче нуля с информационного выхода 14 в линию связи,По заднему фронту данного синхроимпульса, поступающего на управляющий вход распределителя 2 импульсов,последний переходит в третье положение, подготавливая к работе элементИ 8. На этом заканчивается процесспередачи в линию связи с информационного выхода 14 очередного знака слова, хранимого в регистре 1.Второй знак хранящейся кодограммыравен единице. Следовательно, навыходе элемента ИЛИ 3 в момент выцачи данного синхроимпульса на выходе 1515 синхроимпульсов присутствует сигнал, что соответствует передачеединицы с информационного выхода 14в линию связи.По заднему фронту данного синхро Оимпульса, поступающего на управляющийвход распределителя 2 импульсов, последний переходит в четвертое положение, йодготавливая к работе элемент Й 9. На этом заканчиваетсяпроцесс передачи в линию связи с информационного выхода 14 очередногознака слова, хранимого в регистре 1,Передача в линию связи третьегознака кодограммы аналогична описанному циклу.В момент передачи последнего знака кодограммы на и-ом выходе распределителя 2 импульсов присутствуетсигнал, который поступает на информационный вход К триггера 10 выдачи, один из входов второго элемента ИЛИ 4, на информационный вход3 и синхровход триггера 11 подготовки, подготавливая триггер 10 выдачи и триггер 11 подготовки к работе. После передачи последнегознака кодограммы распределитель 2 импульсов по заднему фронту синхроимпульса переходит из и-ого состоянияв начальное, исходное состояние, 45формируя разрешающий сигнал на своемпервом выходе для работы элементаИ б. По заднему фронту сигнала си-ого выхода распределителя 2импульсов триггер 10 вццачи переклю- очается в нулевое состояние, запрещая работу первого элемента И 5 иформируя сигнал запроса на выходе 16для приема второго информационногослова. в регистр 1, а триггер 11подготовки переключается в единичноесостояние, устанавливая в нулевоесостояние регистр 1 сигналси, поступающим с его единичного плеча. Наэтом заканчивается процесс выдачив линию связи первого принятогинформационного слова,Прием и выдача второго и последующих информационных слов аналогичныописанному процессу, за исключениемтого, что по переднему фронту марке ра слова, поступающему по первому информационному входу устройства, триггер 11 подготовки переключается в нулевое состояние и снимает сигнал с установочного входа регистра 1. Далее процесс приема и выдачи информационного слова аналогичен описанному процессу.Использование предлагаемого устройства обеспечивает упрощение устройства, так как позволяет исключитьвторую группу элементов И, элементИЛИ и триггер, что существенно уменьшает затраты оборудования, не снижаянадежности работы устройства, и обеспечивает работу устройства как в режиме преобразования поступающегопараллельного кода в числоимпульсный,так и в режиме преобразования информационных слов, поступающих в параллельном коде, в последовательный код.Кроме того, использование маркераслова в составе передаваемого информационного слова позволяет приниматьи передавать в линию связи информационные слова, содержащие нулевую информацию,формула изобретениПреобразователь паралледьного кода в последовательный, содержащий регистр, информационные входы которого являются инфориационньми входами преобразователя, группу элементов И, первые входы которых соединены с соответствующими выходами регистра, распределитель импульсов, выходы которого соединены с вторычи входами элементов И группы, первый элемент ИЛИ, входы которого соединены с выходами элементов И группы, а выход первого элемента ИЛИ является информационным выходом преобразоваля, отличающийся тем, что, с целью упрощения устройства, он содержит два триггера, второй элемент ИЛИ и элемент И, первый вход которого является тактовьи входсм преобразователя, второй вход соединен с единнчньм выходом триггера выдачи, а выход элемента И является тактовьм выходом преобразователя и соединен с третьими входами элементов И группы и с входом распределителя импульсов, последний выход которого соединен с первьи входскб второго элемента ИЛИ, К - входом триггера выдачи, 3 -входом триггера подготовки и с синхровходом триггера подготовки, выход которого соединен с управляющим входом регистра, вход младшего разряда которого соединен с К-входом триггера подготовки, 3-входом триггера выдачи и с вторыч входом второго элемента ИЛИ, выход которого соединен с синхровходом857973 Вик СИ Вид. иир. Составитель М. Аршавскийедактор П.Ортутай Техред А, Бабинец К Коста ор о аказ ого коми ий и отк Раушкая/5 иал ППП фПатент", г. ужгород, ул. Проектна триггера выдачи, нулевой выход которого является выходом запроса информации преобразователя. Источники инФормации,принятые во внимание при экспертизе44/78 Тираж 745 ВНИИПИ Государствен по делам изобрете 113035, Москва, Ж1. Авторское свидетельство СССР 9 343264, кл. 606 Р 5/04, 1977.2, ШПяпоберский В.И. Основы техники передачи дискретных сообщений.М., "Связь", с. 141, рис. 3.31 (прототип. Поета ССытийнаб.,
СмотретьЗаявка
2847513, 05.12.1979
ПРЕДПРИЯТИЕ ПЯ А-1001
ДРОНОВ ВЛАДИМИР ИВАНОВИЧ, КОГГЕ ИГОРЬ ЮРЬЕВИЧ, БАЛАБОЛИН АНАТОЛИЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G06F 5/04
Метки: кода, параллельного, последовательный
Опубликовано: 23.08.1981
Код ссылки
<a href="https://patents.su/4-857973-preobrazovatel-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь параллельного кода в последовательный</a>
Предыдущий патент: Шифратор
Следующий патент: Устройство для декодирования двухчастотных цифровых сигналов
Случайный патент: Источник питания переменного тока