H03K 19/00 — Логические схемы, т.е. устройства, имеющие не менее двух входов, работающих на один выход

Страница 4

Многофункциональный логический модуль

Загрузка...

Номер патента: 930678

Опубликовано: 23.05.1982

Авторы: Гурьянов, Козюминский, Мищенко, Семашко

МПК: H03K 19/00

Метки: логический, многофункциональный, модуль

...а его выход - к входу дополнительного элемента, второй вход которого подключен к выходу второго элемента равнозначности модуля, а выход - к входу второго.дополнитель 45 ного элемента равнозначности, у которого второй вход подключен к дополнительной шине управляющего сигнала, а выход является вторым дополнительным выходом модуля.На чертеже представлена принципиальная электрическая схема устройства.Иногофункциональный логический модуль содержит пять элементов 1-5 равнозначности между шинами 6 и 7 питания которых последовательно включены нагрузочный транзистор 8 и две параллельные ветви из последовательно включенных переключающего и второго нагрузочного транзисторов (соответственно 9-10 для одной ветви и11-12 для другой). Затвор...

Устройство согласования ттл с мдп элементами

Загрузка...

Номер патента: 932617

Опубликовано: 30.05.1982

Авторы: Воронцов, Ушаков

МПК: H03K 19/00

Метки: мдп, согласования, ттл, элементами

...транзисторов подключены к затворам нагруэочНых-канальных транзисторов.На чертеже представлена электрическая принципиальная схема устройства согласования.Устройство включает логический инвертор 1 на комплементарных МДП-транзисторах и первый и второй ТТЛ-инверторы 2 и 3 с открытым коллектором и включены между первой низковольтной шиной 4 питания и общей шиной 5, а два дополнительных инвертора 6 и 7 на МДП-транзисторах включены между второй высоковольтной шиной8 питания и общей шиной 5Затворы нагрузочного р -канального МДП-транзистора 9 и переключающего И -канального МДП-транзистора 10 инвертора 6 подключены к выходу инвертора 7, а затворы нагрузочного Р -канального ИДП-транзистора 11 и переключающего и -канального МДП-транзистора...

Устройство защиты от помех

Загрузка...

Номер патента: 938409

Опубликовано: 23.06.1982

Автор: Мороз

МПК: H03K 19/00, H04B 1/00

Метки: защиты, помех

...6 и выходом элемента 2 задержки, который соединен с первымвходом регулируемого элемента 5 задержки, выход и второй вход которого соединены соответственно с входоминвертора 6 и вторым входом 18 устройства защиты от помех.1Устройство защиты от помех работает следующим образом.Пройдя через усилитель 1, смесьимпульсов полезного и помеховогосигналов и флуктуационных помех поступает на вход элемента 2 задержкии на один из входов элемента 4 совпадения. Время задержкиГсд элемента 2 задержки немного меньше длительности импульсов полезного сигнала. Из задержанного на времяСо сигнала Формирователь 3 импуль9384 15 Через управляющий вход 18 оператор устанавливает необходимую дли. тельность времени задержк ьсд.рег2 о регулируемого элемента 5...

Двухпороговый логический элемент

Загрузка...

Номер патента: 991610

Опубликовано: 23.01.1983

Автор: Турченков

МПК: H03K 19/00

Метки: двухпороговый, логический, элемент

...доголнитальный резистор 7 соединен с коллектором вспомогательного и-р-и транзистора 13 ианодом стабилитрона 12, который через сужгирующие резсторы 3 соединен с входами 17 днухпорогового логического элемента, катод стабилитрона 12 соединен с анодом первогодиода 10 и через первый вспомогательный резистор 8 с отрицательным полюсом источника 18 питания, которыйсоединен с коллектором транзистора1 и через второй вспомогательныйрезистор 9 с базой транзистора 1,которая соедицена с коллецтором вспомогательного р-и-р транзистора 14.Первый диод 10, вспомогательныерезисторы 8 и 9, стабилитрон 12 ивспомогательные и-р-и 13 и р-и-р14 транзисторы образуют спусковыйузел 19. Б 1 агода 5 сптех же э 1 Ва цт о В трал 5 уОВн Вхо ра ии иуьсых Ваатся...

Накапливающий двоичный сумматор

Загрузка...

Номер патента: 991611

Опубликовано: 23.01.1983

Авторы: Гиль, Нестерук, Потапов

МПК: H03K 19/00

Метки: двоичный, накапливающий, сумматор

...обработки информаВ режиме логической обработки могут быгть реализонацы логические функции И, ИСКЛЮУЮЩЕЕ ИЛ 1, ИЛИ и НЕ.В режиме арифметической обработки могут бьт выполнеы арзфлетические операции сложеие и вычитание. Рассмотрим работу сум.атора н режиме логической обработки информации. Логи-сзссие операции .",. и ИСК.1 ЮЧАОЦЕЕ ИЛ 1 ныполяются следующкм образо.Разряды операндов Х и У по каналам ввода поступают на входы элементов 11 - ИСК 1110 УЮЩЕЕ ИП 1 в позиции 12 и 4 соотгетствеццо. В результате з з аимодейств;л з элемент;:.х 1,1" 1 СКЛОЧИОЩЕЕ ИЛИ через 0,25 "акта, считал от момента постулен,л О:;ерацдон в позкции 12 и 4, в пози; лх 13 .оявллютсл ЦМД результата зи:олнения фуцкцкк И, где оци у:зичтожаютсл при возбуждении токовой...

Буферное логическое ттл устройство

Загрузка...

Номер патента: 993477

Опубликовано: 30.01.1983

Авторы: Авдеев, Кружанов, Эннс

МПК: H03K 19/00

Метки: буферное, логическое, ттл

...с анодом диода 17, Коллектортранзистора 15 соединен через резистор 18 с шиной 3 питания и черезрезистор 19 - с обцей шиной 8, атакже с базой транзистора 20Эмиттер транзистора 15 и эмиттер транзистора 20 соединены с эмиттеромтранзистора 16, Коллектор транэистора 20 является выходом устройства,реализующим функцию инверсии. Катоддиода 17 соединен с ключом 21, атакже соединен С базой двухэмиттерного транзистора 22 и через резистор 23 - с шиной 3 питания, Второй конец ключа 21 соединен с общей ши- .ной 8. Первый эмиттер транзистора 22соединен с коллектором транзистора16, второй - с коллектором транзистора 20, коллектор транзистора 22соединен с шиной 3 питания. Коллек-тор транзистора 20 соединен черезрезистор 24 с шиной 3 питания, Коллектор...

Трехзначный элемент конъюнкции

Загрузка...

Номер патента: 993478

Опубликовано: 30.01.1983

Авторы: Кочнев, Шароватов

МПК: H03K 19/00

Метки: конъюнкции, трехзначный, элемент

...7 и 8 и элемента 4; второй фазы - с элементов 1 и 2, третьей фазы - с элемента 3,Работа трехзначной схемы конъюнкции представлена в табл,2 на приме" рах состояния регистров 7 и 8. П р и м е р 1. Тактовый импульспервой фазы первого такта поступаетна третий вход 21 элемента 1 и согласно его логики работы (табл,1)в него записывается+1 ф, а такжесчитываетсяположительный сигнал срегистра 7, который передаетдя повходной шине 5 на входы 10 элемента2 и в него записывается +11, импульсоь второй фазы положительйыйсигнал с выхода 18 элемента 2 передается на вход 19 элемента 3 и вх 6 д20 элемента 4, в которые записывается +1 ф, импульсом третьей фазы сэлемента 3 положительный сигнал передается на вход 16 элемента 4 и внего записывается -1,...

Высоковольтный логический элемент

Загрузка...

Номер патента: 995332

Опубликовано: 07.02.1983

Автор: Громов

МПК: H03K 19/00

Метки: высоковольтный, логический, элемент

...уровень напряжения, открывается и входит в режим насыщения первый транзистор 6 первого типа проводимости выходного высоковольтного инвертора 2, Низкий уровень напряжения на коллекторе первого транзистора 6 первого типа проводимости запирает второй транзистор первого типа проводимости 9, вызывая прекращение тока в цепи базы транзистора 7 второго типа проводимости и резистора 10, в результате чего транзистор 7 второго типа проводимости запирается. На выходе элемента формируется низкий уровень напряжения с нагрузочным током, втекающим в элемент.Если на один или несколько входов входного элемента 1 подать низкий уровень напряжения, то первый транзистор 6 первого типа проводимости запирается. Ток, протекающий от низковольтного источника...

Устройство для реализации логических функций

Загрузка...

Номер патента: 999162

Опубликовано: 23.02.1983

Автор: Букин

МПК: H03K 19/00

Метки: логических, реализации, функций

...элемента 2, послецний размыкается и к выхоцной шине 12 через резистор 6 приклацывается напряжение второго полюса источника 9 питания, Оцновременно замыкается замыкающий контакг магнитоуправляемого элемента 2 и на выхоцную шину 13 коммутируется первый пс. люс источника 9 питания. При этом создается цепь; третий полюс источника 9 питания, резистор 7 (и параллельно выхоцная шина 13), магнитоуправляемый, элемент 2 и первый полюс источника 9 питания.Поцключение при помощи перемычки 14 обмотки 3 запоминания при срабатывании элемента 2 по обмотке 1 управления обеспечивает его удержание в сработанном состоянии (при снятии сигнала с входных шин 10=1 10= Я и 11=1 11= Ц ) за счет тока по Йепи: первый. полюс источника 9 питания, обмотка 3...

Устройство для моделирования динамических процессов на кмдп транзисторах

Загрузка...

Номер патента: 999163

Опубликовано: 23.02.1983

Авторы: Кармазинский, Смирнов

МПК: H03K 19/00

Метки: динамических, кмдп, моделирования, процессов, транзисторах

...16 включен параллельно второму цополнительному транзистору, а второй аополнительнительный конценсатор - параллельно третьему дополнительному транзисгору.На фиг, 1 представлена электрическая 1 принципиальная схема устройства.Затворы транзистора 1-типа и транзистора 2 И -типа поцключены к вхоау 3, стокитранзисторов 1 и 2 поаключены к выхоцу устройства 4, первый аополни тельный транзистор Р -типа 5 и второй цополнительный транзистор И -типа 6 послеаовагельно включены межцу шиной питания 7 и общей шиной 8, третий цополнительный транзистор-типа 9 и четвертый аополнигельный транзистор И типа 10 также послеаовательно включены межцу шинами 7 и 8, стоки транзисторов Б и 6 подключены к истоку транзистора2, а стоки транзисторов 9 и 10 -...

Универсальный логический элемент на входов

Загрузка...

Номер патента: 1005312

Опубликовано: 15.03.1983

Авторы: Кондрусев, Кочкарев

МПК: H03K 19/00

Метки: входов, логический, универсальный, элемент

...так называемые цио пороговые элементы, содержащие выход- в о ной операционный усилитель и входные кро логические или аналоговые функциональ- сные элементы 1 .юНедостатками пороговых элементов в у являются функциональная неполнота при на отсутствии функциональных преобразова- му телей и недостаточная надежность и чрез- кот мерная сложность, вытекающая иэ необхого димости реализации многопороговости. хоНаиболее близким техническим реше- ре нием к предлагаемому является универ- ный логический элемент, содержащий ньтель-формирователь и настраиваемую о вь диодную матрицу, в котором фактически рь обьединены в одном корпусе микросхемы. не входная матрица и часть выходной матри- но.5 1005312 4 или до и+ 1, если совместить логическую ч а ю щ...

Многовыходное логическое устройство

Загрузка...

Номер патента: 1015499

Опубликовано: 30.04.1983

Авторы: Вдовиченко, Горемыкин, Елисеенков, Клименко, Никулин, Рублев, Субботин, Фурсин

МПК: H03K 19/00

Метки: логическое, многовыходное

...предлагаемой логической схемы.Устройство содержит нескольковходов 1 и выходов 2, многоколлекторный транзистор 3 второго типапроводимости, эмиттер которого сое"динен с второй шиной 4 питания, исс;несколько транзисторов 5 первоготипа проводимости, эмиттеры которыхсоединены с первой шиной питания,а база каждого из них соединена содним из нходов 1 устройства и одним из коллекторов транзистора второго типа проводимости, другая частьколлекторов соединена с выходами 2устройства. Коллекторы транзисторовпервого типа проводимости 5 соединены между собой и с базой транзистора 6 с; 3 второго типа проводимости. В ряде случаен между второй шиной 4 питания и эмиттером транзистора второго типа проводимости 3 может включаться резистор б,На Фиг.2-5...

Многофункциональный логический элемент

Загрузка...

Номер патента: 1016841

Опубликовано: 07.05.1983

Авторы: Герасимов, Дьяченко, Кармазинский, Наенко, Соловьев

МПК: H03K 19/00

Метки: логический, многофункциональный, элемент

...выходной шиной и общей шиной, причем затворы транзисторов р-типа первой цепочки подключены, соответственно к выходу второго инвертора и к входной шине инверсии третьего логического сигнала, затворы тран-60 зисторов р-типа второй цепочки - к выходу первого инвертора и к входной шине третьего логического сигнала, затворы транзисторов о-типа первой цепочки - к входной шине третьего логического сигнала и к входной шине третьего логического сигнала и к входной шине первого логического сигнала, затворы транзисторов и -типа второй цепочки - к входной шине инверсии третьего логического сигнала и к входной шине второго логического сигнала, а зат/воры транзисторов п -типа третьей цепочки - к выходу первого инвертора и к выходу второго...

Логический элемент

Загрузка...

Номер патента: 1018250

Опубликовано: 15.05.1983

Авторы: Герасимов, Дьяченко, Кармазинский, Наенко, Соловьев

МПК: H03K 19/00

Метки: логический, элемент

...сигнала под- го сигнала В ( 6 подключен исток тран 6) ключен исток второго р-канального зистора 1 и затвор транзистора 3, ко30транэистора 1 а к входной шине ийвер, входной шине первого логического сигсии второго логического сигнала под- нала А ( 7 ) подключен исток транзисключен затвор второго и-канального тора 1, ко входной шине инверсии вто. транзистора и исток первого И-каналь- Рого логического сигнала В ( 8 ) подного транзистора2. . З 5 ключей исток транзистора 2 и затвортранзистора 4, а ко входной шине инНедостаток известного элемента за- . тра"эключается в низком быстродействии,.версии первого логического сигналае. различном при разных наборах входныхпеременных за счет неравномерно рас"и затвор транзистора 2.пределенной емкостной...

Трехзначный элемент дизъюнкции

Загрузка...

Номер патента: 1018251

Опубликовано: 15.05.1983

Авторы: Кочнев, Шароватов

МПК: H03K 19/00

Метки: дизъюнкции, трехзначный, элемент

...и вторую входные шины 3 и 4, ко. торые соответственно подключены кпервому и второму входам 5 и 6 первого четырехвходового троичного логи"ческого элемента 1, выход 7 которого соединен с первым входом 8 второгочетырехвходового троичного логического элемента 2, выход которого соединен с выходной виной 9, перваявходная вина,3 соединена с третьимвходом 1 О первого и с третьим входом 11 второго четырехвходовых троич Пример,У Полярность на входных ринах Поляр"ность выходного сигнала с эле мента 2+1 7 8 ных логических элементов 1 и 2, а вторая входная шина 4 - соответственно с их ,четвертыми входами 12 и 13,На фиг. 2 приняты следующие обозначения: диаграммы 14 15 и 16 - формы напряжений соответственно первой, второй и третьей Фаз питания...

Преобразователь уровней

Загрузка...

Номер патента: 1019635

Опубликовано: 23.05.1983

Авторы: Дшхунян, Сизов, Теленков

МПК: H03K 19/00

Метки: уровней

...логического состояния выхода требуется использование внешнего резистора, подключенного между выходной шиной и шиной питания либо об" щей шиной. Это приводит к. ухудшению электрических параметров устройства и требует дополнительного места для компановки резистора.Известен преобразователь уровней, содержащий элементы И-НЕ, ИЛИ-НЕ, первые входы которых подключенык информационной шине, вторые - кпервой и второй шине управляющихсигналов соответственно, а выходысоответственно - к затворам р-канального и и-канального МОП-транзисторов, включенных последовательно между первой шиной к выходной шине. Подложка и-канального транзистора подключена к общейшине, а подложка р-канальноготранзистора в .,ка второй шине питания. Параллельно...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1027823

Опубликовано: 07.07.1983

Авторы: Гайдуков, Титов

МПК: H03K 19/00

Метки: логический, многофункциональный, модуль

...трехвходовый элемент И, входы трехвходового элемента И соединены свходами трехвходового элемента ИЛИ, авыход подключен к одному из входов двухвходового элемента ИЛИ, другой вход кото-рого соединен с выходом двухвходовогоэлемента И, один из входов которого подипочен к выходу трехвходового элементаИЛИ, а другой вход соединен с четвертойвходной шиной, дополнительно введены50элемент НЕ и второй двухвходовый элемент ИЛИ, причем вход элемента НЕ подключен к выходу трехвхедового элемен.та ИЛИ, выход подключен к первой дополнительной выходной шине и к первому вхо 55ду второго двухвходового элемента ИЛИ,второй вход которого подключен к выходутрехвходового элемента И, а выход - квторой дополнительной выходной шине. На чертеже приведена схема...

Пороговый элемент (его варианты)

Загрузка...

Номер патента: 1034188

Опубликовано: 07.08.1983

Авторы: Лукоянов, Музыченко

МПК: H03K 19/00

Метки: варианты, его, пороговый, элемент

...образом (фиг. 1 и 2),В исходном состоянии регистры 1и 2 сброшены, на их выходах нулевыепотенциалы, Входной код подается навходы 3 порогового элемента и записывается в регистр 1 сдвига. Далеена вход 4 подаются тактовые импульсы.При подаче каждого тактового импуль 10 са происходит сдвиг вправо на одинразряд кода, записанного в регистре 1 сдвига. При появлении единичного потенциала в первом разряде регистра 1 сдвига, являющемся крайним15.правым разрядом, он записываетсяв регистр 2 памяти и на его первомвыходе появляется единичный потенциал, разрешающий запись единичногопотенциала во второй разряд регистр) ра 2 памяти. При появлении единичного потенциала на выходе второгоразряда регистра 1 сдвига он записывается в регистр 2...

Импульсное логическое устройство

Загрузка...

Номер патента: 1034189

Опубликовано: 07.08.1983

Авторы: Павлов, Стариков, Юдин

МПК: H03K 19/00

Метки: импульсное, логическое

...смещения, эмиттер транэистора блокировки и второй выводрезистора смещения с шиной питания.На чертеже изображена йринципиальная схема Устройства. 60Импульсное, логическое устройствосодержит входной логический элемент1, выходной транзистор 2, выходнойтрансформатор 3, узел 4 блокировки,входной резистор 5, резистор б смещения транзистор 7 блокировки, конденсатор 8 блокировки, времязадающий резистор 9,схему 10 совпадения, входную шину 11, выходные шины 12, 13 и . шины 14, 15 питания.Входная шина 11 устройства через входной логический элемент 1 соединена с первым входом схемы 10 совпадения и с первым выводом входного резистора 5, второй вывод которого соединен с базой транзистора 7 блокировки и с первым выводом резистора б...

Пороговый элемент

Загрузка...

Номер патента: 1046932

Опубликовано: 07.10.1983

Автор: Музыченко

МПК: H03K 19/00

Метки: пороговый, элемент

...элемента ИЛИ.Преобразователь 2 весов входов 15 является многопороговым логическимэлементом на п 1( г + 1)Г входов,имеющим выходы с весами от у.= 1при аог/( г + 1)и У ,= а- афпг /" о/(г + 1) при а ) г /( + 1)Регистр 3-1 (1 = 1, 2, , г )памяти имеет М -У+ 1 разрядовпри У,не превйшающем числа вхо 25 дов в соответствующей данному регист ру группе входов и И - Уразрядов в противном случае. Все входыустройства разделены на г +1 групп,.причем 1( г + 1 Ц о /( г + 1)- игрупп имеют 3 и/( г + 1)-1 входо З 0 а остальные группы -ь/(г + 1)входов. При подаче разрешающего потенциала на вход разрешения записирегистра 3- памяти в него записывается код, поступающий в этот момент З 5 на информационные входы. код на выходах регистра 3-1 памяти...

Высоковольтное логическое устройство

Загрузка...

Номер патента: 1058060

Опубликовано: 30.11.1983

Авторы: Богуславский, Бродко, Гарбуз, Громов, Салказян, Хочинов

МПК: H03K 19/00

Метки: высоковольтное, логическое

...выходной инвертор, позволяющий коммутироватьуровни напряжения до 100 В 23,Недостатком известного устройства является недостаточно высокбе быстродействие и потреблениемощности от высоковольтного источника питания в состоянии, когдана выходе элемента низкий уровеньвыходного напряжения, что приводит.к значительному снижению КПД источников питания, увеличению габаритов устройств управления.Цель изобретения - исключениепотребления мощности от высоковольтнОго источника питания в состоянии низкого уровня выходногосигнала и увеличение быстродействиявысоковольтного логического устройства,Для достижения поставленной целив высоковольтное логическое устройство, содержащее входной элементИ, фазорасщепляющий транзистор первого типа...

Логический элемент

Загрузка...

Номер патента: 1058061

Опубликовано: 30.11.1983

Авторы: Гойденко, Еремин, Федонин

МПК: H03K 19/00

Метки: логический, элемент

...транзистора и выходной шиной, .эмиттервторого выходного транзистора соединен с общей шиной, его база соедине"на через резистор с эмиттером первогодополнительного транзистора, коллектор которого соединен с шиной питания, его база - с эмиттером фазораз" делительного транзистора, эмиттер первого дополнительного транзистора соединен через резистор с общей шиной,последовательно включенные первыйдополнительный резистор и диод, катод которого подключен к общей шине,введены второй дополнительный резистор и второй дополнительный транзистор, эмиттер которого соединен с кол.лектором второго выходного транзистора, коллектор - с эмиттером фазоразделительного транзистора и вторымдополнительным резистором, второйвывод которого соединен с базой...

Устройство для выполнения операции “логическая равнозначность” на феррит-ферритовых троичных элементах запрета

Загрузка...

Номер патента: 1064466

Опубликовано: 30.12.1983

Авторы: Кочнев, Стеценко, Шароватов

МПК: H03K 19/00

Метки: выполнения, запрета, логическая, операции, равнозначность, троичных, феррит-ферритовых, элементах

...вторым информационным входом и тактовым входом, выход первого троичного элементазапрета соединен с вторым входом сложения второго троичного элементазапрета,В качестве троичного логическогоэлемента может быть применен троичныйлогический элемент. Каждый троичныйэлемент запрета выполняет троичныеоперации (табл.1), и образующие функциональнополную систему логическихфункций.На фиг.1 приведена схема предлагаемого устройства; на Фиг.2 - временная диаграмма его работы с условными обозначениями на примерах, пред"164466 Продолжение табл. 1 Условноеобозначениеэлемента Вход элемента Выход элемента 2 2 . 1 0 О 0 О 0 0 0+1Таблица 2 Информационные входы устройства Пример 0 0 0 О сложения вычитания1 1е е еевФЬЮЕГеее 4 юУстройства фиг.1 содержит...

Устройство для выполнения операции коньюнкции на троичных элементах

Загрузка...

Номер патента: 1064467

Опубликовано: 30.12.1983

Авторы: Кочнев, Кучерова, Шароватов

МПК: H03K 19/00

Метки: выполнения, конъюнкции, операции, троичных, элементах

...Выходной сигнал элемента 8 3 2 О О 3 О О О О О О О О Ощ щ щ щщ щщщщщщщ щщщщ щ щ тФункционирование устройства в (1111) осуществляется следующим обсоответствии с входной комбинациейщ разом (временная диаграмма на фиг.2) . на четыре входа, без увеличения чис- ла элементов.Цель изобретения в . расширение функциональных возможностей устройства за счет введения дополнительной входной шины при неизменном количест ве элементов.Поставленная цель достигается тем, что в устройство для выполнения операции конъюнкции на троичных элементах, содержащее два троичных 10 элемента и три входные шины, первые две из которых соединены соответственно с первым и вторым входами первого троичного элемента, третья входная шина соединена с вторым входом вто ....

Трехзначный элемент коньюнкции

Загрузка...

Номер патента: 1064468

Опубликовано: 30.12.1983

Авторы: Кочнев, Стеценко, Шароватов

МПК: H03K 19/00

Метки: конъюнкции, трехзначный, элемент

...второго четырехвходового троичного логического элемента 2, выходы 15 и 16соответственно второго элемента 15и первого элемента 1, четвертый (отрицательный) вход 17, первый (отрицательный) вход 18 четыревходоноготроичного логического элемента 3,выход 19 элемента 3 и приемное устройство 20.Входы 9, 10 и 11 элемента 1 соединены соответственно с шиной 8 и сшинами 4 и 5, которые соединены соответственно с выходами регистровб и 7, входы 14, 12 и 13 элемента2 соединены соответственно с,выходом 16 элемента 1 и с входными щинами 4 и 5, входы 18 и 17 элемента 3 соединены соответственно свыходом 15 элемента 2 и с выходом 16 элемента 1, выход 19элемента 3 соединен Ь входом при"емного устройства 20. Устройство.(фиг.2) содержит также потенциальные...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1070693

Опубликовано: 30.01.1984

Авторы: Артюхов, Шалыто

МПК: H03K 19/00

Метки: логический, многофункциональный, модуль

...с первым, вторым и третьимвходами многофункционального логического модуля, четвертый вход и 55вспомогательный выход которого соединены соответственно с первым входомдополнительного элемента ИЛИ и выходом мажоритарного элемента, который соединен с входом инвертора, ны" б 0ход которого соединен с вторым входом дополнительного элемента ИЛИ. 2Лногофункциональиый логическиймодуль, содержащий первый 1 и второй 2 элементы ИЛИ, первый 3 и второй 4 элементы И, мажоритарный элемент 5, инвертор б и дополнительныйэлемент ИЛИ 7. Первый, второй итретий входы первого элемента ИЛИ 1соединены соответственно с первым,вторым и третьим входами первогоэлемента И 3 и являются первым 8,вторим 9 и третьим 10 входами многофункционального логического модуля,...

Устройство для выполнения операции “трехзначная коньюнкция

Загрузка...

Номер патента: 1075412

Опубликовано: 23.02.1984

Авторы: Кочнев, Стеценко, Шароватов

МПК: H03K 19/00

Метки: выполнения, конъюнкция, операции, трехзначная

...элементов, первый вход и выходпервого троичного элемента соединенысоответственно с тактовой шиной и счетвертым входом четвертого троичного элемента, первая входная шина соединена с первыми входами третьего и четвертого троичных элементов,вторая входная шина, - с третьим ичетвертым входами второго троичногоэлемента, выход которого соединен стретьим входом четвертого троичногоэлемента, второй вход которого соединен с выходом третьего троичногоэлемента,На фиг, 1 представлена принципиальная схема устройства для выполнения операции трехзначная конъюнкция; на фиг, 2 - временная диаграмма его работы.Предлагаемое устройство содержиттроичные элементы 1-4, тактовую шину 5, входные шины б и 7 и выходнуюшину 8, Тактовая шина 5 соединена...

Устройство для выполнения функции вебба на троичных ферритовых элементах

Загрузка...

Номер патента: 1078619

Опубликовано: 07.03.1984

Авторы: Кочнев, Сотников, Шароватов

МПК: H03K 19/00

Метки: вебба, выполнения, троичных, ферритовых, функции, элементах

...входы которого соединены соответственно с вторым складывающим входом первого троичного ферритовогоэлемента и выходом первого троичного ферритового элемента, второй складывающий вход которого соединен с второй бходной шиной, третий вычитающий вход третьего троичного ферритового элемента соединен с выходом второго троичного ферритового элемента. В табл. 1 представлены троичные операции, выполняемые троичными ферриЪовыми элементами предлагаемого устройства,Т а б л и ц а 1+1 +1 +1 1 +1 +1 На фиг, 1 представлено устройство 55для выполнения функции Вебба натроичных ферритовых элементах; нафиг. 2 - временная диаграмма работыустройства,бОУстройство для выполнения функции Вебба на троичных ферритовых элементах содержит три троичных ферритовых...

Динамический инвертор на мдп-транзисторах

Загрузка...

Номер патента: 1080210

Опубликовано: 15.03.1984

Авторы: Караханьян, Стоянов, Сухоруков

МПК: G11C 11/401, H03K 19/00, H03K 19/20 ...

Метки: динамический, инвертор, мдп-транзисторах

...транзистор, исток которого подключен к шине нулевого потенциала, затвор является информационным входом инвертора, сток соединен с источ. ником первого нагрузочного транзистора и является выходом инвертора, сток первого нагрузочного транзистора подключен к истоку и затвору второго нагрузочного транзистора, сток которого подключен к шине питания, введен транзистор связи, сток которого является тактовым входом инвертора, исток подключен к затвору первого нагрузочного транзистора, а затвор соединен с шиной питания.На фиг.1 представлена принципиальная схема динамического инвертора на МДП"транзисторах; иа фиг.2 - временная диаграмма его работы.Динамический инвертор на МДП- транзисторах состоит из управляющего транзистора 1, затвор...

Логический элемент

Загрузка...

Номер патента: 1084987

Опубликовано: 07.04.1984

Авторы: Абрамов, Ломов, Мельников

МПК: H03K 19/00

Метки: логический, элемент

...расположена у другого конца первой аппликации соответствующего выходного канала продвиженйя РИ.На чертеже изображена конструкция логического элемента.Логический элемент содержит магнитоодноосную пленку 1 с ЦМД 2 и с полосовыми доменами 3, на поверхность которой расположены пермаллоевые аппликации 4, образующие входные 5 и б, дополнительный 7 и выходные 8-10 каналы продвижения ЦМД, управляющая токопроводящая шина 11, делители 12 ЦМД. Логический элемент работает следующим образом.По входным 5 и б и дополнительному 7 каналам продвижения ЦМД могут продвигаться ЦМД 2, что соответствует поданной на вход каналов информационной "единице . Если в какой-либо ячейке каналов продвижения ЦМД отсутствует ЦЯД, то это свидетельствует о наличии...