H03K 19/00 — Логические схемы, т.е. устройства, имеющие не менее двух входов, работающих на один выход
Импульсное логическое устройство
Номер патента: 1368975
Опубликовано: 23.01.1988
Авторы: Самойлов, Сорокина, Тяжкун
МПК: H03K 19/00
Метки: импульсное, логическое
...1 появляется инверсный уровень "Лог.1" и через диод 3 заряжается конденсатор 4. Через оба выхода логического элемента 2, выполненного по схеме расширителя по ИЛИ, ток не протекает. Поэтому транзистор 7 закрыт, а конденсатор 4 не разряжается через резистор 5.При появлении на входе устройства уровня "Лог.1" на выходе логического элемента 1 уровень "Лог.О", который не влияет на напряжение конденсатора 4. Через выходы логического элемента45 2 протекает ток по цепи конденсатор 4 - резистор 5 - второй выход - первый выход - база транзистора 7. Этим током открывается транзистор 7 и протекает ток в первичной обмотке трансформатора 8.Если режим открытого транзистора 7 продолжается дольше допустимого (большая длительность уровня "Лог.1" на...
Высоковольтный логический элемент
Номер патента: 1370776
Опубликовано: 30.01.1988
Авторы: Рогозов, Сорокина, Тяжкун
МПК: H03K 19/00
Метки: высоковольтный, логический, элемент
...с базой транзистора 7, коллектор которого через второй резистор 1 соединен с обш й шиной и подключен к базе третьего транзистора 12, эмиттер которого соединен с общей шиной, коллектор - свыходом и через элемент 13 нагрузкиподключен к шине 14 высоковольтного питания.Высоковольтный логический элемент работает следующим образом.При напряжении низкого уровня на входе 2 транзисторы 7, 10 закрыты и закрыт выходной транзистор инвертора1, выполненного по схеме с открытым коллектором. Транзистор 3 открыт, итоком через резистор 6 открыт транзис тор 12, через нагрузку 13 протекает ток.При изменении уровня входного напряжения с низкого на высокий переключение элемента происходит следующим образом,Сначала открывается транзистор 7, что обусловлено...
Логическое устройство
Номер патента: 1378047
Опубликовано: 28.02.1988
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/00
Метки: логическое
...3 и4 соединены с тактовой шиной 8, стокфиксирующего МДП-транзистора 9 соединен со стоком соответствующего емунагруэочного МДП-транзистора 3, азатвор соединен с выходом инвертора 402, к входу которого подключен стокданного фиксирующего МДП-транзистора9, затвор транзистора ключевого элемента 10 подключен к выходу формирователя тактовых импульсов 11, входкоторого подключен к тактовой шине 8,сток транзистора ключевого элемента1 О соединен с истоками фиксирующихМДП-транзисторов 9, а исток - с шинойпитания 5, исток отключающего МДПтранзистора 4 соединен с общей шиной 6,Устройство работает следующим образом.На шину 8 поступает тактирующий сигнал. При "0" на шине 8 устройство находится в режиме настройки ключе-; вых схем 1). При "1" на шине...
Многофункциональный логический модуль
Номер патента: 1387190
Опубликовано: 07.04.1988
Автор: Дьяченко
МПК: H03K 19/00
Метки: логический, многофункциональный, модуль
...Цель изобретения - повышение надежности многофункционального логического модуля.На чертеже изображена схема предлагаемого модуля.Модуль содержит элемент 1 равнозначности, два мультиплексора 2 и 3, первый вход элемента 1 соединен с выходом мультиплексора 2 и управляющим входом мультиплексора 3, выходы элемента 1 и мультиплексора 3 подключены к шинам 4 выхода результата операции 8 и 5 выходного переноса Р соответственно, второй вход элемента 1 подключен к шине 6 первого управляющего сигнала модуля и второму информационному входу мультиплексора 3, первый и второй информационные входы мультиплексора 2 подключены к шинам 7 второго управляющего и 8 первого информационного сигналов модуля, первый информационный вход мультиплексора...
Многофункциональный логический модуль
Номер патента: 1405109
Опубликовано: 23.06.1988
Автор: Дьяченко
МПК: H03K 19/00
Метки: логический, многофункциональный, модуль
...26, 13 с 27, 14 с 28, 15 с 29, 16 с 30, 17 с 3 1, 18 с 32, 19 с 33, Стоки транзисторов 6 и 7 объединены с истоками транзисторов 14 и 28, стоки транзисторов 8 и 9 - с истоками транзисторов 15 и 29, стоки транзисторов 10 и 11 - с истоками транзисторов 16 и 30, стоки транзисторов 12 и 13 подключены к истокам транзисторов 17 и 31. Истоки транзисторов 6 - 13 подключены к шинам входных сигналов информационных входов мультиплексора. Стоки транзисторов 14 и 15 соединены с истоками транзисторов 18и 32, стоки транзисторов 16 и 17объединены с истоками транзисторов19 и 23, стоки транзисторов 18, 19,32 и 33 подключены к выходу У мультиплексора. Затворы транзисторов7, 9, 11, 13, 20, 22, 24 и 26 подключены к шине первого управляющего фсигнала С...
Логический элемент
Номер патента: 1411968
Опубликовано: 23.07.1988
МПК: H03K 19/00
Метки: логический, элемент
...автоматикии вычислительной техники.5Цель изобретения - расширение функ, циональных возможностей устройства засчет введения режимов: усиления с переменным коэффициентом усиления, логической операции "ИСИПОЧАЮЩЕЕ ИЛИ", иего упрощение.На фиг, 1 показана принципиальнаяэлектрическая схема логического эле"мента; на фиг. 2 - зависимость сопротивления терморезистора от величиныколлекторного тока первого транзисторного усилителя,Устройство содержит транзистор 1,коллектор которого через последова тельно соединенные термоэлемент Пель Отье 2 и первый дополнительный резистор 3 соединен с шиной источника пи тания, эмиттер - с общей шиной, а.,база - с общей точкой второго и треть, его дополнитепьных резисторов 4 и 5, 25; которая является...
Контролируемый логический элемент
Номер патента: 1429312
Опубликовано: 07.10.1988
Автор: Карчевский
МПК: H03K 19/00, H03K 19/094
Метки: контролируемый, логический, элемент
...открытые транзисторы 9 и О, включенные параллельно, и транзисторы 11 и 14,5 включенные последовательно.При сигнале "0" на входе 1 и сигнале "1" на входе 2 состояние транзисторов будет следующим: транзис" торы 9, 11, 13, 16, 18 и 19 - открыты, а транзисторы 10, 12, 14, 15, 17 и 20 - закрыты. Поэтому, на выходе 3 будет сигнал "1", на выходе 4 - сигнал "0", на выходе 5 - сигнал "1". 15При сигнале "1" на входе 1 и сиг-, нале "О" на входе 2 соотояние транзисторов будет следующим: транзисторы 1 О, 12, 14, 15, 17 и 20 - открыты, . а транзисторы 9, 11, 13, 16, 18 и 19 - закрыты, Как и в двух предыдущих случаях, на выходе 5 будет сигнал И 11 , так как положительное напряжение поступает с шины 7 через открытые транзисторы 10, 12 и 14. 25 Формула...
Импульсное логическое устройство
Номер патента: 1431063
Опубликовано: 15.10.1988
Авторы: Самойлов, Сорокина, Тяжкун
МПК: H03K 17/0812, H03K 19/00
Метки: импульсное, логическое
...11 соеди О нен с шиной питания а эмиттер соединен с общей шиной, первый выход порогового элемента 9 соединен с вторым входом элемента ИЛИ-НЕ 1 и через резистор 6 с анодом диода 4, второй инверсный выход порогового элемента соединен с вторым входом элемента И-НЕ 2, второй вывод конденсатора 5 и второй вывод резистора 8 соединены с общей шиной.40Устройство работает следующим образом,В нормальном режиме напряжение на конденсаторе 5 превышает порог отпускания порогового элемента 9, на выходе которого напряжение низког уровня. За время существования высокого уровня на входе устройства выходной п-р-и транзистор 1 О открыт и конденсатор 5 разряжается, но не до напряжения срабатывания порогового элемента 9; Далее за время существования...
Преобразователь уровня сигналов
Номер патента: 1011025
Опубликовано: 15.11.1988
МПК: H03K 19/00
...1, 2, эмиттеры которых подсоединены к генератору постоянного тока 3, их базы являются входами 4 и 5 преобразователя, базы третьего и четвертого транзисторов 6,соединены с общей шиной 8, их эмиттеры соединены соответственно с коллекторами первого и второго транзисторов 1, 2 коллектор третьего транзистора 6 соединен с базой нижнего транзистора 9 выходного ТТЛ каскада и через резистор 10 с эмиттером пятого транзистора 11, на базу которого подается опорное напряжения от источника опорного напряжения 12, ограничивающее степень насыщения нижнего транзистора 9, коллектор пятого транзистора 11 подключен к шине питания 13, коллектор третьего транзистора 7 подключен к базе верхнего транзистора 14, эмиттер которого через прямосмещенный...
Импульсный логический элемент и
Номер патента: 1466003
Опубликовано: 15.03.1989
Авторы: Бибикова, Тихонова, Хейфец, Январев
МПК: H03K 19/00, H03K 19/003
Метки: импульсный, логический, элемент
...сигналом лог,. "О" на входах 1 и 2 устройства,. которыйпонижается .ка выходе низкоомноговходного делителя и воспринимаетсятранзистором 28 выходного усилителякак сигнал лог, ОУправляемый генератор работаетследующим образом.3 14660Принцип формирования импульса на выходе 23 генераторов рассмотрим на примере использования стандартных трансформаторов типа МИТв качест 5 ве импульсных трансформаторов 3 и 4, первичные 9 и 1 О и выходные 7 и 8 обмотки которых содержат по 25 витков, а третичные 5 и 6 - 8 витков.При нормальном режиме рабаты уст ройства, учитывая идентичность цепей первого и второго генераторов, можно каждый из трансформаторов 3 и 4 заменить эквивалентным двухобмоточным, у которого эквивалентная первичная 15 обмотка содержит число...
Узел синхронизации
Номер патента: 1469549
Опубликовано: 30.03.1989
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/00, H03K 5/159
Метки: синхронизации, узел
...следукнцие диаг"45раммы: нижний перепад 14 (О - 1) навходной шине 3; логический перепад15 на выходе первого инвертора неуправляемого канала; логический перепад 16 на выходной шине 4 неуправляе мого канала; логический перепад 17на выходной шине 5 управгяемого канала.Узел синхронизации работает следунзцим образом. 55Пусть напряжение шин источникапитания равно +Е (соответствует логической "1") и 0 (соответствует логическому "О") для шин 1 и 2 соответственно. Прн поступлении на шину 3 ло гического перепада О.ф 1 происходит его распространение по неуправляемому каналу 6 с задержкой 2 до шины 4 (где , " задержка одного инвертора). Этот перепад сигнала синхронизации поступает на затворы транзисторов 8 и 9, закрывая первый из них и от-,...
Формирователь импульсов на мдп-транзисторах
Номер патента: 1473072
Опубликовано: 15.04.1989
Авторы: Заболотный, Максимов, Петричкович, Филатов
МПК: H03K 19/00, H03K 5/00
Метки: импульсов, мдп-транзисторах, формирователь
...и не замедлял процесс переключения, его проводимость за счет, например, шириныканала выбирается минимальной. Обецепочки последовательно соединенныхтранзисторов 5, 7 и 6, 8 второго типа как в статическом состоянии, таки в начале процесса переключения закрыты, так как на затворах попарновключенньм транзисторов присутствуют инверсные сигналы. Поэтому эти це-пи такхе не препятствуют быстромунарастанию выходного сигнала на первой выходной шине 13. При достижениина .этой шине напряжения больше порогового напряжения транзисторов второго типа четвертый транзистор 6 вто1473072. Формула изобретения Составитель В.ЛементуевТехред Л.Сердюкова Корректор И.Муска Редактор А,Огар Заказ 1 72 7/56 Тираж 880 ПодписноеВНИИПИ Государственного комитета...
Сверхбольшая интегральная схема (сбис)
Номер патента: 1483627
Опубликовано: 30.05.1989
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/00, H03K 19/092
Метки: интегральная, сбис, сверхбольшая, схема
...с несекционированной линией. Изобретение относится к микроэлектронике, вычислитеЛьной и импульснойтехнике и может быть использовано припроектировании линий связи и цепейсинхронизации СВИС, в том числе наКМДП-структурах.Цель изобретения - повышение быстродействия СВИС при одновременномрасширении функциональных возможностей.На чертеже представлена схема парафазного секционированиялиний связиКМДП СБИС.СБИС содержит первый 1 и второй 2 15двухтактные инвертирующие каскады(прямую) 4 и вторую (инверсную) 5линии связи, разделенные соответст ф о р м у л авенно на секции 44 г4;,+1,,4 и 51 ф 5 г, ,5;,5;,ф,5 к причем выходы первого 1 и второго 2двухтактных инвертирующих каскадовкаждой СПЗ 3 (3,3 3;,3; ,, 25,) соединены с входами соответствующих...
Логический элемент
Номер патента: 1492382
Опубликовано: 07.07.1989
МПК: G11C 11/14, H03K 19/00
Метки: логический, элемент
...в области 13. Укаэанное углубление можетбыть выполнено, например, путем локального травления магнитооднооснойпенки, т.е, удалением ее по, толщинепслностьк или чагтично. В этом случае углубление выполнено в виде выемки в гленке, Однако оно может быть 30вьполнено и путем локального преоб 1 а -зования материала пленки в немагнитныйматериал. Такое преобразование, например, с помопью инойимплантацииили ла грного отжига может проиэводитьгя как на вск толщину пленки,так и на ее чагть. В этом случаеуглубление н магнитоодноосной пленкеокаэываетгя апопненым немагнитным В основе работп предложенного логическогоо элемента лежим известный метод уиразения продвижением 11 Г 1 Л г помощью токовых перфорированньх слоев и пс давамых токов управления...
Инвертор
Номер патента: 1494214
Опубликовано: 15.07.1989
Авторы: Когут, Насыпайко, Романский, Савицкая
МПК: H03K 19/00
Метки: инвертор
...и ")" на выходах элемента памяти(или на затворах транзисторов 13 и14) в режиме хранения информации,а также эбеспечение совместно с информацио.ными шинами 15 и 16 максимальной скорости заряда емкостейзатворов транзисторов 13 и 14 с учетом паразитных емкостей стоковых об"ластей транзисторов в режиме переключения элемента памяти.Большая скорость заряда - переход элемента в режим хранения "1",что равноценно увеличению быстродействия элемента памяти, происходитза счет уменьшения сопротивленияобратно смещенного р-и-перехода помере уменьшения разницы потенциаловмежду напряжением питания и напряжением уровня "1" в одном из плеч элемента, а также большим начальным обратным током. Нагрузочная характеристика вертикального поликремниевого диода...
Безопасный логический элемент
Номер патента: 1499479
Опубликовано: 07.08.1989
Авторы: Зорин, Любимов, Розенберг, Яблонский
МПК: H03K 19/00
Метки: безопасный, логический, элемент
...на конденсаторе 10 равно сумме напряжений на конденсаторе 9 и выпрямленного сигнала с второго входаТем самым осуществляется реализация логической функции "ИУровень напряжения на конденсаторе 10 проверяется компаратором на транзисторе 12. На эмиттере этого транзистора потенциал определяется делителем напряжения на резисторах 19 и 20, а на базе потенциал при закрытом ключе 15 - делителем напряжения на резисторах 11,13 и 14 так, что транзистор 12 закрыт, а при бткрытии ключа 15 за счет падения напряжения на резисторе 16 потенциал эмиттера транзистора 12 понижается и, следовательно, транзистор 12 открывается. Таким образом, частота контрольного сигнала с входа ключа 15 поступает на коллектор транзистора 12 и оттуда через пороговое...
Универсальный логический модуль
Номер патента: 1520505
Опубликовано: 07.11.1989
Авторы: Авгуль, Гришанович, Дадыкин, Костеневич
МПК: H03K 19/00
Метки: логический, модуль, универсальный
...контроля.В этом режиме модуль становитсясамопроверяемым и переводится в этот 40режим подачей на вход 87 задания ре"жима сигнала Е =В первом подрежиме контроля на информационные входы 50 - 54 подаетсясигнал логической единицы, на настро-,45ечные входы 55- 86 - сигнал логичес"кого нуля. При отсутствии неисправностей на выходе 88 модуля появляется1непрерывная последовательность импульсов типа меандр с периодом 4 Г,где ь- задержка на вентиль.Во втором подрежиме контроля наинформационные входы 50 - 54 подается сигнал логического нуля, на настроечные входы 55 - 86 - сигнал доги 55ческой единицы. При отсутствии неисправностей на его выходе 88 такжепоявляется непрерывная последовательность импульсов с периодом 4.(Е ,. Л,4 где Е, = У...
Формирователь логических перепадов
Номер патента: 1531157
Опубликовано: 23.12.1989
Авторы: Ботвиник, Лавров, Сахаров, Черняк
МПК: H03K 19/00
Метки: логических, перепадов, формирователь
...которого соединен с эмиттером второго эмиттерного повторителя, коллекторы транзисторов дифференциального каскада подключены к шине питания, а базы транзисторов дифференциального каскада являются информационными выходами Формирователя логических перепадов. формирователь логических перепа дов работает следующим образом.Напряжение питания подается на шину 3 питания, к которой подключены коллекторы транзисторов 1,2,8 и 9. Ввиду того, что транзисторы 8 и 9 дифференциального каскада топологически идентичны и одинаковы по величинерезисторы 6 и 7, а также топологически идентичны транзисторы 10 и 11 ге" ,нераторов тока, то очевидно, что прн35равных напряжениях на входах 4 и 5 фор.мирователя напряжения на выходах 13и 14 тоже равны.Так как...
Устройство для регистрации истинных и случайных совпадений
Номер патента: 1123508
Опубликовано: 30.12.1989
Авторы: Федоровский, Федорченко
МПК: H03K 19/00
Метки: истинных, регистрации, случайных, совпадений
...элемента ИЛИ 7 и третьим входом элемента ИЛИ 8.Устройство для регистрации истинных и случайных совпадений работаетследующим образом.Сигналы на выходе формирователей3 и 4 начала импульсов и формирователя 5 окончания импульсов появляются либо случайно, независимо другот друга (шумовые сигналы), либоодновременно при регистрации детекторами 1 и 2 с элементами амплитудной селекции импульсов одного акта,На формирователях 3 и 4 начала импульсов и формирователе 5 окончанияИспользование изобретения принезначительном усложнении позволяет 30 осуществить регистрацию совпаденийи-ой кратности, для чего необходимодополнительно ввести третий . детектор,соединенный с соответствующим формирователем начала импульсов, выход 35которого соединен с...
Преобразователь уровней сигналов на мдп-транзисторах
Номер патента: 1538246
Опубликовано: 23.01.1990
Авторы: Заболотный, Максимов, Петричкович
МПК: H03K 19/00, H03K 19/094
Метки: мдп-транзисторах, сигналов, уровней
...или в дополнительном коде с выходов 19 и 20 КМДП-инверторов.В исходном состоянии узлы 17 и 20 имеют высокий потенциал, а узлы 18 и 19 - низкий. Соответственно открыты пятый 5, седьмой 7, а также второй 2 и четвертый 4 транзисторы,Входного напрякения, подаваемого на входную шину 15, достаточно для отпускания первого 9 дополняющего транзистора. Второй 10 дополняющий транзистор при этом надежно заперт. Потенциал узла 17 начинает уменьшаться, цто ведет в дальнейшем к отпира" нию третьего 3, шестого 6 и восьмого 8 транзисторов. Поскольку второй 2 транзистор на этом этапе хорошо открыт, отпирание шестого 6 транзистора к повышению потенциала узла 18, Далее четвертый 4 транзистор закрывается, а четвертый дополняющий 12 транзистор...
Устройство для выбора асинхронных сигналов по критерию м из n
Номер патента: 1562966
Опубликовано: 07.05.1990
МПК: H03K 19/00, H03K 19/23
Метки: асинхронных, выбора, критерию, сигналов
...регистра 1 в состояние "1",одновременно эти сигналы поступают навходы элемента ИЛИ 5, Поступивший .на информационный вход 12 первый входной импульс, задержанный элементом 7задержки на время, в течение которого осуществляется сбор асинхронныхсигналов, поступает на вход одиовибратора 8. Одновибратор 8 формирует импульс, закрывая входные элементы И 2и разрешая прохождеже тактовых импульсов через элемент И 4 на вход ре.гистра 1 сдвига, осуществляя сдвиг50информации, записанной в регистр 1,Задержанный на время переходных процессов .в .регистре сдвига элементом, 6тактовый импульс поступает, на входустановки в состояние "О" триггерапервого разряда регистра 1 сдвига и55 на вход элемента И 3, В результате прохождения Б тактовых...
Элемент сравнения
Номер патента: 1575306
Опубликовано: 30.06.1990
Автор: Турченков
МПК: H03K 19/00
...26.Работу элемента равнозначностирассмотрим в соответствии с приведенной на фиг. 2 таблицей.При наличии на всех шинах 1-3 напряжения положительной полярности напряжение на выходе компаратора 18 положительной полярности, напряжениес выхода компаратора 19 также положительной полярности из-за того, чтона его неинвертирующем входе. напряжение близко величине напряжения источника входных импульсов У , которыепоступают на шину 1, тогда как напряжение с выхода делителя напряжения,образованного резисторами 13 и 14,меньшее по своей величине.Минимальная величина напряженияс выхода делителя устанавливает несколько большей величины Ц /и(п),где п число входных шин.На инвертирующем входе компаратора 19 напряжение превышает по своейвеличине указанную...
Многофункциональный логический модуль
Номер патента: 1621164
Опубликовано: 15.01.1991
Авторы: Афиногенов, Богод, Голубев
МПК: H03K 19/00
Метки: логический, многофункциональный, модуль
...переменные,на выходах 9 и 10 реализуются все функцлиат двух переменных, Реализуемые функциина выходах 9 и 10 модуля от значения сигналов на его входах о - 8 представлены в таблице настроек,Формула изобретенияМногофункциональный логический модуль, содержащий два элемента Идва эле мента НЕ и элемент ИЛИ, причем первый вход первого элемента И соединен с первь 1 м входом модуля, второй вход которого соединен с вторым вхсдом первого элемента И и входом первого элемента НЕ., выход. 40 П р и м е ч а н и е. Знаком Х обозначено безраааично которого соединен с первым входсм второго элемента И, выход которого соединен с первым входом элемента ИЛИ, прямой выход которого соединен с первым выходом модуля, второй выход которого соединен с...
Устройство для обнаружения первого события
Номер патента: 1628192
Опубликовано: 15.02.1991
Авторы: Горбунов, Карабаза, Чередниченко
МПК: H03K 19/00, H03K 5/153
Метки: обнаружения, первого, события
...на первом информационном входе регистра 2 и на выходе элемента ИЛИ 1, по Фронту которого в регистр 2(в первый разряд) записывается "1",и на шине 7-1 появляется сигнал овозникновении первого события на шине5-1.При возникновении других событийпосле окончания сигнала на шине 5-1и поступлении сигналов об этом надругие шины 5-2 5-и состояниеустройства не изменяется, так какна входе записи регистра 2 действуетвысокий уровень (и+1)-го регистра выхода,. В регистре 2 остается зафиксированным в качестве первого событиясигнал, который поступил на шину 5-1.Таким образом, устройство Фиксирует только номер события, происшедшегопервым.После восприя"ия первого событияоператором или соответствующимиустройствами, к которым подключеноустройство...
Многофункциональный логический модуль
Номер патента: 1629984
Опубликовано: 23.02.1991
Авторы: Артюхов, Кузнецова, Шалыто
МПК: H03K 19/00
Метки: логический, многофункциональный, модуль
...потенциала (через нагрузку) на вход"выход 10 и положительного потенциала на вход- выход 11 все диеды первой и второй групп закрыты,а диод третьей группы 4открыт и в схеме имеется только один путь между входами-выходами: 10 2 - 2-а 2 -2 4 З-е. Таким образом исполнительные элементы оказываются соединенными последовательно - реализуется Ьункция И четырех переменных.Приведена таблица настройки модуля. функция Входи-выходыСледовательно, в предлагаемом модуле одна и та же схема реализует две разные Аункции И и ИЛИ п переменных (п=2 Ъ, где Ь=1,2,3,), а при реализации этих Аункций требуется только один вид дискретных компонент - многофункциональный логический модуль, и настройка модуля осуществляется путем изменения полярности напряжения...
Многофункциональный логический модуль
Номер патента: 1631713
Опубликовано: 28.02.1991
Авторы: Артюхов, Кузнецова, Шалыто
МПК: H03K 19/00
Метки: логический, многофункциональный, модуль
...а на управляющую схему последнего ключевого элемента входная переменная не подается.При подаче положительного потенциа ла на вход-выход 11 и отрицательного потенциала на вход-выход 12 все диоды и исполнительная схема ключевого элемента 1 - б открыты, При этом возможны следующие пути прохождения сигнала между вхо дом-выходом 11 и 12;1 11-2 - 1-41 - 1-41 - 2-12;2 11 -42 - 1 2 - 2-41 - 1.+41 - 2-12;3 11 -42 - 1 -2 - 3 -41 - 2 -12;4 11 -42 - 1 -42 - 2-2 - 4-41 - 2 -1245 5 11 - 42 - 1 -42 - 2 -2 - 5 -12 .Таким образом исполнительные элементы 2-1 - 2-5 окаэываются соединенными параллельно - реализуется функция 50 ИЛИ пяти переменных.При подаче отрицательного потенциала на вход-выход 11 и положительного потенциала на вход-выход 12 все диоды...
Высоковольтный логический элемент
Номер патента: 1649657
Опубликовано: 15.05.1991
МПК: H03K 19/00
Метки: высоковольтный, логический, элемент
...транзисторов 2 и 6 соответственно;Од 5 - падение напряжения на диоде 5, Учитывая, что транзистор 2 открыт, на его коллекторе формируется напряжениеОк 2 = ОэБ 6+ ОД 5+ Окэ 02, где Окэо 2 - напряжение насыщения между коллектором и эмиттером транзистора 2.Учитывая, что для открывания транзисторов 17 и 18 необходимо создать на коллекторе транзистора 2 напряжение не менее Ок 2ОД 14+ ОэБ 17+ ОЗБ 18, где ОэБ 17 и ОэБ 18 - падение напряжения на база-эмиттерном переходе транзисторов 17 будет также закрыт, а следовательно, закрыты и транзисторы 8 и 7. Открытый транзистор 6 формирует низкий уровеньнапряжения на выходе 25,При задании на входе 23 сигнала логического "О" на аноде диода 1 напряжение не более чем Ох+ Од 1 = 1,4 В, что является...
Устройство для генерирования синхроимпульсов
Номер патента: 1654807
Опубликовано: 07.06.1991
Авторы: Говоров, Костюков, Маригодов
МПК: G06F 1/08, H03K 19/00
Метки: генерирования, синхроимпульсов
...состояние. С выхода триггера снимается прямоугольный импульс Пы,длительность которого пропорциональ" на входному числу 1 а в цифровом двоичном коде.Одновременно содержимое регистра 3 через группу 8 элементов И подводится к входам блока 10, и с выхода блока 10 снимается импульс Б дли" тельность которого соответствует числу, находящемуся в регистре 3. Выход блока 10 подключен к второму входу элемента ИЛИ 6. Задний Фронт импульса П о проходит через элемент ИЛИ 6, с выхода которого снимается импульс П , адекватный импульсу П , и процесс преобразования содержимого регистров 2 и 3 в блоках 9 и 10 повторяется. Этот процесс продолжается до тех пор, пока на блоке 1 не будет нажата клавиша Р., Регистры 2 и 3 сбрасы" ваются в нулт, и процесс...
Многофункциональный логический элемент
Номер патента: 1667241
Опубликовано: 30.07.1991
Авторы: Красиловец, Стефанов
МПК: H03K 19/00
Метки: логический, многофункциональный, элемент
...управляемых сигналов И 1 = О, И 2 = 1 элемент И 6 открыт сигналом И 2, С выхода элемента НЕРАВНОЗНАЧНОСТЬ 10 снимается функция АС М АС, а с выхода элемента НЕРАВНОЗНАЧНОСТЬ 11 аналогичным образом снимается функция ВС Ч ВС. В схеме элементы НЕРАВНОЗНАЧНОСТЬ 9 и 12 выполняют функции управляемых инверторов в соответствии с логикой работы НЕРАВНОЗНАЧНОСТЬ Н(Х, И) = ХИЧХИ, Н(Х, 1) = =Х и Н(Х, О) = Х, Следовательно, с выхода элемента НЕРАВНОЗНАЧНОСТЬ 9 поступает сигнал В, С выхода элемента И 7 снимается сигнал (АСМ АС)В, а с выхода элемента И 8 - (ВС 1 ВС)А, С выхода 14 схемы в данном случае снимается функция,(АО/АС) Вг(В СВ С)ААВ С = АВуАСМ С.Аналогичным образом предлагаемая схема реализует остальные функции, представленная в табл,...
Высоковольтный логический элемент
Номер патента: 1690189
Опубликовано: 07.11.1991
Авторы: Гарбуз, Коновалов, Опалев
МПК: H03K 19/00
Метки: высоковольтный, логический, элемент
...на контрольном выходе 24 также высокий уровень напряжения, на базе транзистора 1 формируется напряжение 061 = =2,1 В, достаточное для открывания транзисторов 4 и 5, Соответственно, открывается транзистор 6, по двум коллекторам которого текут значительные токи, первый из которых открывает транзистор 9, который активно запирает выходной транзистор 11, второй коллекторный ток формирует малый фронт выключения транзистора 11.После того, как транзистор 11 закрывается и напряжение на его коллекторе повысится до значения, близкого к уровнюобщей шины, происходит открывание транзистора 22, формируется напряжение низкого уровня на коллекторе транзистора 22,а соответственно, и на контрольном выходе 24. При этом транзисторы 4 - 6...