Устройство защиты от помех
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 938409
Автор: Мороз
Текст
ОПИСАНИЕ 9 З 8409ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветсиикСоциапистичесинкРеспублни 61) Дополни 22)Заявлено ное к ав(;4) УСтРОИСТВО ЗАЩИТЫ ОТ ПОМЕХ усилителя, вход которого сос входом устройства Г 2Недостатком известн ого устроистванизкая помеха омех, ержИзобретение относится к телеметрии, передаче и обработке информации и предназначено для подавления импульсных и флуктуационных помех.Известно устройство защиты от помех, содержащее селектор импульсов выход которого соединен с регенератором импульсного сигнала ( 1.Недостатком этого устройства является низкая точность сохранения формы сигнала при выделении его из помех,Известно .также устройство защиты от помех, содержащее усилитель, элемент задержки, формирователь импульсов малой длительности и элемент совпадения, первый вход которого соединен с выходом формирователя импуль сов малой длительности вход которого соединен с выходом элемента задержки вход которого соединен с вторым входом элемента совпадения и выходом является сравнительноустойчивость.Цель изобретения - повышение помехоустойчивости.Поставленная цель достигаетсятем, что в устройство защиты от исодержащее усилитель, элемент задки, формирователь импульсов малойдлительности и элемент совпадения,первый вход которого соединен с выходом формирователя импульсов малойдлительности, вход которого соединенс выходом элемента задержки, вход ко. торого соединен с вторым входом элемента совпадения и выходом усилителя,вход которого соединен с входом устно ройства, введены регулируемый элемент задержки, инвертор, сумматор,элемент разделения полярности импульсов, первый и второй дополнительные формирователи импульсов малойдлительности, емкостной накопитель, дополнительный элемент совпадения, триггер, дополнительный инвертор и дополнительный триггер, выход которого соединен с первым входом дополни тельного элемента совпадения, выход, второй и третий входы которого соединены соответственно с выходом устройства защиты от помех, прямым выходом триггера и выходом емкост" 10 ного накопителя, первый вход которого соединен с входом первого допол" нительного Формирователя импульсов малой длительности и первым выходом элемента разделения полярности им пульсов, второй выход которого соединен с входом дополнительного инвертора, выход которого соединен с входом второго дополнительного Формирователя импульсов малой длитель ности, выход которого соединен с первым входом триггера, второй вход и инверсный выход которого соединены соответственно с выходом перВого дополнительного формирователя импуль З сов малой длительности и вторым входом емкостного накопителя, который соединен с первым входом дополнительного триггера, второй вход которого соединен с выходом элемента совпадения, а вход элемента разделения поляр ности импульсов соединен с выходом СуММатОра, ПЕрВЫй И Втсрай ВХОДЫ.Кот торого соединены соответственно с выходом инвертора и .выходом элемента задержки, который соединен с первым входом регулируемого элемента,задержки, выход и второй вход которого соединен соответственно с входом инвертора и вторым входом, устройства защиты от помех..На чертеже показана структурная схема устройства защиты от помех. Устройство защиты от помех содержит усилитель 1, элемент 2 задержки, ф формирователь 3 импульсов малой длительности, элемент 4. совпадения, регулируемый элемент 5 задержки, инвертор 6, сумматор 7 элемент 8 разделения полярности импульсов, пер эый дОполнительный формирОватель импульсов малой длительности, емкостной накопитель 10, дополнительный элемент 1.1 совпадения, триггер 12, второй дополнительный Формирователь ю 13 импульсов малой длительности, дополнительный инвертор 14 и допол" нительный триггер 15, первый вход 938409 4элемента 4 совпадения соединен с выходом формирователя импульсов малойдлительности 3, вход которого соединен с выходом элемента 2 задержки,вход которого соединен с вторым входом элемента 4 совпадения и выходомусилителя 1, вход которого соединенс входом 16 устройства, выход дополнительного триггера 15 соединен спервым входом дополнительного элемента 11 совпадения, выход, второй итретий входы которого соединены,соответственно с. выходом 17 устройствазащиты от помех, прямым выходом триггера 12 и выходом емкостного накопи 1 Гтеля 10, первый вход которого соеди"нен с входом первого дополнительногоФормирователя 9 импульсов малойдлительности и первым выходом элемента 8 разделения полярности импульсов,второй выход которого соединен с входом дополнительного инвертора 14, выход которого соединен с входом второго дополнительного формирователя 13импульсов малой длительности, выходкоторого соединен с первым входомтриггера 12, второй вход и инверсныйвыход которого соединены.соответственно с выходом первого дополнительногоформирователя 9 импульсов малой дли 1тельности и вторым входом емкостногонакопителя 10, который соединен с первым входом дополнительного триггера15, второй вход которого соединен свыходом элемента 4 совпадения, а входэлемента 8 разделения полярности импульсов соединен с выходом сумматора 7, первый и второй входы которогосоединены соответственно с выходоминвертора 6 и выходом элемента 2 задержки, который соединен с первымвходом регулируемого элемента 5 задержки, выход и второй вход которого соединены соответственно с входоминвертора 6 и вторым входом 18 устройства защиты от помех.1Устройство защиты от помех работает следующим образом.Пройдя через усилитель 1, смесьимпульсов полезного и помеховогосигналов и флуктуационных помех поступает на вход элемента 2 задержкии на один из входов элемента 4 совпадения. Время задержкиГсд элемента 2 задержки немного меньше длительности импульсов полезного сигнала. Из задержанного на времяСо сигнала Формирователь 3 импуль9384 15 Через управляющий вход 18 оператор устанавливает необходимую дли. тельность времени задержк ьсд.рег2 о регулируемого элемента 5 задержки. Время задержки с,д рег устанавливается оператором меньше времени корреляции флуктуационных помех. Инвертор 6 изменяет полярность выходного сигнала регулируемой линииэлемента 5 задержки. Инвертированный сигнал с выхода инвертора 6 поступает на вход сумматора 7. В результате сложения сигналов на выходе сумматора 7 появляется биполярная последовательность импульсов, а флуктуационные помехи компенсируются.Элемент 8 разделения полярности35 импульсов осуществляет разделение биполярных импульсов на положительные и отрицательные, а амплитуда каждой пары разнополярных импульсов равна амплитуде соответствующего импульса входного сигнала. Из положительных импульсов емкостный накопитель 10 формирует расширенные импульсы. Длительность переднего фронта импульсов не превышает длитель45ности времени задержки 3 адрег Формирователь 9 импульсов малой длительности фбрмирует короткие импульсы, каждым из которых триггер 12 переводится в единичное состояние.50 Инвертор 14 изменяет полярность отрицательных импульсов, а из инвер-. тированных им импульсов формирователь 13 импульсов малой длительности формирует короткие импульсы; которыми осуществляется перевод триггера 1255 в нулевое состояние, Передними Фрон" тами импульсов с выхода триггера 12 осуществляется перевод триггера 15 Устройство защиты от помех, содержащее усилитель, элемент задержки,формирователь импульсов малой длительности и элемент совпадения, первыйвход которого соединен с выходом Формирователя импульсов малой длительности, вход которого соединен с вы"ходом элемент, задержки, вход которого соединен с вторым входом элемента совпадения и выходом усилителя, вход которого соединен с входомустройства, о т л и ч а ю щ е е с ятем, цто, с целью повышения помехоустойчивости, в него введены регулируемый элемент задержки, инвертор,сумматор, элемент разделения полярности импульсов, первый и второй дополнительные формирователи импуль; сов малой длительности, емкостной накопитель, дополнительный элемент совпадения, триггер, дополнительный инвертор и дополнительный триггер, выход которого соединен с первым входом дополнительного элемента совпадения, выход, второй и третий входы которого соединены соответственно с выходом устройства защиты от помех, прямым выходом триггера и выходом емкостного накопителя, первый вход которого соединен с входом. первого дополнительсов малой длительности формируеткороткие импульсы, совпадающие повремени с передними фронтами импульсов сигнала. На выход элемента 4 совпадения проходят короткие импульсы только в том случае, если длительность соответствующих входныхимпульсов превышает длительностьвремени задержки Г р элемента 2задержки,Таким образом, импульсы помех,длительность которых меньше временизадержки С,д, на выход элемента4 совпадения не приходят, Каждыйиз импульсов переводит триггер 15в единицное состояние,09 6в нулевое состояние и быстрый разряд емкостного накопителя 10.При совпадении по времени информационного импульса и управляющих импульсов с выхода триггера 15 и импульса с выхода триггера 12 на выходе элемента совпадения 11 появляется .импульс, амплитуда которого равна амплитуде соответствующего информационного импульса выходного сигнала, а длительность равна длительности соответствующего импульса входного сигнала триггера 12 цто соответствует длительности соответствующего полезного импульса входного сигнала. Таким образом, предлагаемое устрой:- ство защиты от. помех позволяет подавать короткие импульсные помехи и флуктуационные помехи, цто обеспечивает значительное повышение помехоустойчивости устройства и повышение достоверности восстановления результатов сообщений,Формула изобретения938409 ного формирователя импульсов малойдлительности и первым выходом элемента разделения полярности импульсов, второй выход которого соединенс входом дополнительного инвертора,выход которого соединен с входом второго дополнительного формирователя импульсов малой длительности, выход которого соединен спервым входом триггера, второй входи инверсный выход которого соединенысоответственно с выходом первогодополнительного формирователя импульсов малой длительности и вторымвходом емкостного накопителя, который соединен с первым входом допол"нительного триггера, второй вход которого соединен с выходом элементасовпадения, а вход элемента раз 8деления полярности импульсов соединен с выходом сумматора, первый и второй входы которого соединены соответственно с выходом инвертора и выходом элемента задержки, который соединен с первым входом регулируемого элемента задержки, выход и второй вход которого соединены соответственно с входом инвертора и 1 О вторым входом устройства защиты отпомех. Источники информации,принятые во внимание при экспертизе1Авторское свидетельство СССРИ б 78 б 77, кл. Н 04 В 1/10, 1978,2. Авторское свидетельство СССРИ 43 Й 99, кл. Н 03 К 19/00, 1972дЗаказ О/79 Тираж 959 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий11 035, Москва, Ж, Раушская наб., д. 4/5 3филиал ППП "Патент", г. Ужгород, ул. Проектная,Составитель О, Скворцов Ре актор Г, Ус Техред К.Мыцьо КорректорА, Дзятко
СмотретьЗаявка
2973791, 12.08.1980
ВОЙСКОВАЯ ЧАСТЬ 13991
МОРОЗ АЛЕКСАНДР ПЕТРОВИЧ
МПК / Метки
МПК: H03K 19/00, H04B 1/00
Опубликовано: 23.06.1982
Код ссылки
<a href="https://patents.su/4-938409-ustrojjstvo-zashhity-ot-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство защиты от помех</a>
Предыдущий патент: Дешифратор адреса
Следующий патент: Интегральная микросхема и микропроцессора
Случайный патент: Хлопкоуборочный аппарат