H03K 19/00 — Логические схемы, т.е. устройства, имеющие не менее двух входов, работающих на один выход

Страница 5

Преобразователь уровней

Загрузка...

Номер патента: 1094150

Опубликовано: 23.05.1984

Авторы: Громов, Игумнов, Костюнина, Лапшин, Масловский

МПК: H03K 19/00

Метки: уровней

...тем,что в преобразователь уровней, содер жащий входной МДП-транзистор, затворкоторого подключен к входу преобразователя, исток - к общей шине иэмиттеру выходного транзистора типап-р-п, коллектор которого подключенк. выходу преобразователя, первый вывод резистора подключен к шине питания, введены два транзистора типар-п-р, коллектор первого транзистораподключен к второму выводу резистора, база - к стоку входного МДП-транэистора, эмиттер - к коллектору второго транзистора, база которого подключена к общей шине, а эмиттер - кбазе выходного транзистора.На чертеже представлена принципиальная схема преобразователя уровней.Преобразователь уровней содержитвходной МДП-транзистор 1, затвор которого подключен к входу 2 преобразо"вателя,...

Преобразователь двоичного кода в коды пороговых функций

Загрузка...

Номер патента: 1104665

Опубликовано: 23.07.1984

Автор: Музыченко

МПК: H03K 19/00

Метки: двоичного, кода, коды, пороговых, функций

...группу элементов И и ИЛИ(где К-число входов), -ая группасодержит 2 -1 элемент И и 2 -1 элемент ИЛИ, первый вход преобразователякода соединен с первыми входами элементов И и ИЛИ первой группы элементов И и ИЛИ, вторые входы которыхсоединены с вторым входом преобразователя кодов, выходы которого соединены с выходами элементов И и ИЛИпоследней группы элементов И и ИЛИ,а также с К-ым входом преобразовате"ля кода, выход М -ого элемента И-ой группы (М - 1, 2 2 " -1)соединен с первыми входами 2 М-огоэлемента И и 2 М -1-ого элемента ИЛИ1+1-ой группы элементов И и ИЛИ4 СИЛИ где 1- 1 22-2 соединеныу фвыход М-ого элемента ИЛИ -ой группы элементов И и ИЛИ соединен с первыми входами 2,М -ого элемента И и2 М-ого элемента ИЛИ 1+1-ой группыэлементов И...

Устройство преобразования м-разрядного двоичного кода в код пороговых функций

Загрузка...

Номер патента: 1109906

Опубликовано: 23.08.1984

Автор: Музыченко

МПК: H03K 19/00

Метки: двоичного, код, кода, м-разрядного, пороговых, преобразования, функций

...цель достигается тем,З что в устройстве преобразован я М-раз рядного двоичного кода в код пороговых функций, содержащем (М) групп элементов И и ИЛИ, (К+1) и К(где К = 1,2М - 1) входы устрой О ства соединены соответственно с первыми входами элементов и К-й группы элементов И и ИЛИ и вторым входом первого элемента И К -й группы элементов И и ИЛИ, входы Р-го (где Р = 1, 2 2 К +1) элемента ИЛИ каждой К-й группы элементов И и ИЛИ 906 1соединены с входами Р-го элемента И той же группы элементов И и ИЛИ, второй вход 2-го (где о = 1,2 К) элемента И К -й группы элементов И и ИЛИ соединен с выходом о-го элемента И К -й группы элементов И и ИЛИ, а вход (2 в+1)-го элемента ИК -й группы элементов И и ИЛИ соединен с выходом ь-го...

Устройство для выполнения операции “шеффера” на феррит ферритовых троичных элементах

Загрузка...

Номер патента: 1127095

Опубликовано: 30.11.1984

Автор: Шароватов

МПК: H03K 19/00

Метки: выполнения, операции, троичных, феррит, ферритовых, шеффера, элементах

...логические возможности, так как содержит только две информационные шины.Цель изобретения - расширение логических возможностеч и повышение быстродействияУказанная цель достигается тем, что в устройство для выполнения операции Шеффера на феррит-ферритовых троичных элементах, содержащее два троичных элемента, первую и вторую информационные и две тактовые ши ны, первая тактовая и первая информационная. шины соединены с первым складывающим и первым вычитающим входами первого троичного элемента соответственно, а вторая тактовая шина соединена с первым складывающим входом второго троичного элемента, введена третья информационная шина, соединенная с первым вычитающим входом второго троичного элемента, второй складывающий вход которого...

Устройство для выполнения функции “вебба

Загрузка...

Номер патента: 1127096

Опубликовано: 30.11.1984

Автор: Шароватов

МПК: H03K 19/00

Метки: вебба, выполнения, функции

...вычитающнм входом второго троичных элементов, вьиод последнего из которых соединен с первым и вторым отрицательными вычитающими входами третьего троичного элемента, первый положительный складывающий вход которого соединен с тактовой шиной, первая и вторая входные шиныСостояниевыхода эле- мента 1,2,3 4,5,6 О 55 2 . 2 О Общее количество им пульсов (+1), поступающих на входы соединены соответственно с первым и вторым отрицательными складывающими входами второго троичного элемента, выход первого троичного элемента соединен с первым положительным вычитающим входом третьего троичного элемента.На Фиг. 1 представлено устройст-во для выполнения Функции Вебба, на Фиг, 2 - временные диаграммы его работы.Устройство для выполнения функции...

Многофункциональный логический элемент

Загрузка...

Номер патента: 1129737

Опубликовано: 15.12.1984

Авторы: Безмен, Ментюк, Святкин, Семашко

МПК: H03K 19/00

Метки: логический, многофункциональный, элемент

...каждый из которых содержит первый и второй дополнительные МОП-транзисторы, вход 40 в каждом из инверторов соединен с затвором первого дополнительного МОП-транзистора, исток которого соединен с второй шиной питания, а сток соединен с выходом инвертора 45 и истоком второго дополнительного МОП-транзистора, затвор и сток которого соединены с первой шиной питания, первый вход многофункционального логического элемента соединен с вторым входом первого дополнительного элемента И и выходом второго дополнительного элемента И, первый вход первого дополнительного элемента И соединен с первым входом третьего до полнительного элемента И, вторыми входами четвертого и пятого дополнительных элементов И и входом пер 4вого инвертора, который...

Усилитель считывания

Загрузка...

Номер патента: 1132364

Опубликовано: 30.12.1984

Авторы: Ботвиник, Еремин, Федонин, Черняк

МПК: H03K 19/00

Метки: считывания, усилитель

...третьего транзистора, управляющий электрод тиристора соединен через цепь из пос. ледовательно включенных диодов с выходной шиной, катод тиристора соединен с общей шиной через второй резистивный делитель, средняя точка которого подключена к базе шестого транзистора, эмиттер которого соеди нен с общей шиной, а коллектор - с управляющим электродом тиристора и базой седьмого транзистора,эмиттер которого соединен через генератор тока с общей шиной и подключен к базе восьмого транзистора,эмиттер которого подключен к базе четвертого транзистора, коллекторы седьмого и восьмого транзисторов подключены к шине питания, базы первого и второго транзисторов подключены к входньщ шинам.На чертеже изображен усилитель считывания.Усилитель содержит...

Устройство для выполнения операции “логическая равнозначность” на феррит-ферритовых троичных элементах

Загрузка...

Номер патента: 1132365

Опубликовано: 30.12.1984

Автор: Шароватов

МПК: H03K 19/00

Метки: выполнения, логическая, операции, равнозначность, троичных, феррит-ферритовых, элементах

...входы, две информационные и тактовую шины, первый и второй входы первого троичного элемента соединены соответственно с первой и второй информационными шинами, 5 первый троичный элемент выполнен двухвходовым,тактовая шина соединена с первым входом второго троичного элемента, третий и четвертый входы которого соединены с выходом первого троичного элемента,В первом троичном элементе, по сравнению со вторым троичным элементом, отсутствуют два входа (второй и третий) и поэтому для первого 15 троичного элемента справедливы толь. ко первый, второй, девятый и десятый пункты табл.1.Первый троичный элемент может быть построен на четырех ферритовых сердечниках.На фиг.1 приведена схема устройства для выполнения операции логическая...

Входной каскад транзисторно-транзисторной логической схемы

Загрузка...

Номер патента: 1012764

Опубликовано: 23.01.1985

Авторы: Демин, Кружанов, Однолько, Сафронов

МПК: H03K 19/00

Метки: входной, каскад, логической, схемы, транзисторно-транзисторной

...сопротивления сверху, с другой стороны это сопротивление не может быть слишком малым, так как необходимо обеспечить запирание второго транзистора при низком напряжении хотя бы на одном из входов схемы. Указанные условия не соблюдаются в широком диапазоне температур и напряжений питания.Целью изобретения является .обеспечение высокого входного сопротивления ТТЛ схемы на транзисторах с высоким инверсным коэффициентом усиления по току в широком диапазоне температур и напряжений питания.Поставленная цель достигается тем, что в входном каскаде схемы, выполненном на многоэмиттерных транзисторах с высоким инверсным коэффициентом усиления по току, в котором база первого транзистора подключена через резистор к шине источника питания, эмиттеры -...

Устройство согласования уровней напряжения его варианты

Загрузка...

Номер патента: 1138940

Опубликовано: 07.02.1985

Авторы: Арсеньев, Полянский

МПК: H03K 19/00

Метки: варианты, согласования, уровней

...выходу устройства, а исток первого переключающего МДП-транзистора подключен к входу устройства, введены пять дополнительных МДП-транзисторов первый и второй дополнительныеФ.р-канальные МДП-транзисторы, соединенные параллельно, которое включены между шиной питания и затвором первого переключающего МДП-тран зистора, а их затворы, соответственно, подключены к первому выходуустройства и к затвору первого переключающего МДП-транзистора, истокитретьего и четвертого дополнительных р-канальных МДП-транзисторовподключены к шине питания, стоки -к истокам соответствующих нагрузочных МДП-транзисторов, а эатворы -к .затворам соответствующих переключающих МДП-транзисторов, пятый дополнительный и-канальный МДП-транзистор включен между затвором...

Элемент с тремя состояниями

Загрузка...

Номер патента: 1148113

Опубликовано: 30.03.1985

Автор: Алюшин

МПК: H03K 19/00

Метки: состояниями, тремя, элемент

...первую шину питания, подключенную.к одному выводупитания первого, второго и третьегоинверторов, элементы ИЛИ-НЕ и И-НЕ,первые входы которых подключеныВк информационной шине, вторые входы. - к соотвегствующим управляющимшинам, .а выходы, подключены соответственно к входам первого и второгоинверторов, введены вторая шина питания, четвертый инвертор и двунаправленный ключ, третьи дополнительныевходы элементов ИЛИ-НЕ И-НЕ соеинены с выходом. третьего инвертора,один вывод питания элементов ИЛИ-НЕ, И-НЕ и четвертого инвертора подключен к второй шине питания,вход четвертого инвертора подключенк информационной шине, а двунаправленный ключ, управляемые входы которого подключены к соответствующимуправляющим шинам,...

Формирователь с тремя состояниями на выходе

Загрузка...

Номер патента: 1149399

Опубликовано: 07.04.1985

Авторы: Галенко, Каплан, Отюцкий, Радугин

МПК: H03K 19/00

Метки: выходе, состояниями, тремя, формирователь

...коллектор подключен к шине питания, выходной п-канальный МДП-транзистор, затвор которого соединен со стоком второго блокирующего транзистора, исток подключен к общей шине, а сток соединен с эмиттером выходного биполярного п - р - п транзистора и .выходом формирователя, введены две пары КМДП-транзисторов, состоящих из р-н п-канальных транзисторов, причем стойки первой пары КМДП- транзисторов подключены к базе биполярного транзистора, а истоки - к выходу инвертора, затвор р-канального транзистора первой пары КМДП-транзисторов соединен с вторым (блокирующим) входом формирователя, затвор п-канального транзистора этой же пары КМДП-транзисторов соединен с третьим входом формирователя стоки второй лары КМДП-транзисторов подключены к затвору...

Трехзначный элемент конъюнкции

Загрузка...

Номер патента: 1152085

Опубликовано: 23.04.1985

Авторы: Кочнев, Стеценко, Шароватов

МПК: H03K 19/00

Метки: конъюнкции, трехзначный, элемент

...с первыми вычитающими входами первого и второго троичных логических элементов, вторые вычитаю" щие входы которых соединены с второй входной шиной, выходы первого и второго троичных логических элементов соединены соответственно с первымн вычитающим и складывающим входами третьего троичного логического элемента, тактовая шина соединена сТаблица 2 Информацияна выходнойшине 7 Информация на входных шинах Номерпримера 5 6 О О+1 О О первым складывающим входом первогот 1 оичного логического элемента, тактовая, первая и вторая входные шинысоединены соответственно с первымскладывающим, третьим и четвертымвычитающими входами второго троичного логического элемента, выход первого троичного логического элемента соединен с вторым...

Формирователь импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1172003

Опубликовано: 07.08.1985

Авторы: Бочков, Лазаренко, Однолько

МПК: H03K 19/00, H03K 19/08

Метки: импульсов, мдп-транзисторах, формирователь

...конденсатор 22 к входной шине 4 и к затвору транзистора 20, сток которого подключен к входной шине 3. Затворы транзисторов 19 и 21 подключены к входной шине 6, стоки транзисторов 11, 12 16, 19 и 21 подключены к шине 1 питания.Формирователь импульсов работает следующим образом.В исходном состоянии на входных шинах 3, 5 и 6 высокое напряжение,на входной шине 4 ниэкое. Конлрнсь торы 13 и 22 заряжены до напряжения питания. Транзисторы 10, 11, 16 18 и 20 закрыты, ток по шине питания равен нулю. На шине 7 низкое напряжение, равное напряжению общй шины Работа формирователя начинается с приходом нд входную шину 4 положительного импульса и на входную шину 5 импульса запирающего транзистора 17, Через транзистор 14 заряжается конденсатор 15 и...

Устройство для выполнения операции “пирса

Загрузка...

Номер патента: 1173550

Опубликовано: 15.08.1985

Автор: Шароватов

МПК: H03K 19/00

Метки: выполнения, операции, пирса»

...которого соединен с первым входом первой группы троичного логического элемента 2, выход, первый и второй входы первой группы троичного логического элемента 3 соединены соответственно с шиной 8 и выходами троичных логических элементов 1 и 2; второй вход первой группы и первый вход второй группы последнего соединены соответственно с выходом троичного логического элемента 1 и с шиной 7, которая соединена с первым входом второй группы троичного логического элемента 3, шина 6 соединена с вторым входом второй группы троичного логического элемента 1.Система тактового питания устройства трехфазная. Тактовым импульсом первой фазы поступают положительные сигналы на шины 4 - 6 и считывается информация с элемента 3, причем на шину 4 поступают...

Высоковольтный логический элемент

Загрузка...

Номер патента: 1176449

Опубликовано: 30.08.1985

Авторы: Гарбуз, Громов, Коновалов, Хочинов

МПК: H03K 19/00

Метки: высоковольтный, логический, элемент

...шиной питания и через третий резистор 7 соединен сего базой, а коллектор подключен к30выходу элемента и через четвертыйрезистор 8 - к положительной высоковольтной шине питания, вход дополнительного инвертора 9 с открытымколлектором соединен с входоМ элемента, а его выход - с базой. второго транзистора 10 и-р- и типа проводимости и с коллектором второготранзистора 11 рр типа проводимости, база которого подключенак выходу инвертора 1 с открытым коллектором, а эмиттер через пятый резистор 12 соединен с низковольтнойшиной питания, эмиттер второго транзистора 13 рр типа проводимостисоединен с общей шиной, а коллекторс базой третьего транзистора рртипа проводимости, эмиттер и базакоторого соответственно через шестой и седьмой...

Контролируемое логическое устройство

Загрузка...

Номер патента: 1181130

Опубликовано: 23.09.1985

Автор: Карчевский

МПК: H03K 19/00

Метки: контролируемое, логическое

...устройства используются разнополярные пороговые уровнидвоичных сигналов. Это можно обеспечить питанием обычных микросхем. двухполярным напряжением Е 1 и Е 2 относительно общей шины таким образом, чтобы Е 1 + Е 2 =Е, Желательно, чтобы пороговые уровни напряжений, соответствующих "Лог.1" Щ ) и "Лог,О"(П) схемы с тремя состояниями, отличаясь по знаку, были примерно одинаковы, т,е, Ц"- ЦТаким образом, схема с тремясостояниями питается разнополярнымнапряжением +Е 1 и -Е 2. Она обеспечивает обработку кроме логических сигналов "1" и "0" еще и сигналов обозначаемых л (тильда), Причем "Лог. 1"соответствует напряжение П.,Щ 0,4У й Е,), сигналу "Лог.О" - напряжение (-Е 2ПП р ), сигналур ) где .П р (По ор ) - пороговые уровни напряжений "Лог,1...

Высоковольтный логический элемент

Загрузка...

Номер патента: 1200412

Опубликовано: 23.12.1985

Авторы: Гарбуз, Громов, Коновалов

МПК: H03K 19/00

Метки: высоковольтный, логический, элемент

...17 элемента и через раэвязывающий диод 18 - с коллектором второго составного транзистора 19, эми 1тер которого соединен с общей шиной,а база - с эмиттером фазорасщепляющеготранзистора 4 и через первыйдополнительный резистор 20 с базойчетвертого транзистора 21 первоготипа проводимости, эмиттер которогосоединен с общей шиной и через второй дополнительный резистор 22 с егобазой, а коллектор подключен к базевторого транзистора 10.Логический элемент работает следующим образом,В статическом состоянии, когда навсе входы 3 входной логической схемы 1 подан высокий уровень напряжения, на ее выходе - высокий уровеньнапряжения и, следовательно, открытыи насыщены фазорасщепляющий транзистор 4, нижний второй составной транзистор 19 и четвертый...

Пороговый элемент

Загрузка...

Номер патента: 1203693

Опубликовано: 07.01.1986

Авторы: Лукоянов, Музыченко

МПК: H03K 19/00, H03K 5/24

Метки: пороговый, элемент

...выходы элементов И-НЕ 9 и 14соединены соответственно с входамипрямого и инверсного плеч триггера8, прямой и инверсный выходы которо.го соединены соответственно с первыми и вторыми вхоцами элементов И-НК10 г, 13, вторые входы которых сое 1203693динены с инверсным тактовым входом разряда, причем первый вход элемента И-НЕ 9 соединен с прямым входом переноса разряда, первый вход элемента И-НЕ 14 - с инверсным входом переноса разряда, а их вторые входы - с прямым тактовым входом разряда, прямой и инверсный выходы триггера 7 соединены с прямым и инверсным выходами разряда, а прямой и инверсный выходы переноса разряда 1- соединены соответственно с прямым и инверсным входами переноса разряда 1 в (Ф 1),а его прямой и инверсный входы...

Универсальный логический модуль

Загрузка...

Номер патента: 1213537

Опубликовано: 23.02.1986

Авторы: Авгуль, Бенкевич, Макареня, Мищенко

МПК: H03K 19/00

Метки: логический, модуль, универсальный

...шина 1 подключена к первым входам первого и второго элементов И-НЕ 7 и 10, вторая информационная шина 2 подключена к вторым входам первого элемента И-НЕ 7 и второго элемента 9 РАВНОЗНАЧНОСТЬ, первая шина 3 настройки подключена к второму входу второго элемента И-НЕ 1 О, вторая шина 4 настройки подключена к третьему 213537входу первого элемента И-НЕ 7, выходы элементов И-НЕ 7 и 10 подключенык входам первого элемента РАВНОЗНАЧНОСТЬ 8, инверсный выход которого подключен к первому входу второго элемента РАВНОЗНАЧНОСТЬ 9, прямые и инверсные выходы элементовРАВНОЗНАЧНОСТЬ 8 и 9 соединены с выходными шинами 5,6,11 и 12.О Между шинами 13 и 14 питаниявключены цепочки МОП-транзисторов,образующие первый 7 и второй 1 Оэлементы И-НЕ...

Усилитель считывания

Загрузка...

Номер патента: 1231600

Опубликовано: 15.05.1986

Авторы: Ботвиник, Григорьев, Еремин, Сахаров

МПК: H03K 19/00, H03K 5/02

Метки: считывания, усилитель

...л о гич ес кои 1 т о т и ри ст о ры 6 и1 в ключактся и н а 00 2коллекторе транзистора 5 устанавлицается уровень напряжения, определяемый как3 .=(Е +к )+ Б -база -катодПр.к 5 1 3 8 Ртиристора 6,0Яэкгде- падение напряжения на переходе база эмиттер транзистора 5;О р - база-катод тиристора 6 - падение напряжения на переходе р-база -катод тиристора 6(равно примерноЙэг)Напряжение О- не зависит от напряжения питания. Это обеспечивает постоянство напряжения на переходах база - эмиттер транзисторов 1 и 2. Постоянство напряжения на выходе схемы 17 при токе нагрузки обеспечивает отрицательная обратная связь по току с р-базы тиристора 6 через диоды 3 и 4 на выход 17 схемы,. При этом выходной транзистор 2 усилителя открыт.Таким образом,...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 1234962

Опубликовано: 30.05.1986

Авторы: Азаров, Королев, Полонский, Цветков

МПК: H03K 19/00

Метки: импульсов, следования, умножитель, частоты

...3 за время второго сигнала Т. В счетчик 5 из младших разрядов счетчика 4 по 5 импульсу 13, поступающему на вход установки, производится запись кода остатка, который равен нулю, если отношение Т/Кй, - целое число. Если же код остатка отличен от нуля, то 20 на выходе дешифратора 2 устанавливается состояние логической единипы, импульс 4 через логический элемент И-НЕ 8 поступает на вход прямого счета счетчика 6 и код, записанный в 25 счетчике 6 в момент времени с, (импульсы (27-30), увеличивается на единицу в момент времени 1 . Одновременно импульс 4 через элемент ИЛИ-НЕпоступает на вход установки счет- ЗО чика 7, в который записывается выходной код счетчика 6. По.окончании им-, пульса 14 импульсы 15 опорной частоты, поступая на вход...

Логический элемент

Загрузка...

Номер патента: 1251317

Опубликовано: 15.08.1986

Автор: Романенко

МПК: H03K 19/00

Метки: логический, элемент

...с нагрузкой 1 О через дополнительно введенный диодный мостовой выпрямитель 11,ного импульса также положительнойполярности и передается в нагрузку10, Этим обеспечивается логическое суммирование импульсов, соответствующих крутым положительным и отрицательным перепадам входных сигналов, Точная временная селекцияи преобразование крутых перепадоввходных сигналов расширяет функциональные возможности логическихэлементов при обработке длительныхвходных сигналов, Илл.1,Двусторонний стабилитрон 12 защищает логический элемент от перенапряжений и, таким образом, является вспомогательным,5 Устройство работает следующимобразом.Крутой положительный перепад напряжения, поступающий, например, навход 6 через конденсатор 4 и диод 5О подается на...

Преобразователь логических уровней

Загрузка...

Номер патента: 1252936

Опубликовано: 23.08.1986

Авторы: Громов, Игумнов, Королев, Костюнина

МПК: H03K 19/00

Метки: логических, уровней

...запертом ИДП-транзисторе 1 токстока не протекает, поэтому и т ок в цепибазы выходного транзистора 2 равен нулю,При открытом входном МДП-транзисторев цепи его стока будет протекатьток, который является и током эмиттера транзистора 5. Преобразуясь транзисторами 5 и 6, работающими в инжекционном режиме, этот ток будет протекать в цель базы транзистора 9 и поддерживать его в открытом состоянии.Ток коллектора транзистора 9 является током эмиттера транзистора 7.Преобразуясь транзисторами 7 и 8, работающими в инжекционном режиме, этотток будет протекать в цепь базы выходного транзистора 2, поддерживаяего открытое состояние. 293 б2Поскольку входной МДП-транзисторв открытом состоянии обладает значительным остаточным...

Логическое устройство

Загрузка...

Номер патента: 1261104

Опубликовано: 30.09.1986

Автор: Турченков

МПК: H03K 19/00

Метки: логическое

...на всех входах1-4 диоды 14-16 оказываются смещенными в обратном направлении, транзистор.18 насыщен током, протекающим с вхо 20 да 6 через резистор 19 и диод 17 вбазу этого транзистора, и на выходе8 напряжение становится равным нулю. Составитель А.ЯновТехред Д.Олейник Редактор С.Лисина Корректор М.Шароши Заказ 5244/57 Тираж 816 ПодписноеВНИИПИ Государственнего комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб д,4/5 Производственно-полиграфическое предприятие,г,Ужгород.ул,Проектная,4 Изобретение относится к импульсной технике, а именно к логическимустройствам, реализующим функцию неравнозначности входных переменных,и предназначено для работы на исполнительный механизм, управляемый напряжением,Цель изобретения -...

Амплитудный радиоимпульсный триггер

Загрузка...

Номер патента: 1262715

Опубликовано: 07.10.1986

Авторы: Кичак, Осадчук, Стронский

МПК: H03K 19/00

Метки: амплитудный, радиоимпульсный, триггер

...улучшения положительной обратной связи и способствует появлению отрицательного сопротивления на транзисторе 5 на частотах,близких к граничной частоте транзистора. При соответствующем выборе напряжения смещения на транзисторе 5 вконтуре наблюдается жесткий режимвозбуждения колебаний,Переброс триггера из одного устойчивого состояния в другое может осуществляться путем подачи радиоимпульса или видеоимпульса на выводах эмиттер - коллектор транзистора 10.Если в момент времени, предшествующий возникновению автоколебаний,между эмиттером и коллекторам транзистора 10 приложить напряжение видеоимпульса или радиоимпульса, тоток эмиттера возрастает. В результате этого увеличивается индуктивное 35и уменьшится активное сопротивлениеактивного...

Многофункциональный логический элемент

Загрузка...

Номер патента: 1277379

Опубликовано: 15.12.1986

Авторы: Заболотный, Максимов, Назаров, Петричкович, Филатов

МПК: H03K 19/00

Метки: логический, многофункциональный, элемент

...узлов цифровой аппаратуры,Цель изобретения - расширение5 функциональных воэможностей путем формирования параллельно пяти логических функций от двух переменных.На чертеже представлена электрическая принципиальная схема много функционального логического элемента.Устройство содержит первую входную шину 1, соединенную с входом первого инвертора 2 и затвором ив транзистора 3, вторую входную шину 15 4, соединенную с входом второго инвертора 5, исток п-транзистора которого соединен с общей шиной 6, шину 7 питания, вторая входная шина 4 соединена с входом третьего н чет вертого инверторов 8 и 9, первая входная шина 1 соединена с затвором р-транзистора 10, исток которого соединен с шиной 7 питания, а сток - с выходом третьего инвертора 8, входом...

Кмдп-логический повторитель

Загрузка...

Номер патента: 1336224

Опубликовано: 07.09.1987

Авторы: Мелконян, Мкртчян

МПК: H03K 19/00

Метки: кмдп-логический, повторитель

...второго транзистора 12 первого типа проводимости, исток которого соединен с общей шиной 4, а затвор - с выходной шиной 5.Устройство работает следующим образом.Пусть на шине 1 х=О, тогда на выходах обоих инверторов 2 и 9 имеем высокий потенциал. Поэтому выходной транзистор 7 заперт, а транзистор 3 открыт. Следовательно, на выходной шине 5 схемы имеем низкий уровень потенциала, т.е. у=О. В этом состоянии транзисторы 10 и 12 заперты, а транзисторы 6, 11 открыты. Поскольку в каждой комплементарной паре один транзистор заперт, то цепи разомкнуты и они не влияют на работу схемы в нормальном состоянии, Если в этом состоянии (у =0) закоротить выход на шину питания, то откроется транзистор 12, поскольку транзистор 11 также открыт,...

Элемент с тремя состояниями

Загрузка...

Номер патента: 1347181

Опубликовано: 23.10.1987

Авторы: Галенко, Каплан, Отюцкий, Радугин

МПК: H03K 19/00

Метки: состояниями, тремя, элемент

...второго и-транзистора 9,вторую управляющую шину 10, вторую 11и третий 12 р-транзисторы, третийп-транзистор 13, второй и-р-п-транзистор 14, эмиттер которого соединен с общей шиной 4, коллектор - свыходной шиной 3, стоками первогор-транзистора 12 и первого и-транзис 30тора 7, база - со стоками второгои-транзистора 9 и третьего и-транзистора 13, исток которого соединен собщей шиной 4, а затвор - с шиной 1Опитания и с истоком второго р-транзистора 11, затвор которого соединенс второй управляющей шиной 10, стокс истоком первого р-транзистора 6,сток которого соединен с базой первого и-р-и-транзистора 2 и с истокомтретьего р-транзистора 12, затвор ко 4 Оторого соединен с общей шиной 4, исток первого и-транзистора 7 - со стоком второго...

Стандартизируемый блок памяти с n состояниями и полным автоматным графом

Загрузка...

Номер патента: 1358087

Опубликовано: 07.12.1987

Авторы: Гюнтер, Лотар, Петер, Райнер, Хайнц

МПК: G11C 11/00, H03K 19/00

Метки: автоматным, блок, графом, памяти, полным, состояниями, стандартизируемый

...до проблемы разработки комбинаторных схем. Используемый принцип блокировки позволяет одновременно выполнять несколько условий передачи, что существенно упрощает решение задачи проектирования.Изменение нулевой занятости вхо-. дов блока памяти в такую занятость, при котором по крайней мере один55 вход загружен единицЕй ненулеваязанятость вызывает запись в память актуальной занятости и сброс занятости, записанной перед этим в память,а также нулевую занятость выходов блока памяти. Изменение ненулевой занятости входов в нулевую приводит к выводу на выходы записанной в памяти занятости, Благодаря обратной связи выходов блока памяти с входами через элементы И нулевая занятость выходов памяти, обусловленная ненулевой занятостью входов памяти,...