Устройство памяти приращений цифрового дифференциального анализатора

Номер патента: 222031

Автор: Рыков

ZIP архив

Текст

222031 ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Соаетсииз Социалистических Республикитет Комитет по делам изобретеиий и открытий ори Сосете Министров СССРОпубликовано 17.Ч 11.1968, Бюллетень22Дата опубликования описания 24.1 Х.1968 Авторизобретени Г. В. Рык аявител ТРОЙСТВО ПАМЯТИ ПРИРА ДИФФЕРЕНЦИАЛЬНОГО НИЙ ЦИФРОВОГОАЛ ИЗАТОРА приращении анализатора й метод траегистры хратличается от т схему запреяющую пред- стра со входаЭто упрощает ении мож е в регистре прир следующим обра,т 1 -+-1 - 1 -+-0 ,+ 0-э- 0-т 1 нести левого ит в дом и щений функ- в при полнеушать время ненураций,00 000110-+- 001111,Известны устройства памят цифрового дифференциального (ЦДА), реализующего уточненн пеций и содержащего кольцевые нения приращений,Предлагаемое устройство о известных тем, что оно содержи та, включенную в цепь, соедин последнюю ячейку первого реги ми первого и второго регистра. устройство.Кодирэваниорганизовать з Тогда знак нулевого значения может информацию о знаке предыдущего иену приращения, Технически задача состо том, чтобы устройство управления вво выводом приращений в регистрах прира осуществляло, помимо своих обычных ций преобразование запоминаемых кодо поступлении очередных нулевых пере ний. Эти преобразования не должны нар обычных функций регистров и в то же обеспечивать хранение знака последнего левого переполнения на несколько ите пока не придет новое переполнение, не равное нулю.Для решения этой задачи предлагаетсяввести дополнительную обратную связь с вы хода отрицательного регистра (регистр, г.котором запоминается второй разряд перс.- полнения) на выходы обоих регистров. Обычно каждый из регистров приращений замкнут в кольцо обратной связью с выхода последне го элемента на вход первого. Последний элемент имеет цепь возвращения в первоначальное состояние, на которую подаются импульсы очистки перед поступлением переполнений с выхода каждого интегратора. Дополнитсль ную обратную связь предлагается подключатьс предпоследнего элемента регистра (без очистки) через фазирующпе элементы задержки на входы обоих регистров. Эта обратная связь отключается с помощью специальных цепей 20 запрета при поступлении хотя бы одного импульса с выхода интегратора или с последних элементов регистра приращений, когда нет импульсов очистки. Такого рода обратная связь обеспечивает следующее преобразование 25 кодов в регистрах приращений при поступлении с выхода интегратора нулевого переполнения:222031 Предмет изобретения ставитель В. А. СубботинТехред Р. М. Новикова Корректор Н. Босняцкая Утехин Реда кто Тираж 530 Подписное итета по делам изобретений и открытий при Совете Министров СССР Москва, Центр, пр, Серова, д. 4Заказ 2712ЦНИИПИ биография, пр. Сапунова,Поскольку обратная связь охватывает элементы очистки регистра приращений, то при поступлении нулевых переполнений коды 00 и 11 могут храниться в регистре неограниченно большое число итераций. В то же время, использование в выходных элементах операции исключенного ИЛИ с одинаковых разрядов регистра при выборке приращений из регистра обеспечивает независимость кодов 00, 01, 10 (тернарной системы кодирования переполнений) от вновь введенного значения 11 (кватернарной системы кодирования приращений) .На чертеже приведен один из вариантов построения схемы устройства памяти приращений в ЦДА на ферротранзисторных элементах, где и ферротранзисторных элементов (1 - 6) составляют положительный регисгр памяти приращений. Выход элемента 6 запрета соединен со входом элемента 1. Импульс записи + Л 5, поступивший по шине 7 и записанный в элемент 1, через п тактов переписывается в элемент 6 и затем по цепи обратной связи вновь записывается в элемент 1. Длина регистра памяти преращений выбирается обычно равной или крагной числу тактов, отводимых на работу одного интегратора. Перед поступлением любого переполнения по шине 7 необходимо вернуть в первоначальное состояние ячейку, в которую помещается это гереполнение. Аналогично работает отрицательный регистр на элементах 8 - И, причем элемент И - элемент запрета. Для выполне.ния указанных выше функций к обычной схеме регистров добавлены три элемента 14, 15 и 16. С выхода элемента 12 осуществляется 5 запись в элементы 13 и 14. С элемента 14 содержимое отрицательного регистра последовательно такт за тактом переписывается без возвращения их в первоначальное состояние на элементы 15 и 16. Запись в элемент за прета 16 может быть произведена только вслучае отсутствия импульсов + Л 51 - ЛЯ по шинам 7 и 17, а также на выходах элементов 6 и 13. В то же время при поступлении ноых переполнений по шинам 7 и 17 всегда по ступает импульс очистки по шине 18, и с выходов элементов 6 и 13 импульсов не будет, При поступлении нулевого переполнения - 00, содержимое элемента 12 через три такта записывается в элементы 3 и 10.20 Устройство памяти приращений цифрового 25 дифференциальнсго анализатора, реализующего уточненный метод трапеций и содержащего кольцевые регистры хранения приращений, отличающееся тем, что, с целью его упрощения, оно содержит схему запрета, 30 включенную в цепь, соединяющую предпоследнюю ячейку первого регистра со входами первого и второго регистров.

Смотреть

Заявка

1159229

Г. В. Рыков

МПК / Метки

МПК: G06F 7/64

Метки: анализатора, дифференциального, памяти, приращений, цифрового

Опубликовано: 01.01.1968

Код ссылки

<a href="https://patents.su/2-222031-ustrojjstvo-pamyati-prirashhenijj-cifrovogo-differencialnogo-analizatora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство памяти приращений цифрового дифференциального анализатора</a>

Похожие патенты