G06F 7/556 — для решения логарифмических или показательных функций
Функциональный преобразователь
Номер патента: 1397905
Опубликовано: 23.05.1988
Авторы: Богославский, Крюков, Литвин, Хохлов, Циделко
МПК: G06F 7/556
Метки: функциональный
...Ю(х) =а 1 (х) + Ь (х) (фиг.2 з) становится справедливо соотношениеМ 1( ЕО, 1, 1 Ц/(х) 2 (4)Неравенство (4) свидетельствует о том, что при использовании функций М,(х) и 1(х) для выполнения операции антилогарифмирования погрешность преобразования не превьппает уровня 2 8, Следовательно, используя одни и те же значения функции коррекции Ч,(х) можно реализовать функции логарифма и антилогарифма С одинаковой точностью.Запишем результирующие уравнения преобразования:для функции у = 1 ое ( 1+х)у = х +ц,(х) (5)для функции у = 2у = х - ,(х) + Л (х) (6) где х = 1-хОбъем памяти, необходимый для хранения значений функции коррекции (х), определяется выражениеми Ц = (и) 2 2 = 320 бит. (7)Дополнительная двойка в уравнении ( 7) учитыв ает...
Цифровое устройство для вычисления логарифма числа
Номер патента: 1401456
Опубликовано: 07.06.1988
Авторы: Богославский, Крюков, Литвин, Хохлов, Шантырь
МПК: G06F 7/556
Метки: вычисления, логарифма, цифровое, числа
...регистра 2 сдвига. Еслиже Х 72и Х=1, то при записи входК(2ного кода Х в регистр 2 сдвига на егоинверсном выходе старшего разряда появится сигнал логического нуля, таккак триггер 4, управляющий работоймультиплексора, установлен в единичное .состояние, то ко второму входусхемы И 1 сразу же подключается сиг"нал логического нуля. Это означает,что вычисление закончено и значениехарактеристики и мантиссы логарифмавходного кода Х содержится в счетчике 3 и регистре 2 сдвига,Если Х(2 ф, что означает отсутствие единиц в (к/2) - старших разрядоввходного кода Х, то на выходе первого элемента ИЛИ 6 будет сигнал логического нуля и при записи входногокода Х в регистр 2 сдвига триггер 4будет установлен в нулевое состояние.Это означает, что регистр 2...
Логарифмический преобразователь
Номер патента: 1401457
Опубликовано: 07.06.1988
Авторы: Богославский, Крюков, Литвин, Хохлов, Циделко
МПК: G06F 7/556
Метки: логарифмический
...для хранения значений ( и 4 Т, может быть использованблок памяти с общим полем адресов,содержащйй две группы выходов,Из уравнения преобразования (1)видно, что корректирующая функция1ЗХ 4 на интервале (-, 1) не используется, а" в качестве аргумента функций1Ц,Ч для х 3 - берется дополне ние х до единицы, т,е, его обратный код. Таким образом, работа коммутатора 2 заключается в том, что для х(0 -) он пропускает значения х без1 10ф 21изменения, а для х е ( в , 1) значения аругмента х инвертируется, а работа группы элементов И 7 заключается в115 том, что для х е(0, -) она пропуска:1ет значения ЛУ 4 на входе сумматора 5. Управление коммутатором 2 и группой элементов Иосуществляется первым разрядом кода аргумента х.На выходах...
Устройство для вычисления экспоненциальной функции
Номер патента: 1411740
Опубликовано: 23.07.1988
Авторы: Гузик, Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, функции, экспоненциальной
...сумматор 12, регистр 13, выход14 устройства.Аргумент х записывается в и-разрядный регистр 1, который представляет собой регистр сдвига. Единичныевыходы всех разрядов регистра 1 (кроме старшего) соединены с входами(п)-разрядного комбинационного сумматора 2. Выходы сумматора 2 .соединены с входами регистра 1 со сдвигомна один разряд в сторону старших разрядов, Выход элемента 3 запрета соединен с входом регистра 1, управляю щнм сдвигом в нем на один разряд всторону старших разрядов, Выход элемента И 4 соединен с входом, управляющим записью сдвинутой суммы изсумматора 2 в регистр 1. Элемент 3запрета и элемент И 4 управляются,сигналом с тактового входа 5 устройства, Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 6, сое-диненный с единичнымивыходами двухстарших...
Цифровой логарифмический преобразователь
Номер патента: 1425665
Опубликовано: 23.09.1988
Автор: Миронов
МПК: G06F 7/556
Метки: логарифмический, цифровой
...сдвигателя 4 вырабатывается нормализованный аргумент Ц, код которого записывается в регистр 5 нормализованного аргумента. Код характеристики К в выходной регистр 1 О и нормализованного аргумента У в регистр 5 нормализованного аргумента записывается по сигналу, вырабатываемому на третьем выходе распределителя 11 импульсов.По сигналу с четвертого выхода распределителя 11 импульсов, поступающему на управляющий вход блока 8 деления в последний поступает делитель П + т эс второго выхода регистра 52нормализованного аргумента и величины Ар иэ второго блока 7 памяти по адресу, вырабатываемому на первом выходе регистра 5, На выходе блока 8 деления вырабатывается величинаН+НА / в . По сигналу с пятого выхода распределителя 11 импульсов,...
Логарифматор
Номер патента: 1427363
Опубликовано: 30.09.1988
МПК: G06F 7/556
Метки: логарифматор
...элементы ИЛИ, вход логарифматора соединен с входом дешифратора, выходы первого и второго блоков памяти соединены соответственно с выходами четырехразрядного кода первого числа и двухразрядного кода второго числа технических целочисленных логарифмов логарифматора, о т л и ч а ю щ и й - с я тем, что, с целью сокращения аппаратных затрат при обработке пяти" разрядных чисел, он содержит первый, второй, третий и четвертый элементы НЕ, первый, второй, третий и четвертый элементы И, причем первый разряд входа логарифматора соединен с первыми входами первого и второго элементов ИЛИ и через первый элемент НЕ - с первыми входами первого, второго, третьего и четвертого элементов И, второй разряд входа логарифматора соединен с вторым входом...
Устройство для вычисления логарифма
Номер патента: 1432513
Опубликовано: 23.10.1988
МПК: G06F 7/556
Метки: вычисления, логарифма
...Ьсумматоров задает сигнал с вьг:ода 68элемента ИСКЛ 1)ЧАЮЩЕЕ ИЛИ. Этот жесигнал управляет выбором соответствующей константы в первом 13 и втором14 блоках памяти - выражение (6),Третий сумматор 7 работает в режимесложенияВ соответствии с номером выполняемой итерации в первом 11 и втором5012 сдвигателях выполняется сдвигпредыдущих значений соответственноабсцисс Ви ординаты А вектора наК разрядов вправо, т.е. на выходахпервого 11 и второго 12 сдвигателейформиуются величины соответственноВ 2 и А2 . Предыдущее значениеординаты А, ее приращения Ап 2и В 2 " поступают соответственно изпервого регистра 1, второго 12 и:первого 11 сдвигателей в цепь, состоящую из первого 5 и четвертого 8сумматоров, в результате в четвертомсумматоре 8 Формируется...
Устройство для вычисления логарифмов
Номер патента: 1434429
Опубликовано: 30.10.1988
Автор: Комиссаров
МПК: G06F 7/556
Метки: вычисления, логарифмов
...вправо регистра 1 сдвига. Для осуществления антилогарифмирования на входе 18 задания режима устройства. должен быть уровень О. На информационные входы регистра 1 сдвига подается значение мантиссы, а на входы предварительной установки реверсивного счетчика 4значенис характеристики. С приходом отрицательного импульса запуска на вход 17 устройства и на вход разрешения записи реверсивного счетчика 4 в счетчик записывается значение характеристики. При этом на выходах элементов И-НЕ 8 и 16 присутствуют 1, которые, поступая на входы управления записью-сдвигом регистра 1 сдвига, устанавливают его в режим параллельного ввода, Формирователь 3 выделяет спад импульса запуска, которыл через элемент И-НЕ 3 поступает на входы синхрочизации регистра 1...
Цифровое логарифмирующее устройство
Номер патента: 1448345
Опубликовано: 30.12.1988
Автор: Крамаренко
МПК: G06F 7/556
Метки: логарифмирующее, цифровое
...котарыикоммутирует на адресные входы блока 3постоянной памяти код К разрядов числа, начиная с Ь-разряда. Соответственно коду К адресных шин на входе празрядов блока 3 постоянной памяти устанавливается табличное значениекода мантиссы. Определение логарифмического эчачения отношения 201 я А/Авыраженное в дБ,осуществляется двухвходовым двоичным комбинационным сумматором ч в соответствии с выра,ке(1 ), поскольку ега входы скаммутированы с выходами шифратора 7 таким образом что наличие сигнала 1"в младшем разряде шифратора приводитк значению логарифма, равному4+2=6 дБ, наличие сигнала "1" в следующем разряде шифратора - к значен.-ъ равному 8+6=12 дБ и т,д. С выходами блока 3 постоянной памяти входы сумматора ско-.муткрованы та;:имобразом, что...
Функциональный логарифмический преобразователь
Номер патента: 1462303
Опубликовано: 28.02.1989
Авторы: Богославский, Крюков, Литвин, Хохлов, Циделко
МПК: G06F 7/556
Метки: логарифмический, функциональный
...между собой правые части уравнений (1) и (2): 1 о 8 (1+х)-х Хй =1+х-, 2 , Решая уравнение относительно х, находим, что х =0,485836 или для двоичной системы счисления х = 0,011111900101.,Рассмотрим работу преобразователя в режиме логарифмирования. На вход задания вида функции преобразователя поступает сигнал низкого уровня. Дешифратор 7 участков формирует сигнал высокого уровня, если х б( О,х ) и сигнал низкого уровня, если хб х,1 в соответствии с которым на выходах второго блока памяти 6 формируетсязначение функции ц (х), если хб О,Х,). Группа элементов ИСКЛЮЧА; ЮЩЕЕ ИЗБ ( пропускает выходной код второго сумматора 5,беэ изменений На выходе преобразователя получаем функцию согласно уравнению (7),В режиме антилогарифмирования на вход...
Устройство для вычисления экспоненциальной функции
Номер патента: 1465884
Опубликовано: 15.03.1989
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, функции, экспоненциальной
...входа 2 в регистр 4 - порядок Пх, Порядок Пх поступает на входы схемы 6, 50 формирующей признаки: Пп = 1, если ПхПхПР 1 = 1, если 0 й Пх с Пхм ,Пр 2 щ 1, если Пх с О.Три младших разряда (если Пх ,.557) Пх и Мх, со знаком поступаютна входы блока 5 памяти. Пусть Пп = О,Пр 1 = 1, Пр 2О, тогда на выходе группы элементов И ц сформируетсяхПе , на выходах группы элементов ИОх К % сформируется Мх 2 - Пе 1 п 2, на выходе элемента И 17 - признак переполненияКоммутатор 11 не пропустит на регистр сдвига 12 Мх , В регистресГ12 сдвига сформируется величина Мх хПхмл х 2 . В сумматоре 16 сформируется приведенный аргумент У, Разряды сумматора 16 разделены на две равные части. Старшая часть разбита на равные группы 71, У 2, У 3 Младшая часть полностью...
Функциональный преобразователь
Номер патента: 1506443
Опубликовано: 07.09.1989
МПК: G06F 7/556
Метки: функциональный
...3 сдвига. С выхода бл числения характеристики код ет на вход блока 3 сдвига, через первый коммутатор 5 -150644 Формула изобретения ставитель А.Зоринхред А.Кравчук Корректор И.Муск едактор В.Петраш аказ 5439/50НИИПИ Государс Подписи Тираженного комитета13035, Москва,при ГКНТ С по изобретениям и открыти -35, Раушская наб., д. 4/ оизводственно-издательский комбинат "Патент", г. ужгород, ул. Гагарина, 101 3На выходе блока 3 сдвига появляет" ся нормированное число, которое поступает на вход блока 4 памяти логарифмов. С выхода блока 4 код мантиссы поступает также на выход.В режиме потенцирования на вход 9 поступают коды характеристики и мантиссы, которые в такте записи заносятся в регистр 7. Во втором такте с приходом импульса "ЧТ.ПОТ."...
Устройство для вычисления функции =
Номер патента: 1525700
Опубликовано: 30.11.1989
Авторы: Грездов, Дубовой, Иванов, Микрюков, Стариченко
МПК: G06F 7/556
Метки: вычисления, функции
...3 с неиспользованными разрядамидробной части входной величины, реэ ультат хиспользуется в качествеаргумента аппроксиматора е , которыйсостоит иэ блока 4 памяти узловых знаэначений, комбинационного умножителя5 и второго сумматора 6,Аппроксиматор реализует выражениее ).=е +(е) х, где 1 - номер узх" х,; х;ла и работает следующим образом,Узловые значения Функции, вычисленные по старшим разрядам аргумента ххранятся.в блоке 4 памяти узловыхзначений, там же хранятся значения55производной Функции в узлах, Произведение производной на приращение Дхаргумента (мпадшие разряды х) суммируется с узловыми значениями Функции вторым сумматором 6, на выходе которого получается мантисса результата,Если знак аргумента отрицательный, то порядок результата...
Устройство для вычисления показательной функции
Номер патента: 1536376
Опубликовано: 15.01.1990
Автор: Пуховицкий
МПК: G06F 7/556
Метки: вычисления, показательной, функции
...числа рразбит наодинаковых отрезков и привычислении величины,р Р произ водит.ся замена кривой рМ прямолинейнымот% Ф55 резком в каждом диапазоне(р 3 рР.1(17) 40 15 50 55 Величина рЯ) выдается из пятогоблока 14 постоянной памяти, величинаВфэР) ф- РЗР 32:2М.Ряр - 1 я 6выдается из четвертого блока 10 постоянной памяти, умножение величины1 р 1 о1536 ф)5 Р)на величину 6 производится в умноЖжителе 11, а окончательное сложение -в сумматоре 12, на выходе которого,Формируется величина р 1 Р, В четвертомумножителе 13 Формируется произведение рО р( ). В блоке 15 коррекциипорядка результата и в сдвигателе 16происходит окончательная нормализациярезультата вычисления показательнойфункции.Погрещность вычисления величиныДр складывается из...
Устройство для вычисления функции
Номер патента: 1550513
Опубликовано: 15.03.1990
Авторы: Давыденко, Евдокимов, Литвиненко, Мохор, Рогозин, Труш
МПК: G06F 7/556
Метки: вычисления, функции
...икоммутатогруппы умножителей 4, сопо и-К(с = 12,е.,ителей,рехвходовой коммутатор сэлемент 5 И.стройство работает следум ля функции у = е" справующее соотношение:+ 1/5 у(4)х(1)25На выходах коммутаторов первойгруппы формируются величиныт30де п = 1,2 п на выходахервых сумматоров всех групп формиру-.тся величины у(ш).35Формула изобретенияУстройство для вычисления функции= е , содержащее первую группу из П(где и - число разрядов аргумен 1 а),сумматоров, вторую группу из одного сумматора, о т л и ч а ю щ ее с я тем, что, с целью повьппения Фочности, в него введены пгруппа йоммутаторов, пгруппы умножителей, 45 игруппы сумматоров, сумматор результата, а во вторую группу сумматоров введены псумматора, причемвыход значения функции устройства...
Устройство для вычисления натурального логарифма
Номер патента: 1559345
Опубликовано: 23.04.1990
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, логарифма, натурального
...поступает величинапоэтому на его выходе формируетсятребуемая величина 0 =с(,- М, Ы,. Полученное значение 0 по заднему фронтузаносится в регистр 2. Считанное изблока б постоянной памяти по сигналуС 4 значение 1 и Р, поступает через второй коммутатор 8 на вход накапливающего сумматора 9, где складывается спредыдущим значением по сигналу С 9.Сцетцик 7 сигналом С 3 наращивается наединицу.В следующих тактах все повторяется за исключением кодов А 1 и А 2, которые меняются так, что первый комму51 Я 346татор 4 подключает новые группы разрядов, а сдвигатель. 1 О увеличиваетчисло.разрядов, на которое сдвигается результат умножения, кратно п.В последнем такте первый коммутатор 4 настраивается так, цто выбирает следующую группу разрядов; Счетцик7...
Устройство для вычисления логарифмов
Номер патента: 1564618
Опубликовано: 15.05.1990
Авторы: Давыденко, Литвиненко, Мохор, Оленич, Рогозин
МПК: G06F 7/556
Метки: вычисления, логарифмов
...подается ня третий вход сумматора результата со сдвигом на дВя разряда - О,0 100, и одновременно комбинация 1,0000 подается на информационные входы четвертого и пятого коммутаторов 1, на управляюпце входы которых подаются соответсгвенно 1-й, 2-й разряды мантиссы аргумента, равУ 011 1 1 й 1 Четвертый коммутатор закрывается а пятый открывается, на выгодах этих 53 коммутаторов появляются комбинации 00000, 1.0000, поступающие далее на первые входы первого и второгоумножителей 5, на вторые входы которых подаются константы 0.1010,0.1000. На выходах умножителей появляются комбинации 00000, О, 1000, подаваемые далее на входы четвертого и пятого преобразователей 4 кода, на выходах которых образуются комбинации в дополнительном коде 0,0000,...
Устройство для вычисления логарифмической функции
Номер патента: 1596323
Опубликовано: 30.09.1990
Авторы: Арсени, Бородянский, Браиловский, Волков, Сурженко
МПК: G06F 7/556
Метки: вычисления, логарифмической, функции
...изменения аргумента, оно содержит блок формирования коэффициента, первый и второй блоки нормирования, первый и второй шинные коммутаторы. блок сравнения, первый, второй и третий вычитатели, первый и второй умножители, накапливающий сумматор и блок памяти констант, причем вход задания констант успервому импульсу осуществляется формирование коэффициента а, по второму импульсу в блоках 3 и 4 нормирования формируются величины х/а и Ь/ба, по 5 третьему импульсу в вычитателе 5 формирухется величина (2 =), а в вычитателе 6 -63хвеличина (1 -- ), по четвертому импульсу вЦ10 умножителе 20 формируется произведениеху 1(2 -- ), а в умножителе 7 - произведениеахуо(1 -- ), по пятому импульсу в вычитателеЯ15 х х8 формируется разность у 1(2 --...
Матричный вычислитель экспоненты
Номер патента: 1615711
Опубликовано: 23.12.1990
Авторы: Григорьян, Мазурчук, Свешникова, Стасюк
МПК: G06F 17/16, G06F 7/556
Метки: вычислитель, матричный, экспоненты
...и треугольная матрица блоков умножителей-сумматоров,Выполняя Т-операции дифференцирования и произведения, получим искомую рекуррентную формулу Обозначим ехр х(К) = у(К), Раскрыв выжение (2), имеем+ - у(1) х(4)+у(0) х(5),Матричный вычислитель экспоненты вобласти Т-изображений работает следующим образом,На вход 5(0) матричного вычислителяэкспоненты подается начальное значениех(0) аргумента х(т). На входы 5(з) подаютсязначения дискрет Т-функции х(з). На входы4 (1) - значения постоянных коэффициентов,Постоянные коэффициенты подаются любым известным в вычислительной техникеспособом, в частности из ПЗУ,На схеме (фиг, 1) каждая строка представляет собой электронную модель вычисления соответствующей дискретыТ-функции у(К) = ехр х...
Устройство для вычисления экспоненты
Номер патента: 1636843
Опубликовано: 23.03.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, экспоненты
...частного, счетчика 11 переходит в нулевоесостояние и на его выходе формируется сигнал переноса (конец текущего шага). По этому сигналу восстанавливается начальное состояние следующего шага.Счетчик 3 наращивается на 1 (К=К+1), триггер 6 устанавливается в начальное состояние, регистр 5 сбрасывается внуль, в регистр 12 записывается значение 4 х, в счетчик 11 переноситсясодержимое регистра 16, счетчик 15 наращивается на 1, Полученное значение: 0 (в общем случае 0 4) переписывается в регистр 9 и одновременно добавляется к содержимому накапливающего сумматора 18, т,е, Формируется у= щу 1+Од, (в общем случае у,+, =У+Ок )5 163Далее процесс повторяется. Число шагов определяется допустимой погрешностью определения функции. При дос" тижении...
Устройство для генерации натуральных логарифмов
Номер патента: 1642465
Опубликовано: 15.04.1991
МПК: G06F 7/556
Метки: генерации, логарифмов, натуральных
...и(Х +2 )-1 и Х, ;2Из последнего соотношения следует, что разность между значениямифункции 1 и Х для соседних значенийаргумента, взятых внутри каждого блока 4 к памяти значений логарифма блоков памяти, и на границе смежных изблоков 4 памяти значений логариЬмаменьше 2Возьмем значение аргумента Х=шмежду числами Х к и Хк+2 , тогдакк1 и Хк (1 и т(1 и(Х+2 ), (2)Из (1) и (2) следует, чтоЗОО ( 1 и тт 1 и Х хкп. 2 и (3)Значение Ьункции 1 и Хтк, представленное в двоичной Ьорме, округлим с избытком, оставив лишь г знаков после запятой, Абсолютную ошибкуокругления обозначимчерез 0, Очевидно, что О М2 В силу соотношения(3) имеем- Ж(1 и тт-(1 и Х +К) ( 240значит,1 п нп ХцП)(тпх,2 -фх 2Из вышеизложенного следует, что для воспроизведения значений...
Устройство для вычисления логарифма
Номер патента: 1645953
Опубликовано: 30.04.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, логарифма
...Соз осуществляется сдвиг в сторону млад ших разрядов регистров 2 и 3После прохождения Я разрядов по сигналу Сзц в триггер 11 заносится значение старшего разряда, Ксли он равен "1", то коммутатор передает данные с вхо да на выход со сдвигом на разряд в сторону младших разрядов, в противном случае передача осуществляется без изменения По заднему фронту сигнал СХ к 4 заносится в регистры 1 и 3, а регистр 2 стирается, Эта 25 операция повторяется столько раз, сколько необходимо получить разря дов логарифма Полученный разряд логарифма поступает на элементы 9 и 10, Если необходимо вычислить двоич нкй логарифм, то открывается элемент И 9 и разряд поступает на вход запи си первого разряда, если натуральный логарифм - то на вход считывания, В...
Устройство для вычисления функций =, = х
Номер патента: 1674113
Опубликовано: 30.08.1991
Авторы: Давыденко, Литвиненко, Мохор, Оленич, Труш
МПК: G06F 7/556
Метки: вычисления, функций
...для функций у у = )и (1 + х) справедливо соот 1 в у= йв хщ+ ;ги -(1 п +О, при а=0 10 1,прищ 1,Вычисление функции у = е" происходит при щ=1 иМ=О, функцииу=х", при а=а+ ( (щ - число отличное от О и 1) и 1 = 1, функции у=)и(1+х), при щ-Ои 1 =1, 15Формула изобретенияУстройство для вычисления функций у = е", у - х, содержащее первый коммутатор, о т л и ч а ю щ е е с я тем, что с целью расширения функциональных возможностей 2 за счет вычисления функции у = )и (1+ х), в него введены блок синхронизации, и - 1 (где и - разрядность аргумента) коммутаторов, (и -ф и)/2 блоков вычисления констант, (пф - и)/2 умножителей, (и - и)/2 25 сумматоров-вычитателей, и - 2 преобразователей кодов, (и -Зп + 2)/2 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и комбинационный...
Формирователь логарифмического кода
Номер патента: 1693604
Опубликовано: 23.11.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: кода, логарифмического, формирователь
...ДО и + 3-го раэряца. Числоизсдвигателя 4, величины из блоков 5 и б поступак)т на входы сумматора 7, Число х поСтУПаЕт На ВХОДЫ ЭЛЕМЕгкта ИЛИ-Е)Е (1,который форм)ирует признак г =- 1, если х =- О.С выхода 9 счить)вается знак логарфмичес,(ого кода всГ у, с вы:(адов О считыьаегсясам логарифмический (од, с вь,хода 1 считается признак г,Сумматор приведен д,;я случая, когдаи . 15, Гп =- 1, р = 7,Формирователь прег. наз .ачен вля формироВания лОГарифми)еского кОдс) числа;с,ЛОГВРифМИЧЕС)СИЙ КОД Ч)г)СГ)а Х Ссде,".)Х(ИТ СЛВ-ду.ощие разряды, один разряд для представления признака 2 ,сдин разряд дляпредставления знака числ); )з)2 П )ззрядов для прецставления целой част и логари фмич 8 скОГО кода; и ра;: )ядов дляпредставления дробных...
Преобразователь логарифмического кода в двоичный код
Номер патента: 1716506
Опубликовано: 28.02.1992
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: двоичный, код, кода, логарифмического
...ИСКЛЮЧАЮЩЕЕ ИЛИ 10, элементы И 11, элемент НЕ 12, выходы 13, 14устройства.Логарифмический код некоторого числаимеет следующий формат: э 1 дп, г, К 1, К 2, гдев однобитовом поле з 1 дп записывается знакчисла а;в однобитовом поле г записывается код1, если а=0; .в и-разрядном поле К 2 записываетсядробная частьод 2 а 1 в обратном коде;в поле К 1, имеющем 1 одгп, разрядов,записывается целая частьод 2 а .При такой структуре кода числоа 1 8.11 записывается как и в обычном двоичном коде с точностью 2", Прип=15 имеем К 1=4, К 2=.15 и логический кодсодержит 21 разряд. Знако 92 а всегдаотрицателен и поэтому не записывается.На входы 1, 2 поступают разряды г изцп логарифмического кода соответственно. На входы 3 поступают разряды К 1, На 5входы 4...
Устройство для воспроизведения логарифмических функций
Номер патента: 1798779
Опубликовано: 28.02.1993
Автор: Пульный
МПК: G06F 7/556
Метки: воспроизведения, логарифмических, функций
...А на суммирование (А - основание логарифма), В качестве датчика кода могут быть использованы различные технические решения на О пример, ключи, переключатели и т.д,), Выход элемента задержки 5 соединен.с установочными входами сумматора 3 так, что каждым выходным импульсом устройства в сумматор 3 записывается число(2 - 1), где К 35 - число триггеров сумматора 3.В исходном состоянии в счетчике 1 записано число 2 - Аи в сумматоре паралклельного типа 3 - (2 - А - 1).Устройство работает следующим обра Озом, Каждый импульс входной последовательности Х записывается в суммирующий счетчик 1 и посредством датчика кода 2 параллельным кодом записывает число А в сумматор 3, С поступлениенна вход устройства А импульсов последовательности Х навыходе...
Устройство для потенцирования
Номер патента: 1815635
Опубликовано: 15.05.1993
Авторы: Башаръяр, Петров, Сафьянников
МПК: G06F 7/556
Метки: потенцирования
...виде специализированной интегральной схемы.В основу работы устройства положен принцип потенцирования мантиссы логарифмов по основанию два с помощью дробнорациональной аппроксимации с автоматической компенсацией задаваемых и вырабатываемых в процессе работы данных, приводящей к установлению мантиссы результата йри равенстве сигналов прямой и обратной связи, благодаря чему появление одиночных сбоев отрабатываются с восстановлением мантиссы результата, в 5 процесс вычисления искомой функции заканчивается сдвигом влево кода результата вычисления мантиссы антилогарифма на количество разрядов, определяемое характеристикой входного аргумента.10Итерационный процесс работы устройства выполняется в соответствии с формулойЯп = Яп+ (ЙЗ+ Яп)Й 42-...