Цифровое логарифмирующее устройство

Номер патента: 1448345

Автор: Крамаренко

ZIP архив

Текст

(51) 4 С 06 Р 7/556 ЕНИЯ техническии инсти мсомол етельство СССРГ 7/556, 1985.ельство СССР6 Р 7/556, 1984 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ПИСАНИЕ ИЗОБ АВТОРСКОМУ СВИДЕТЕПЬСТ(57) Изобретение относится к вычислительной технике и может быть использовано в специализированных устройствах обработки информации, например вспектроанализаторах. Устройство содержит ш-разрядный регистр 1, коммутатор 2 разрядов, блок 3 постояннойпамяти, комбинационный сумматор 4,блок 5 элементов 2 И, блок 6 элементов ИСКЛЮЧАЮЩЕЕ ИПИ, двоичный шифратор 7. Применение вместо сдвига информации статической дешифрации единицы старшего разряда позволяет повысить быстродействие примерно в 4-6раз, 1 ил,Изобретение относится к вычислительной технике и может быть использовано в специализированных устройствах обработки сигналов, например вспектроанализаторах для преобразования линейного масштаба результатовв двоичном коде в логарифмический паоснованию 1 0Выраженныи в дБ еЦелью изобретения является сокращение времени преобразования.На чертеже представлена структур"ная схема цифрового лагаркфмируаще"го устройства,Устройство содержит -разрядныйрегистр 1, коммутатор 2, блок 3 памя"ти, комбинационный сумматор 4, груп-.пу 5 элементов 2 И, группу 6 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, шифратор 7,информационный вход 8 к выход 9.Работа устройства основана на соотношенииЩК201 я А/А,= 201.а (Х а,2)/2 =201 д 2 ЯЬ-К) + Та;,+ 2 х, 25к б1 +1Б 1 ()где и - максимальная раз рядно с тьчисла ;Ъ. - порядковый комер раз рядастаршей единицы номинальног о числа ;Ь - порядковый номер разрядастаршей единицы преаб разуемо га числа ;и " порядковый номер старшего3разряда мантиссыа; в 011 - состояние .-разрядачисла;а 1 Е 0,11 - состояние 1 -разряда:мантиссы,;аУстройства работает следующим об=разомДвоичное число в параллельномдвоячном коде с максимально возможной разрядностью ш заносится со входа . 8 в регистр 1. Сигнал проходитчерез группь. элементов 2 И и ИСКЛЮЧАЮЩЕЕ ИЛИ, что далее позволяет с помощью шифратора 7 перевести в двоич=ный код порядковый номер разряда, на"чиная от (К.1)-го разряда, в .которомнаходится старшая значащая единица.Этим кодом управляется коммутатор 2,К младших разрядов числа котарыикоммутирует на адресные входы блока 3постоянной памяти код К разрядов числа, начиная с Ь-разряда. Соответственно коду К адресных шин на входе празрядов блока 3 постоянной памяти устанавливается табличное значениекода мантиссы. Определение логарифмического эчачения отношения 201 я А/Авыраженное в дБ,осуществляется двухвходовым двоичным комбинационным сумматором ч в соответствии с выра,ке(1 ), поскольку ега входы скаммутированы с выходами шифратора 7 таким образом что наличие сигнала 1"в младшем разряде шифратора приводитк значению логарифма, равному4+2=6 дБ, наличие сигнала "1" в следующем разряде шифратора - к значен.-ъ равному 8+6=12 дБ и т,д. С выходами блока 3 постоянной памяти входы сумматора ско-.муткрованы та;:имобразом, что налгие сигнала "1" встаршем и-разряде мантиссы приводитк значению логарифма, равному2+1=3 дБ, в (и)-ом разряде - к значению 1+05=1,5 дБ и т,.д. Код мантиссы в блок 3 постоянной памятквводится таблкчно исходя иэ требуемых весов ее разрядов,Суммарное значение логарифма паоядка и мантиссы образуют на выходе сумматора 4 значение логарифма отношения чисел 201 ц А/А,., выраженнога в дБ,Формула и э о б р е т е н и я Циф ров о е ло гарифмир ующее ус тройс тво,содержащее регкстр информационный вход которога является входом аргумента устройства, коммутатор информационный вход которого соединен с вьходом регистра, блок памяти, адресный вход которого соединен с выхо" дом коммутатора, шифратор, а т л и - ч а и щ е е с я тем, что, с целью сокращения времени преобразования, в него введена группа элементов 2 И, группа элементоз ИСКЛЮЧЫОщЕЕ Ищ 1 комбинационный сумматор, инверсные выводы регистра с (ш)-го до (1-:+1),где ш - разрядность аргумента, 1 с - младшие разряды, поключены к первым входам элементов 2 И группы, вход ш-го разряда регистра соединен с вторым входом первого элемента 2 И группы и с первыми входами первого и второго элементов ИСКЛОЧАЮЩЕЕ ИЛИ группь. выход х-го (1.:=1, ш=1) элемента 2 И группы соединен с вторым входом (.+1)-го элемента 2 И группы, вторым входом 1-го и первым входом (1+1)-го элементов ИСКЛЮЧА 10 ЩЕЕ ИЛИ группы, вход логической единицы устСоставитель З,ШершневаТехРед М,Дидык Корректор Г.Решетннк Редактор Н.ГорватЗаказ б 847/53 Подписное Тираж 704 ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5Производственно;полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 з14483454ройства соединен с вторым входом пер- рого соединен с управляющим входомного элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход коммутатора н с входом целой части(1+1)-го элемента 2 И группы соединен слагаемого комбинационного сумматора,с вторым входом (1+1)-го элемента выход блока памяти соединен с входомИСКЛЮЧАЮЩЕЕ ИЛИ группы, выходы груп- слагаемого дробной части комбинацион 5пы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соеди- ного сумматора, выход которого являиены с входом шифратора, выход кото- ется выходом реэультата устройства,

Смотреть

Заявка

4192479, 09.02.1987

ЛЬВОВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. ЛЕНИНСКОГО КОМСОМОЛА

КРАМАРЕНКО БОРИС КОНСТАНТИНОВИЧ

МПК / Метки

МПК: G06F 7/556

Метки: логарифмирующее, цифровое

Опубликовано: 30.12.1988

Код ссылки

<a href="https://patents.su/3-1448345-cifrovoe-logarifmiruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Цифровое логарифмирующее устройство</a>

Похожие патенты