G06F 7/556 — для решения логарифмических или показательных функций
Устройство для логарифмирования
Номер патента: 959072
Опубликовано: 15.09.1982
МПК: G06F 7/556
Метки: логарифмирования
...логарифма входного числа и может быть выполнен в виде схемы комбинационной логики на основе, формирования выходного кода в зависимости от положения старшей единицы во входном числе аналогично тому, как это выполнено в устройстве 2. Блок управления 2 служит для выработки управляющих стробов и может быть выполнено в виде и-выходной логической схемы, при этом первый выход связан по логике И с инвертированными выходами разрядов дешифратора характеристики, старших выхода разряда, номер которого равен количеству управляющих входов на мультиплексоре, второй выход связан по логике И с выходом разряда на единицу большего, чем разряд, номер которого равен количеству управляющих входов на мультиплексоре, и с инвер-. тированными выходами...
Логарифмический преобразователь
Номер патента: 959073
Опубликовано: 15.09.1982
Авторы: Барышевский, Литвин, Ляшенко, Тесленко, Туманов, Хохлов, Циделко
МПК: G06F 7/556
Метки: логарифмический
...функций показан на Фиг.2,откуда видно,что вход-., 5 ной код Х содержит часть информации о выходной величине У и может использоваться как грубое приближение исходной функции, причем Ь У и,(2. Если ввести искусственную сймметрию для Функции ду(Х) относительно оси Х/2, то получим функцию Ч(Х). Как видим, функция Ч(Х)(фиг. 2 б) однозначна на сегменте Хе 0,1/2). Для нее также справедливо неравенство Мщц(Х) 25 с 2-, поэтому объем памяти для хранения ее значений вдвое меньше, чем для функции ЬУ(Х) н известном префобразователе, Значения Ч(Х) рассчитываются заранее и заносятся в первый. блок 4 памяти. Для получения З 0 точного логарифмического преобразования на сегмеите ХеО,1/2) необходимо дополнительно запоминать значения Функции аут (Х)=д У...
Устройство для логарифмирования
Номер патента: 962926
Опубликовано: 30.09.1982
Авторы: Мельник, Митьков, Черкасский
МПК: G06F 7/556
Метки: логарифмирования
...х, выбирается константа В и также поступает на сумматор. 10. В сумматоре 10 производится выработка суммы, которая по сигналупоступающему от блока 19 управленияпо выходу 22 записывается в регистр2, а из него поступает на блок 15возведения в квадрат, из которогоквадрат поступившего числа передается через коммутатор 17 по сигналу,поступающему от блока 19 управленияпо выходу 24 в регистр 5. В следующем такте информация с выхода сумматора 10 поступает уже в регистр 3 посигналу 21 и из него на блок 16 возведения в квадрат, из которого ре-,.зультат вычисления выражения х + В)по сигналу 23 поступает через коммутатор 17 на регистр 5. Таким образом,включение двух блоков возведения вквадрат параллельно позволяет сделать такт работы конвейера,...
Конвейерное устройство для вычисления функции y=е
Номер патента: 962927
Опубликовано: 30.09.1982
МПК: G06F 7/556
Метки: вычисления, конвейерное, функции
...кодовоперанда х, поступающего из регистра 3, и значения Уп (1"2- ), то естьпроизводится вычитание из значениях значения Хп 1-2).Если же хО, то= +1, тоесть знаковый разряд регистра 3 равеннулю. управляющий сигнал, поступаю-щий с инверсного выхода знаковогоразряда регистра 3, пропускает черезкоммутатор 4 прямое значение содержимого регистра 2, сдвинутое наодин разряд вправо, на сумматор б,и через коммутатор 5 обратное значение кода Хп 1+2 ) на сумматор 7.На сумматоре б число +1, хранимоев регистре 2, суммируется с числом,поступающим с коммутатора 4, равным0,1, то есть формируется число 1,1.На сумматоре 7 производится сложение обратных кодов операнда х, поступающего из регистра 3, и значения1 п (1+2 "),Во втором такте производится...
Устройство для вычисления показательных функций
Номер патента: 962928
Опубликовано: 30.09.1982
Автор: Кондратов
МПК: G06F 7/556
Метки: вычисления, показательных, функций
...вспомогательная последовательность импульсов с частотойследованияВычисляя левую и правую части выражения .(4) , получим(6) Работа устройства заключается вследующемНа первый вход элемента И 2 свыхода генератора 1 импульсов по.етупают импульсы с частотой следования Ео . В момент времени С, т,е.в момент пуска устройства, триггер 3переводится в состояние единицы,при котором разрешается прохождение импульсов частоты Ео на выходэлемента И 2,С выхода элемента И 2 на выходчисло-импульсного кода устройства,входы счетчика б результата и делителя 10 поступает исходная последовательность импульсов частоты Е, .В регистр 4 предварительно записывается двоично-десятичный код числа х, где х - показатель степени.В результате дешифрации кода...
Конвейерное устройство для вычисления функции =
Номер патента: 964635
Опубликовано: 07.10.1982
МПК: G06F 7/556
Метки: вычисления, конвейерное, функции
...1 поступает третий операнд.В дащнейшем результаты предыдуших блоков поступают в последующие блоки, а в регистр 1 поступает новый операнд и т. дпричем в каждом четном и следующем,за ним блоке. промежуточные результаты с коммутатора 10 поступают на сум 5 9646вычисления итерации, каждый из которыхсодержит регистры 7 и 8, элемент И 9,коммутаторы 10 и 11 и сумматоры 12и 13. Кроме того, устройство содержитрегистры 14 и 15 выходные, элемент 516 И, коммутатор 17 выходной, сумматор 18 выходной; регистр 19 результата,блок 20 управления, входы 21 и 22 бло ка управления ив выход 23 блока управления. оБлок 20 управления содержит триггер,24, генератор 25 импульсов, элемент И26, счетчик 27 и элемент ИЛИ-НЕ 28.На первый и второй...
Устройство для вычисления экспоненциальной функции
Номер патента: 964636
Опубликовано: 07.10.1982
Авторы: Дудыкевич, Стрилецкий
МПК: G06F 7/556
Метки: вычисления, функции, экспоненциальной
...5, выход 6 счетчика 5, вход 7 счетчика 1, вход 8 установки счетчика 5, счетчик 9, импульсный 20 сумматор-вычитатель 10, вход 11 установки счетчика 9, выход 12 счетчика 9, вход 13 устройства.Устройство работает следующим образом, 25На вход 13 устройства поступает 4 Если в счетчике 2 перед началом преобразования записать число У ф е то формула преобразования примет вид 1 + Ь/к) 1 ДУРЕ тй (5)Введение четвертого счетчика и импульсного сумматора-вычитателя, оставив простым схемное решение устрой. ства, значительно расширило функцио" нальные возможности устройства за счет обеспечения возможности вычисления функции (4), что, в свою очередь, позволило повысить точность линеаризации характеристик первичных измерительных преобразователей,Как...
Логарифмирующее устройство
Номер патента: 964637
Опубликовано: 07.10.1982
Автор: Бокмельдер
МПК: G06F 7/556
Метки: логарифмирующее
...Таким образом, второй счетчик 2 импульсов заполняется импульсами с частотой импульсов генератора 5 импульсов. После того, как произойдет 1 первое заполнение четвертого счетчика 4 импульсов и к содержимому тре. тьего счетчика 3 импульсов прибавится единица, выравнивать состояния первого и третьего счетчиков 1 и 3 импульсов будет только каждый второй импульс генератора 5 импульсов, и второй счетчик 2 импульсов будет запол" няться с частотой, вдвое меньшей частоты генератора 5 импульсов. Когда в третьем счетчике 3 импульсов будет записано число 3, второй счетчик 2 импульсов будет заполняться импульсами с частотой, втрое меньшей",частоты 7 агенератора 5 импульсов и т.д. Такимобразом, по мере заполнения третьегосчетчика 3 импульсов...
Устройство для вычисления показательной функции
Номер патента: 981997
Опубликовано: 15.12.1982
Авторы: Алешин, Голубицкий, Дмитриев, Лискин
МПК: G06F 7/556
Метки: вычисления, показательной, функции
...из условия Д2. В качестне цифро-аналогоного преобразователя 9 н устройстве может быть использован, например, параллельный цифро-аналоговый преобразователь с весовыми регистрами.. Устройство работает следующим образом.С входа 10 снимается запрещающий уровень логической единицы и устанавливается уровень логического нуля, которым разрешается поступление импульсов с генератора 1 на входы синхронизации Р-триггеров 4 второго регистра 3. При поступлении первого импульса состояние разрядных выходов сумматора 8 переписывается во второй регистр 3, в котором второй Р-триггер 4 перебрасывается в единичное состояние, а все остальные в нулевое состояние, Прк поступлении последующих шести импульсов с генератора 1 второй регистр 3 к сумматор 8...
Устройство для логарифмирования двоичных чисел
Номер патента: 1001095
Опубликовано: 28.02.1983
Авторы: Елисеев, Лебедев, Лызин, Сергеев
МПК: G06F 7/556
Метки: двоичных, логарифмирования, чисел
...память 7.Соответствующие входы управления всехкоммутаторов в каждой группе соединены между собой и с выходами дещифраЗтора характеристики, Выходы дешифратора характеристики соединены с выходными шинами характеристики, Выходы блока сдвига соединены с адресными входамипостоянной памяти, 36Работа устройства осуществляется следующим образом,Входное число, представленное в двоичном коде, подается через шины 4-4на первые информационные входы коммутаторов первой группы, причем 1,2,3.0разряды входного числа подаются нашины 4 , 4,,4 соответственно,Дешифратор 1 преобразует код исходногочисла в двоичный код характеристики,Дешифратор представляет из себя комбинационную логическую схему,В блоке 3 сдвига Осуществляетсясдвиг исходного кода влево на...
Цифровое устройство для вычисления логарифма числа
Номер патента: 1003082
Опубликовано: 07.03.1983
Авторы: Дорофеев, Кузнецов, Рабин, Соколов
МПК: G06F 7/556
Метки: вычисления, логарифма, цифровое, числа
.... Сн производится запись числа Х в регистр 1 сдвига и установка счетчика 255 в единичное положение.Если соблюдается соотношение бО где Х " значение входного числа,К - число разрядов регистра сдви;га.,то с инверсного выхода старшего разряда регистра 1 сдвига поступает сиг нал логической единицы на элемент И 3. В результате импульсы тактовой частотыпроходят на регистр 1 сдвига и вычитающий счетчик 2 и тем самым производится сдвиг информации в регистре 1 сдвига и уменьшение содержимого счетчика 2. Сдвиг осуществляется до тех пор, пока на инверсном ныходе старшего разряда регистра 1 сдвига .не появится сигнал логического нуля, которым блокируется прохождение импульсов тактовой частоты на регистр 1 сдвига и вычитающий счетчик 2. Наличие...
Матричный вычислитель логарифмов
Номер патента: 1012251
Опубликовано: 15.04.1983
МПК: G06F 7/556
Метки: вычислитель, логарифмов, матричный
....то кпервой и второй группе относятся.соответственно разряды, принимающие1 нулевые и единичные значения величиВы з = ЯПОНОРазряды второговхода второго блока 9 элементов2 И-ИЛИ сформированы таким образом,что к первой гр ппе входов относят 2(м 1 ЖМфМсо,=2 РОышеибложенное на кон" Усмотрим в ся разрядМ с нулевьи .значением, аМретнощм примере:: к,второй - с единичньм значениему = 2,1842, х щйп 2,1842 щ 078125. .35 велйчийы Чф: О ( О О .щ 1 .у - у = Р,842, - 1648721 ьу", = 0,535479 ) О, с(. , 1, х щ 0 5: Второй вход второго блока 9 элеу у = еОб = 1648721, - . Меитов 2 И-ИЛИ организован так, что.к первой грппе входов относятся1 " 2 ф у в2 у 2 = Ою 535479- : , разряды, принимающие нулевые значе.0,8243605 = у 2 = -Ор 2888815 С Ор . . 40...
Устройство для вычисления показательной функции
Номер патента: 1013953
Опубликовано: 23.04.1983
Автор: Филатов
МПК: G06F 7/556
Метки: вычисления, показательной, функции
...каких значениях аргумента не превы.шать по модулю половины погрешности дискретности. Коррекция можетосуществляться с помощью пропускаили добавления импульсов к линейному приближению мантиссы соответственно на восходящем и нисходящемучастках кривой погрешности при зна-,чениях аргумента, соответствующихвыбранным точкам. коррекции. Номераточек коррекции для рассматриваемого случая 1 = 8 приведены в таблице. откуда Значения аргумента, при которых осуществляется пропуск импуль- сов Точка коррек.1 ции В двоичномпредставлении В десятичномпредставленииГх 2 ф) В десятичном представлении2 00001001 0,0000110000010000 00010100 00010111 00011011 00011111 00100011 00101000 00101100 00110001 1011001010,10111010 178 186 12 11000000 11000110 11010011...
Устройство для потенцирования логарифмов по основанию два
Номер патента: 1020819
Опубликовано: 30.05.1983
Авторы: Клименко, Строковский
МПК: G06F 7/556
Метки: два, логарифмов, основанию, потенцирования
...потенцирования (е - для прототипа, б - для предлагаемого устройства)Работа устройства основана на апхпроксимации функцииУ=2 отрезками прямы хеУравнение аппроксимирующей прямойим видУ.2 (х-(п.41-0062511 41где х:( Х 1 - двоичный логарифм;Н = Гх 3 - характеристика логарифмаХ ( - мантисса логарифма.Из уравнения следует, что для определения числа У по его двоичному логарифм му х необходимо из значения логарифма вычесть величину характеристики логарифма, уменьшенную щ единицу, что соотвег55 ствует замене логарифма на величинуполученное значение уменьшить 1020819на Оянну вел ину 01 ОЬ 250=0,00012умнож ть полу енный резу. ьтаж на 2 п Фчто соответствует при двоичной записичисла сдвигу на о разрядов влево,В исходном состоянии регистр 1...
Устройство для вычисления логарифмов двоичных чисел
Номер патента: 1023324
Опубликовано: 15.06.1983
Автор: Мельник
МПК: G06F 7/556
Метки: вычисления, двоичных, логарифмов, чисел
...содержащем три регистра, группу элементов 2 И-ИЛИ и два сумматора, инверсный выход первого регистра соединен с первым информационным входом группы элементов 2 И-ИЛИ,выход л-го разряда второго регистра соединен с первым информационныл входом первого сумматора и с(л + +2) разрядом второго информационного входа группы элементов 2 И-ИЛИ, где ( 1:1,2щ) л - номер разряда регистра, (, л = 1,2,;и)- номер вычислительного блока итеграции, выход группы элементов 2 И-ИЛИ подключен к второму информационному входу первого сумматора, первый управляющий вход группы элементов 2 И-ИЛИ соединен с прямым выходом первого разряда второго регистра, инзерсный выход которого подключен к ,второму управляющему входу группы элементов 2 И-ИЛИ и первому входу...
Устройство для воспроизведения экспоненциальной зависимости
Номер патента: 1024917
Опубликовано: 23.06.1983
МПК: G06F 7/556
Метки: воспроизведения, зависимости, экспоненциальной
...коэффициентов осуществляется путем подачи соответствующих логических сигналов "1" или "С" на входы установки коэффициентов управляемого делите.ля 5 частоты и делителя 9 частоты Это позволяет устранить погрешности, равные 1 1а также пар 2 4 2 ф- ф ное число погрешностей, равных 12 фЕсли частота следования импульсов входной последовательности равна максимальной рабочей частоте элементной ба- з 5 зы, коэффициенты размножения и деления, равны единице, а повышение точности устройства достигается за счет исключения парного числа погрешностей, равных .Д и возникающих во всех каналах ус 1 402ройства кроме первого. Первый канал образован младшим разрядом счетчика аргумента 1, старшимФ -цм разрядом счетчика функции 2 и первым элементом 4 з И 3...
Устройство для вычисления логарифма
Номер патента: 1027721
Опубликовано: 07.07.1983
МПК: G06F 7/556
Метки: вычисления, логарифма
...элементы И-НЕ, второй элементИвторой, третий и четвертый элементы НЕ, элемент И с инверсным вхо-дом, группа элемента И и группаэлементов И с инверсным входом, причем выход первого разряда блока сдвига соединен с первым входом перного элемента И-НЕ, первым входом вто"рого элемента И, инверсным входомэлемента И с инверсным входом, и че-,. рез первый элемент НЕ с,первым входом второго элемента И-НЕ, второйвход которого соединен с выходом вто-рого разряда блока сдвига и через ЬОвторой элемент НЕ с вторым входомпервого элемента И-НЕ третий входкоторого соединен через третий элемент НЕ с выходом третьего разряда блока сдвига и третьим входом второго элемента И-НЕ, выход которого соединен с первым входом первого элемента И, второй вход...
Конвейерное устройство для вычисления логарифмической и экспоненциальной функций
Номер патента: 1027722
Опубликовано: 07.07.1983
Автор: Мельник
МПК: G06F 7/556
Метки: вычисления, конвейерное, логарифмической, функций, экспоненциальной
...при вычислении погарифмической функции и соответственно 0 и Х цри вычиспении экю- З 5 поненциальной функции, В триггер 15 поступает код операции, которую необходимо выпопнить над поступившим операндом: ф 1, есци вычиспяется погарифмическая функция, фО, еспи вычисляется 40 экспоненциапьиая функция.На коммутаторах 16 и 17 формируется значение знака Уо, который при . вычиспении экспоненциальной функции определяется знаковым разрядом регист ра 14, а при вычиспении логарифмической функцииразрядом, отображающим целую часть регистра 1 3. Это следует из того, что знак (1 - у.) опредепяетея иэ соотношения 50 20+1, еспи ч;(1,10 1- ,1 -1, если У ) 1. Производить операцию вычитания и последующего анапиза знака получившейся разности нет...
Устройство для логарифмирования
Номер патента: 1030800
Опубликовано: 23.07.1983
Авторы: Ветохин, Горьков, Чурбанов, Шихалеев
МПК: G06F 7/556
Метки: логарифмирования
...чисел на одинразряд вправо, а седьмая шина управления соединена с седьмым выходомблока 4 выделения старшего разряда,Вторые входы восьмых элементов Ивсех шести групп соединены с входным регистром таким образом, чтобыобеспечивать аппаратный сдвиг кодачисла на два разряда вправо, а восьмая шина управления соединена с вось.мым выходом блока выделения старшего разряда, Выходы блока 3 коммутаторов соединены с входами дешийратора 5,Блок 4 выделения старшего разря-,да состоит иэ последовательно соединенных ячеек, каждая из которых соответствует определенному разряду,Количество ячеек определяется числом разрядов логарифмируемого числа. Ячейка нулевого разряда состоитиэ одного логического элемента И 8,гервый вход которого соединен с выходом...
Устройство для вычисления функции =
Номер патента: 1034033
Опубликовано: 07.08.1983
Автор: Мельник
МПК: G06F 7/556
Метки: вычисления, функции
...цифрой" со знакопостоянными приращениями, который описывается следующими итерационными Формулами: 4ции выполняется вторая итерациянад первым операндом, и на выходекоммутатора 8 появляется значениеХ 2, а на. выходе сумматора 7 - значение К . Сдвиг значения Х,1 на саинразряд вправо осуществляется путемсоединения выхода регистра 3 с одним из входов сумматора б со сдви- гом на разряд т.е. выход -горазряда регистра соединяется с вхо 0 дом (+1) -го разряда сумматора3=1, 2,я, )., Константа Рд 1+2 ")фиксируется на входе сумматоре 7путем подачи в те разряды суваиатора,где разряд константы имеет значение 15 единицы сигнала с выхода триггера5, а в те разряды, где разряд константы равен нулю - нулей, путем ихзаземления. тогда, если =1, навыходе...
Логарифмический преобразователь
Номер патента: 1037248
Опубликовано: 23.08.1983
МПК: G06F 7/556
Метки: логарифмический
...и 7 и число-импульсный умножитель 5 находятся в нулевом состоянии,Пускай нд вход устройства поступает поток импульсов, заданный в виде приращений д . Поскольку блок 1 вычитания закрыт по управляющему входу, то импульсы поступают только на вход счетчика 6Если на вход счетчика 6 поступит(1) импульсов; где К - основание системы счисления (для двоичного счетчика . К=2, длядвоично-деСятичного счетчика К=10); Р - число разрядов двоичного счетчика, либо число декад двоично-десятичного счетчика соответственно, то счетчик. б переполнится и импульс переполнения включит триггер 2 в единичное положение. Следовательно, откроется блок 1 вычитания, а на управляющий вход делителя 3 частоты со стороны счетчика 7 поступит единица.Поток импульсов с выхода...
Устройство для логарифмирования двоичных чисел
Номер патента: 1038938
Опубликовано: 30.08.1983
МПК: G06F 7/556
Метки: двоичных, логарифмирования, чисел
...регистра, тактовый вход которого соединен с входом тактовых импульсов записи устройства и входом счетчика порядка, выход которого соединен с информационным входом регистра старших разрядов числа, управляющий вход которого соединен с выходом сумматора по модулю два и.управляющим входом регистра младших разрядов числа, выход первого разряда сдвигового регистра соединен с первым входом сумматора по модулюдва, второй вход которого соединен с информационным входом устройства, содержит триггер, коммутатор и одноразрядный сумматор, выход которого соединен с последовательным входом регистра младших разрядов числа,параллельный вход которого соединен с выходом с второго по и-й разрядов сдвигового регистра, где и - разрядность аргумента,...
Логарифмический преобразователь
Номер патента: 1038939
Опубликовано: 30.08.1983
Авторы: Андрианов, Гуржий, Завгородний, Чернявский, Шлякцу
МПК: G06F 7/556
Метки: логарифмический
...второй формирователь импульсов20 и формирователь коца счетчика, к управляющему входу счетчика с управляемымкоэффициентом пересчета, выхоц которого соединен с выходом преобразователя,25 На чертеже представлена блок-схв.ма логарифмического щ 5 еобраэоватепя,Логарифмический преобразовательсоцержит генератор 1 импульсов,бпок 2управпения,целитель 3 частоты, коммуЗ 0 татор 4, счетчик 5, первый формироватепь 6 импупьсов, формирователь 7коца коммутатора, второй формирователь 8 импульсов, формирователь 9 коца счетчика, счетчик 10 с управляемымкоэффициентом пересчета.Первый формироватепь 6 импульсаможет быть выполнен, например, в вице счетчика и цвух эпементов 2 И-НЕ.Второй формирователь 8 импульсовможет быть выпопнен, например, в вице счетчика...
Число-импульсный функциональный преобразователь
Номер патента: 1043645
Опубликовано: 23.09.1983
Авторы: Дудыкевич, Отенко, Стрилецкий
МПК: G06F 7/556
Метки: функциональный, число-импульсный
...суммирования реверсивного счетчика и через элемент НЕ с вычитающим входом реверсивного счетчика, выход формирователя импульсов соединен с первым входом первого сумматора-вычитателя, выход которого соединен с входом первого счетчика, 1-й выход которого (1=1,2п, где О - разрядность преобразователя) соединен с импульсным входом 1-го элемента И первой группы, выход которого соединен с соответствующим входом первого элемента ИЛИ, выход которого соединен с вторым входом первого. сумматора-вычитателя, выходы элементов И второй группы соединены с входами второго элемента ИЛИ, выход которого подключен к первому входу второго сумматора-вычитателя, выход которого подключен к первому информационному входу коммутатора, 1-й. выход второго счетчика...
Устройство для потенцирования массивов двоичных чисел
Номер патента: 1043646
Опубликовано: 23.09.1983
Автор: Мельник
МПК: G06F 7/556
Метки: двоичных, массивов, потенцирования, чисел
...выход которого подключен к входу третьего блока памяти, выход триггера соединен с первым входом второго сумматора, второй вход которого подключен к выходу шестого регистра, информационный вход которого соединен с вы ходом третьего регистра, выход второго блока памяти подключен к информационному входу седьмого регистра, выходкоторого соединен с первым входом третьего сумматора, выход 65 третьего блока памяти подключен кинформационному входу восьмого регистра, выход которого соединен спервым входом блока сдвига, выходкоторого соединен с первым входомблока сдвига, выход которого подключен к второму входу третьего сумматора, выход второго сумматора соединен с информационным входом девятогорегистра, выход которого подключенк второму...
Устройство для вычисления элементарных функций
Номер патента: 1045227
Опубликовано: 30.09.1983
Авторы: Дудыкевич, Стрилецкий
МПК: G06F 7/556
Метки: вычисления, функций, элементарных
...вычисления функций1 э,а- х б,х-р, ъох- р, х еи х,Поставленная цель достигается тем,что в устройство для вычисления,элементарных функций, содержащее1 первый и второй счетчики, первуюгруппу импульсно-потенциальных элементов И, первый элемент ИЛИ и первый элемент ИЛИ и первый импульсныйсумматор, первый вход которого соединан с выходом первого элементаИЛИ, входы которого соединены с выкодами элементов И первой группы,.импульсные входы в которых соеди -цены с выходами соответствующих раз 65 7 2рядов первого счетчика, потенциал . ные входы элементов И первой группы соединены с выходами соответствующих разрядов второго" счетчика, дополнительно введены вторая и третья группы импульсно-потенциальных элементов И, второй и,третий;...
Устройство для вычисления экспоненциальной функции
Номер патента: 1057944
Опубликовано: 30.11.1983
Автор: Баранов
МПК: G06F 7/556
Метки: вычисления, функции, экспоненциальной
...распределитель 24 импульсов на и каналов (где и " количество разря" дов регистров 1-3 сдвига) формирует и последовательностей импульсов длилтельностью (=(где Г - тактовая чал стота генератора 23) с периодом Т=пь и сдвинутых друг относительно друга на время (лС помощью коммутатора 40, который может быть выполнен в виде п"разряд ного клавишного переключателя, набирают дополнительный двоичный код отрицательного значения аргумента дпя вычисления экспоненциальной функции либо прямой двоичный код положительного значения аргумента цля вычисления логарифмической функции. Коммутатор 40 подключает в единичных разрядах соответствующие выходы распределителя 24 импульсов к входам 20 элемента ИЛИ 41, на выходе которого формируется...
Устройство для логарифмирования двоичных чисел
Номер патента: 1059572
Опубликовано: 07.12.1983
Авторы: Плотников, Потапов, Флоренсов
МПК: G06F 7/556
Метки: двоичных, логарифмирования, чисел
...соответственно, выходпервого блока памяти подключен к второму информационному входу первогоблока деления, выход которого соединен с вторым входом второго сумматора, выход которого подключен к информационному входу третьего регистра,выход которого соединен с первыминформационным входом второго блокаделения, второй вход которого подключен к выходу первого сумматора, выходвторого блока деления соединен с вторым информационным входом второгокоммутатора, выход третьего сдвигателя подключен к второму информационному входу первого коммутатора, выходыблока синхронизации соединены а управляющими входами первого и второгоблоков деления, третьего регистра,третьего сдвигателя и регистра результата,Вычисление натурального логарифмаот...
Устройство для вычисления функции =
Номер патента: 1062693
Опубликовано: 23.12.1983
Автор: Мельник
МПК: G06F 7/556
Метки: вычисления, функции
...входам второгорегистра последующего блока вычисления итерации.На чертеже представлена блок-схема устройства для вычисления функцииц: еф.Устройство содержит генератор 1тактовых импульсов и блоков 2 вычисления итерации, каждый иэ которых содержит первый и второй регистры 3и 4, триггер 5, группа элементовИ 6, первый и второй сумматоры 7 и 8,коммутатор 9,Коммутаторы 9 каждого блока 2 вычисления итерации содержат две группы по И днухвходовых элементов И,. объединенных элементом ИЛИ. Группа элементов И каждого блока 2 вычисления итерации содержит ( и - ( ) двухвходовых элементов И,где- номер блока.,р,: р -).Ь(4+й);ГО, если у;О,5(фп;= Мя 3 1, еслиОЗдесь 1 - номер итерации ( г: О,2, , И),При начальных условиях Хо "1, о =О,о:.Х данные...
Функциональный преобразователь
Номер патента: 1070546
Опубликовано: 30.01.1984
Автор: Галамай
МПК: G06F 7/556
Метки: функциональный
...структурнаясхема преобразователя.Преобразователь состоит из генератора 1 импульсов, элемента И 2,элемента ИЛИ 3, реверсивного счетчика 4,первой и второй групп элементов И 5и б, ренерсинных счетчиков 7 и 8,сумматоров 9 и 10, и умножителя 11,Преобразователь работает следующим образом.При поступлении на вход сложенияреверсивного счетчика 4 первого импульса входной последовательности хн счетчике запишется число 1 и сигналс выхода элемента ИЛИ 3 разрешит прохождение импульсов с выхода генератора 1 через элемент И 2 на входы первой и второй групп элементов И 5 и б.Группа элементов И 5,реверсивныйсчетчик 7 и сумматор 9 образуютперемножитель, реализующий операциюЙг1йкУ(2)где т в . количество импульсов, поступивших с выхода элемента И 2на...