G06F 17/10 — комплексные математические операции
Устройство для вычисления функций двух аргументов
Номер патента: 1191917
Опубликовано: 15.11.1985
Автор: Флоренсов
МПК: G06F 17/10
Метки: аргументов, вычисления, двух, функций
...блок 9 умножения, второй блок . 10 умножения, коммутаторы 11 - 14, 25 буферные регистры 5 и 16, блок 17синхронизации.Вычисление значения функции Р(х,у) и устройстве производится на основе соотноиения 2ется соответствующим остаточным членом ряда Тейлора функции и имеет поэтому порядок М 2 З", М выражается через частные производные третьего порядка функции Р(х,у). Поэтому надлежащим выбором параметра К можно сделать погрешность аппроксимации (1),выходящей за пределы используемой Разрядной сетки.Устройство работает в четыре такта, определяемые блоком 17 синхронизации. Блок 5 памяти хранит таблицы значений коэффициентов Ф - ф, снимаемых соответственно с выходов 1 - 6-го этого блока и зависящих от поступающих на вход блока 5 памяти значений...
Анализатор спектра
Номер патента: 1195356
Опубликовано: 30.11.1985
Автор: Белинский
МПК: G01R 23/16, G06F 17/10
Метки: анализатор, спектра
...слежения, измерения параметровв радиолокации, акустике, медицине,гидролокации, дефектоскопии, приобработке речевых сигналов, в адаптивный системах,Цель изобретения - расширениеФункциональных возможностей путемполучения интерполированного спектрас переменным количеством отсчетов.На чертеже представлена схемапредложенного устройства.Устройство содержит коммутаторы1-8, сумматоры 9 и 10; умножитель 11,регистр 12, сдвиговые регистры 3-15,блок 16 постоянной памяти, входы17 и 18, выходы 19 и 20 устройства.Анализируемый цифровой сигналГ(с) в виде Г(Й) поступает на первыйвход коммутатора 1 ключа, где Г(Й)действительное дискретное значение,обновляющее предыдущую анализируемуювыборку окна наблюдения размера М.Второй вход коммутатора закоммутирован...
Устройство для функционального кодирования широтно импульсных сигналов
Номер патента: 1203535
Опубликовано: 07.01.1986
Автор: Герасимов
МПК: G06F 17/10
Метки: импульсных, кодирования, сигналов, функционального, широтно
...образом. 25В исходный момент времени счетчики 9-11 обнулены. На шину 22 пода-. ется код масштаба, на вход 15 - широтно-импульсный сигнал с относительной длительностью О , а на входы ЗО 16 - 21 - соответственно импульсные последовательности опорных частот для исключения наложения импульсных сигналов данные опорные последовательности должны быть сдвинуты по фазе одна относительно другой на время, равное или превышающее время срабатывания реверсивных счетчиков 9-11. Преобразователи 1-6 код - частота осуществляют линейное преобразование кода в частоту, т.е, вырабатывают импульсные последовательности с частотами, средние значения которых пропорциональны соответствующим управляющим кодам, и могут быть выпол- . нены в виде двоичных...
Цифровой функциональный преобразователь
Номер патента: 1205151
Опубликовано: 15.01.1986
Авторы: Глущенко, Дудыкевич, Котыло, Пархуць
МПК: G06F 17/10
Метки: функциональный, цифровой
...схема цифрового функциональногопреобразователя; на фиг. 2 - временные диаграммы работы схемы импульсного вычитателя, состоящего иэ 2 - 15триггера и элемента ИЛИ.Цифровой функциональный преобразо ватель содержит вход 1, счетчик 2,умножитель 3 с первым 4 и вторым 5входами, накапливающий сумматор 6, 20элемент ИЛИ 7 с входами 8 и 9 и выходом 10, а также 2 -триггер 11 свходами 12 и 13,Цифровой функциональный преобразователь работает следующим образом.В исходном состоянии накапливающий сумматор 6 находится в единичном состоянии, в счетчик 2 предварительно записано число а . Приращение 3 х входной импульсной последовательности Х , поступающей навход 1, вызывает появление на выходе10 элемента ИЛИ 7 приращение 3 е импульсной...
Устройство для цифровой фильтрации
Номер патента: 1211748
Опубликовано: 15.02.1986
Авторы: Выжиковска, Выжиковски, Каневский
МПК: G06F 17/10, H03H 17/00
Метки: фильтрации, цифровой
...одного. отсчета на такт начинают поступать отсчеты входной последовательности х(1), х(2) х(Б) (на второй информационный вход коммутатора 9.1 в этом случае подается код нуля).Определим базовую операцию А, которая осуществляется в течение од-. ного такта в корреляторе 1.3 и выполняется следующим образом, В исходный момент времени в первом регистре 8.3 результатов и втором регистре 11.3 результатов хранятся соответственно частичные результа вты Ьи Ь; а в буферном регисту(и,ш)=0 для и,тпс К или и, тп Б кЦщ)-т(з 111 к(пзЕп 1-1) (2) пт, и = 1, 2, , И-К + 1. того, устройство выполняет фильтрации (корреляции) одсигналов видакса (3) х(и+1); (3) с 1 Работу устройства представимпотактно, перечисляя только те измикроопераций, выполняемые в...
Устройство для функционального преобразования шим-сигналов
Номер патента: 1211749
Опубликовано: 15.02.1986
Авторы: Герасимов, Рачев, Смолов, Угрюмов, Фархи
МПК: G06F 17/10
Метки: преобразования, функционального, шим-сигналов
...выходы которого соединены соответственно с15информационными входами четвертогопреобразователя 4 код-частота, вход19 четвертой опорной частоты устройства соединен с вторым входом третьего элемента И 1, выход которого20соединен с первым входом первогоэлемента ИЛИ 13. Выход первого элемента ИЛИ 13 соединен с тактовымвходом четвертого преобразователя 4код-частота, Второй вход первого25элемента ИЛИ 13, соединен с выходомвторого элемента И 10, первый входкоторого соединен с входом 20 пятойопорной частоты устройства, а второйвход второго элемента И 10 соединенс выходом элемента НЕ 12. Вход 2130 кода масштаба устройства соединенсоответственно с суммирующими входами первого и второго сумматороввычитателей 5 и 6, Выход второгоэлемента ИЛИ 14...
Цифровой функциональный преобразователь
Номер патента: 1221662
Опубликовано: 30.03.1986
Автор: Хлыстов
МПК: G06F 17/10
Метки: функциональный, цифровой
...на выходе 25 элемента И 6, а следовательно, и на выходе устройства. После установки генератора 5 в исходное состояние содержимое реверсивного счетчика 1 фиксируется, а затем уменьшается под З 0 воздействием импульсов частоты считывания Х, , поступающих на его вычитающий вход с выхода генератора 8 частоты через первый вход мажоритарного элемента 9. Импульсы частоты считывания поступают на вычитающий вход реверсивного счетчика 1 до тех пор, пока его содержимое не уменьшит" ся до нуля. В этот момент на выходе дешифратора 2 устанавливается "О", щ прохождение импульсов частоты 1.через мажоритарный элемент 9 блокируется, а на выходе элемента И 6 устанавливается "О". В результате на выходе преобразователя устанав ливается О", и все узлы его...
Арифметическое устройство для обработки комплексных чисел
Номер патента: 1223249
Опубликовано: 07.04.1986
Авторы: Алексеев, Златников, Михайлова
МПК: G06F 17/10
Метки: арифметическое, комплексных, чисел
...Код разности является управляющим сигналом для узла 14, знак разности является управляющим сигналом для коммутаторов 12 меньшего числа, большего числа 13 и большего порядка 11.Мантиссы частичных произведений ас и Ъй поступают на информационные входы коммутаторов 12 и 13, Мантисса меньшего числа пропускается через коммутатор 12 на узел 14, где выполняется сдвиг вправо на количество разрядов, соответствующее коду разности порядков, и поступает на вход сумматора-вычитателя 15. На другой вход сумматора-вычитателя 15 через коммутатор 13 большего числа поступает мантисса большего числа. На выходе сумматора-вычитателя 15 образуется промежуточная ненормализованная разность ас-ЪЙ, которая может быть в прямом или в дополнительном коде. В...
Функциональный преобразователь широтно-импульсных сигналов
Номер патента: 1226483
Опубликовано: 23.04.1986
Авторы: Биушкин, Герасимов, Петров, Сальников
МПК: G06F 17/10
Метки: сигналов, функциональный, широтно-импульсных
...свидетельство СССВ 703825, кл. С 06 Р 15/31, 20.0Авторское свидетельства СССРУ 560233, кл. С 06 Р 15/31, 16.02. ЯОы 12 6483 А(57) Изобретение относится к автоматике и вычислительНой технике и можетнайти применение при выполнении опеу.раций функционального преобразованияотносительной длительности широтноимпульсных сигналов в частоту импульсной последовательности. Целью изобретения является повышение точностифункционального преобразования сигналов за счет снижения методическойпогрешности аппроксимации. Преобразователь содержит три преобразователякод - частота, два блока вычитания,два реверсивных счетчика, два элемента ИЛИ, четыре элемента И, элементНЕ, шину кода масштаба, пять входовопорных частот. 1 ил.1226483 Составитель Б....
Арифметическое устройство для выполнения быстрого преобразования фурье
Номер патента: 1228114
Опубликовано: 30.04.1986
МПК: G06F 17/10
Метки: арифметическое, быстрого, выполнения, преобразования, фурье
...на первой итерацииалгоритма для мнимых значений данных.При этом на сумматоре-вычитателе 45формируется результат 1 мУ = 1 мХ ++ 1 мХ 2соя 8 - ВеХ 2яп 9, на 461 мУ 2 = 1 мХ 1 - 1 мХ 2соя 9 + ВеХ 2 яп 9на 47 1 мУЗ = 1 мХЗ + 1 мХ 4.соя О- ВеХ 4 яж 9 , на 48 1 мУ 4 = 1 мХЗ -1 мХ 4 соя 9 + ВеХ 4 яхп О.Полученные результаты сдвигаютсяна один бит в сторону младших разрядов и через мультиплексоры 11, 12и 15, 16 записываются соответственнов регистры 19,20 и 23, 24. С помощьюэтих двух последних операций осуществляется переход от одной итерации алгоритма к следующей в текущейгруппе базовых операций, но толькодля мнимых частей данных,На пятом такте в умножителях 3336 выполняются те же операции, что ив такте 2, но только с другими фазовыми...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1231513
Опубликовано: 15.05.1986
Авторы: Каневский, Кравец, Куц, Лозинский, Некрасов
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...х(1 + 6) . и Ув регистры 1.13"1.16 - произведенияКех( + 4) КеИ., ; 1 пи( + 4) 1 пИ,Кех(з. + 4)1 пЯ., ; 1 тпх(з. + 4) КеЫ. ;в регистр 3 - величина КеР(1 + 3),в регистр 4 - величина 1 шР(1 + 3), врегистр 6 - величина КеР(1 + 1), врегистр 7 - величина .1 пзР( + 1),в регистр 12 - величина 1 КеР(1) - 1 О- КеР(1 + 2)1, в регистр 17 - величина 11 пзР(з) - 1 пзР(д + 2) . Сумматоры 8 и 9 выполняют операцию сложения.В седьмомтакте в регистры 1.1- 151.8 принимаются операнды х( + 5) иИ, , в регистры 113-1.16 - произ+5,з фведения Кех(з. + 6) КеН;, .; 1 шх(1 ++ 3)з . Сумматоры 8 и 9 выполняют операцию вычитания, сумматор 1 О - сложение содержимого регистров 1 О и 12,сумматор 21 - сложение содержимогорегистров 15 и 17, В результате навыходе...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1234846
Опубликовано: 30.05.1986
Авторы: Каневский, Куц, Некрасов, Чечь
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...9-12,регистров 1-8, 17-20, 22,24, 25 и26 и сумматоров 13-16 аналогичнаописанной, поэтому при описании работы устройства в последующих тактахбудем упоминать только прием в регист 4ры действительных и мнимых частейпроизведений Р(т): КеР (1), ЕщР(т.),КеР (1+1), 1 щР (1+1) и т.д,1Во втором полутакте на сумматорах 13-16 вычисляются значения соотнетстненно КеР(т) Ке 1)т + О, Вех (1)кЕв 1)11+ 0; РеР т,з.+1) + Рех (1+2) кф, ,м,т 31 тпР (з.+) + ЕтчР (т.+3) . Результатытпроизведенных операций на сумматорах 13-16 записываются соответственно в регистры 17-20. На сумматоре 23производится Формирование разности21 тпР (1) - 1 ЕвР, (т) + Е пР (т+2),в регистр 27.4 записывается результат 1 вР(1) - 1 щР (т+2), н регистр26,3 записывается 1 тпР,(1) + ЕтпР...
Преобразователь формы представления логических функций
Номер патента: 1242984
Опубликовано: 07.07.1986
Авторы: Березюк, Ларченко, Фурманов, Холодный
МПК: G06F 17/10
Метки: логических, представления, формы, функций
...на его 1 -м выходевысокий потенциал, т.е. в 1 -ю ячейку регистра 2 записывается единица.Следовательно, по переднему фронту, 45 1-го тактового импульса в 1 -ю ячейку регистра 2 заносится-й коэффициент СДНФ, и, таким образом, в первых 1 ячейках этого регистра хранятся значения первых т коэффициентов 50 СДНФ. Потенциалы с выходов элементов И группы 11, соответствующие 1 -й строке матрицы б , и потенциалы с выходовирегистра 2, соответствующие первымчленам.СДНФ, логически перемно-жаются на соответствующих элементах И группы 6. Полученные произведения суммируются элементом НЕРАВНОЗНАЧ1242984 НИИПИ Заказ 370 Тираж 671 Подписн пр-тие, г. Ужгород, уп. Проектная,роизв.-поли НОСТЬ 5 и вычисленное значение т,-гокоэффициента полиномиальной...
Функциональный преобразователь
Номер патента: 1251103
Опубликовано: 15.08.1986
Авторы: Байков, Вашкевич, Попов
МПК: G06F 17/10
Метки: функциональный
...сле" Дующим образом. Если хО х, то сигнал с вто"О, -с 1рого выхода схемы 6 сравнения открывает элемент И 19, на второй вход которого поступает импульс с третьего выхода регистра 17 сдвига. Сигналс выхода элемента И 19 подается на входы управления вычитанием сумматоров-вычитателей 5 и 7, обеспечивая выполнение операции вычитания из содержимого сумматоров-вычитателей содержимого первого и второго дополнительных регистров 4 и 8 сдвига, т.е,х = х - Ьх и й 9 10В случае, если х х, то сигО. 1нал низкого уровня с второго выхода схемы 6 сравнения кодов открывает по инверсному входу элемент И 18 и сиг 15 нал с третьего выхода регистра 17 сдвига поступает через открытый элемент И 18 на вход управления сложением сумматоров-вычитателей 5 и 7,...
Устройство для логической обработки информации
Номер патента: 1262519
Опубликовано: 07.10.1986
Авторы: Аникин, Артеменко, Дергачев, Куйдин, Лысенко
МПК: G06F 17/10
Метки: информации, логической
...выхода через элемент И 3 импульсы поступают на счечный вход даоичного счетчика 3, меняя его состояние, Значение 1-го разряда двоичного счетчика 3 соответствует значению х , Если х = 1, то открывается 1-ая группа элементов И,4; и на вход операционного устройства 5 поступает двоичное слово А , если х, = О, то А;= О. Операционное устройство 5 вычисляет выражениейутем поразрядного сложения по модулю 2 соответствующих разрядов, поступающих на его входы двоичных чисел.Блок 6 сравнения производит поразрядное сравнение числа С и В, При .В = С на выходе блока 6 сравнения формируется сигнал "1", сбрасывающий триггер 7 в нулевое состояние, При этом закрывается элемент И 13 и импульсы не проходят на счетный вход двоичного счетчика 3 и не меняют...
Лингвистический процессор
Номер патента: 1280381
Опубликовано: 30.12.1986
Авторы: Алексенко, Балашов, Бжезинский, Колесников, Куприянов, Пантелеев
МПК: G06F 17/10
Метки: лингвистический, процессор
...82 блока 20, выход 84 которого соединен с входами 68 и 71 блока 15 и регистра 19, Вход 77 блока 20 явля- ется тактовым входом процессора. Первый, третий и четвертый информационные входы счетчика 86 блока 20 соединены с шиной 10 , а второй информационный вход счетчика 86 - с шиной "1". Первый выход счетчика 86 соединен .с входом элемента 90 и первыми входами элементов 94, 96 и 98. Вьиод элемента 90 соединен с первыми входами элементов 93, 95 и 97. Второй выход счетчика 86 подключен . к входу элемента 91 и третьим входам элементов 95 и 96, Выход элемен 1280381 6струкций в лингвистическом протоколе алгоритма. При этом слово содержит "1" лищь в тех разрядах, которые соответствуют инструкциям лингвистического протокола, содержащим...
Устройство для программного управления технологическими процессами
Номер патента: 1282161
Опубликовано: 07.01.1987
Авторы: Максимов, Савельев, Семенов, Филиппов, Хамбур
МПК: G06F 17/10
Метки: программного, процессами, технологическими
...четного и резервного трактов 10 и 8 и на вход ЦВМБСО 7, от входного звена основного(четного) тракта 10. Информация, содержащая собственно информационноеслово и сопровождающий строб, поступает по четному тракту 10 черезвходной усилитель 22 на вход регистра 23, куда записывается под воздействием строба. С выхода регистра23 информационное слово поступаетчерез открытые каналы мультиплексора 27 и 34 и через выходные усилители 28 и 35 - в следующие звеньячетного и резервного трактов 10 и 8.Кроме того, информационное словопоступает и на входы блока 24 контроля, где оно проверяется с помощьюприсутствующих в слове контрольныхразрядов. Выход сигнала неисправности с блока 24 контроля стробируетсязадержанным стробом, поступающим вблок 24 со...
Устройство для реализации временных булевых функций
Номер патента: 1290346
Опубликовано: 15.02.1987
МПК: G06F 17/10
Метки: булевых, временных, реализации, функций
...суммирования, Поэтому навыходе Перенос сумматора 40 формируется "0", который записывается в 30триггер 39. Даже при последующих совпадениях информации на входах схемы34 на выходе "Перенос" сумматора 40сохраняется "0", так как "1" поступает только в первый вход сумматора 40,В конце каждого двоичного перебора кода адреса У, когда все разряды Б равны "1", формируется синхроимпульс Б, которым записывается 40в узел 36 результат сравнения эталонного кода, записанного в узел 33, ссодержимым счетчика временной задержки, реализованного на узле 35.Наличие 1 в ячейке узла 36 свидетельствует о завершении отработкисоответствующей временной задержки,Если операционный блок выдает сигнал на отработку временной задержки,которая уже...
Процессор для обработки массивов данных
Номер патента: 1293737
Опубликовано: 28.02.1987
Авторы: Галькевич, Гребенчук, Манько, Рвачев, Шевченко
МПК: G06F 17/10, G06F 19/00
Метки: данных, массивов, процессор
...вий (Л) регистра 60 команд соединен с входом 118 узла 63 сравнения, вход 119 узла 63 сравнения подключен к 37соответствующему выходу узла 64 Формирования адресов, выходы 120-126 уэ"ла 63 сравнения подсоединены к соответствующим информационным входам мультиплексора 65 условий, выход которого подключен к входу условий узла61 микропрограммного управления, выходы 127-131 узла 64 формирования адресов соединены соответственно с выходами 53, 54, 52, 56, 57 блока 2управления.Структурная схема узла 59 пускаостанова приведена на фиг. 3. Узел59 содержит генератор 132 тактовыхимпульсов, Л-К-триггер 133, элементИ 134 и одновибратор 135, вход 66узла 59 пуска-останова подключен квходу одновибратора 135, выход которого подсоединен к входу Л триггера...
Устройство для вычисления факториала
Номер патента: 1297071
Опубликовано: 15.03.1987
Авторы: Самчинский, Шаров
МПК: G06F 17/10
Метки: вычисления, факториала
...третьего импульса, поступившему на счетный вход первого вычитающего счетчика 4, на выходе обнуления этого счетчика появляется короткий отрицательный импульс, по которому происходит перезапись числа 4 из накапливающего сумматора 2 в регистр 3, а. также перезапись числа 2 с информационного выхода второ 1297071го вычитающего счетчика 5 в первый вычитающий счетчик 4 (фиг. 2 д). Элемент НЕ 8. предназначен для того, чтобы запись в регистр 3 происходила по отрицательному перепаду импуль са с выхода равенства нулю первого вычитающего счетчика 4.На выходе дешифратора нуля 7 снова появляется положительный перепад импульса (фиг, 2 в), по которому про исходит вычитание единицы из содержимого второго вычитающего счетчика 5. При поступлении на...
Устройство для вычисления элементарных функций
Номер патента: 1298764
Опубликовано: 23.03.1987
Авторы: Белецкий, Дородько, Кулик, Мазурчук, Отблеск, Чемерис
МПК: G06F 17/10
Метки: вычисления, функций, элементарных
...от времени формирования "О", что обуславливается различием времени задержки в цепях их формирования. В одновибраторах устройства приоритетного формирования нулей устанавливается длительность импульса не меньшая времени й = шах (й) - пап (д. ), (6)5 12987Каждый разряд блока приоритетного формирования нулей работает следующим образом.При переключении "1" в "0" на .входе одновибратора 26 последний не запускается и "0" поступает на выход элемента И 28. При переключении "0" в "1" запускается одновибратор 26, формируя на своем выходе отрицательный импульс длительностью С. Задерж ка, реализуемая элементом 27, не меньше, чем время запуска одновибратора. В результате включение "1" на выходе схемы И задерживается на время й. Это обеспечивает в...
Устройство управления тепловой обработкой бетона
Номер патента: 1312525
Опубликовано: 23.05.1987
Авторы: Аберман, Абрамов, Бобылев, Ларионов, Лачков, Овчаренко, Соловьянчик
МПК: G05B 19/02, G06F 17/10
Метки: бетона, обработкой, тепловой
...в заданной последовательности на вход преобразователя напряжения в частоту ПНЧ. Последовательность передачи определяется сигналом разрешения КЕ, который формируется дешифратором ДС при соответствии входного адреса А заданному значению. При наличии логического сигнала высокого уровня на входе УПР на выходе И блока имеет место импульсная последовательность, частота которой пропорциональна напряжению Ч 1 или Ч. При низком уровне сигнала на входе УПР на выходе блока устанавливается логический сигнал низкого уровня.В процессе работы микропроцессор непрерывно выбирает микрокоманды МК (инструкции), хранящиеся в ПЗУ, в соответствии с заданной последовательностью адресов микрокоманд АМК. Согласно этим инструкциям МП осуществляет необходимую...
Устройство для нахождения оптимального вектора решения системы линейных неравенств
Номер патента: 1315996
Опубликовано: 07.06.1987
Авторы: Архангельский, Горохов
МПК: G06F 17/10
Метки: вектора, линейных, нахождения, неравенств, оптимального, решения, системы
...выходы вблоке 6, При этом оказываются открытыми какие-либо другие из ключей 2и другие входные векторы подаютсяиз блока 1 на входы блока 3, чтоприводит к изменению выходного вектора у(с) этого блока в каждомцикле. Таким образом, на вход блока4 интегрирования всегда подаетсявектор, скалярные произведения которого на текущий вектор структурыминимальны для всех входных векторов, Модуль выходного вектора блока 4 35вычисляется в блоке 11 и в блоке 13производится сравнение этого модуля,умноженного в умножителе 12 на коэффициент 1 -( , поступающий с выхода вычитателя 18 со значением минимальной взвешенной суммы на выходеблока 8, т.е. проверяется условиеЕ(й) (1 - б 1 )(с). Если это условие выполняется, т.е. сигнал свыхода умножителя 12 не...
Функциональный преобразователь
Номер патента: 1325506
Опубликовано: 23.07.1987
Авторы: Кошкин, Лаврентьев
МПК: G06F 17/10
Метки: функциональный
...режима работы.Перед началом работы элементы Ипрограммируются, Программированиесостоит в селективном соединении че рез односторонние элементы связи прямых (нечетных) и (или) инверсных(четных) входных шин с выходными шинами матрицы.Устройство работает следующим образом.Входные переменные подаются навходы 6, На входы 8 и 9 подаются сигналы задания режима работы, удовлетворяющие равенству У У = 1 В зависимости от сигналов на входах 8 и9 на выходах 7 формируются три видаконъюнкций. В качествепримера в таблице приведены значения выходныхконъюнкций для случая М = 2, И = 3.ЗБ При значениях сигналов на входах задания режима "1 О" (первая строка таблицы) устройство формирует выходные сигналы так же, как и известное, При значении сигналов...
Арифметическое устройство для быстрого преобразования фурье
Номер патента: 1327120
Опубликовано: 30.07.1987
МПК: G06F 17/10
Метки: арифметическое, быстрого, преобразования, фурье
...сло- щ жения, а во второй половине - в режиме вычитания. В первой половине такта на выходе 13 устройства формируется результат КеС. = КеА.+ КеВ .Вовторой половине такта выход регистра35 7 подключается через коммутатор 8 по команде с пятого выхода блока 11 синхронизации к инФормационным входам регистров 9 и 1 О, и по команде с второго выхода блока 11 синхрони-. 4 О эации произведение (КеА., - КеВ;) КеУ переписывается в регистр 9, а ТшА. с входа 12 устройства - в регистр 1.1По команде с девятого выхода блока 11 синхронизации с выхода регистра 10 ТшВ; поступает на второй вход сумматора-вычитателя 3 и иа его выходе формируется равность (1 шА; - 1 шВ;). В четвертом такте разность (1 шА . - ТшВ.) по команде с четверто 3 50 го выхода блока 11...
Функциональный преобразователь
Номер патента: 1339583
Опубликовано: 23.09.1987
Авторы: Голобородько, Пащенко
МПК: G06F 17/10
Метки: функциональный
...коммутатора 4 на адресные входы мультиплексоров 4 -4 Это позволяет получить на выходах мульгиГГлексорав 4 -4сГторые таждествснГГьГ ве:Гичинам, 20 ствующим на их ГтеГрвых инфорГмаГГиоьГныхвходах.Значеиие й с выхода кольцевога счетчика 5 через управляющий вход второго коммутатора б подается на адресные входы мультиплексоров б,. и бБлагодаря этому на выходах мультиплексоров 6и б присутствуют значения (:Мй УГ и ) и (Г 1 Г Ч:Г 1. ),- О1 2 1 3 1 тождественные (Г 1 т Т 1 Г, ) и (Г 11 т +.-."з 1о 1 1 1д 1 -З 1 соответственно.В алгебре логики имеет место следующее тождество хГу = хо ху, которое в данном случае записывается следующим образом:35Г пчГ а = 11 ГС+1 Г 1 ГН П .".,П, (4)Р 1 1 1 01 о 1 Г 11 поскольку 1 Г 1 Г = О, вьГражение (4) можно...
Устройство для генерирования перестановок и сочетаний
Номер патента: 1363239
Опубликовано: 30.12.1987
Авторы: Волченская, Дудкин, Князьков, Пуолокайнен
МПК: G06F 17/10
Метки: генерирования, перестановок, сочетаний
...Код в регистрах Состояние регистрра 4 сдвига Перестановка 3421 1 0 001 3142 010 0 3214 010 0 3241 001 0 1324 100 О 1342 001 0 Пятый, шестой и седьмой тактовыеимпульсы производят перестановку К 1(аналогично первому, второму и третьему тактовым импульсам),Восьмой тактовый импульс с выходавторого регистра 18 сдвига, имеющегодва разряда, проходит на вход третьего регистра 18 сдвига, появляется натретьем выходе блока 9 управления ипроизводит перестановку К 2. Черезэлемент запрета группы 20 сигнал свторого выхода блока 9 управленияустанавливает "1" второй триггер 19,сигнал с выхода которого через вторые элементы И и ИЛИ групп 21 и 22устанавливает в "0" второй регистр18 сдвига.Восьмой тактовый импульс, пройдячерез элементы 23 задержки и...
Устройство для перебора сочетаний
Номер патента: 1370655
Опубликовано: 30.01.1988
Авторы: Глушан, Пришибской
МПК: G06F 17/10
...и второго триггеров группы 1, При этом с выходов первых трех элементов И первой группы 2 импульсы, рассредоточенные по времени с некоторой задержкой, поступают на вход соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 10, образующих цепи форми рования последовательности сдвинутых во времени импульсов восстановления, поступающих на вход сдвига регистра 8, На выходе этой цепи получается последовательность из трех сдвинутых З 0 во времени импульсов (фиг,2).Первый импульс этой последовательности продвигает единицу из первого во второй разряд регистра 8 сдвига. Второй импульс передвигает в третий разряд единицу, которая поступает на вход принудительной установки единичного состояния первого триггера группы 1. По третьему импульсу,...
Устройство для вычисления спектра сигналов
Номер патента: 1383392
Опубликовано: 23.03.1988
Автор: Линченко
МПК: G06F 17/10
Метки: вычисления, сигналов, спектра
...комплексный вида 11- = 2, + 12для его обработки необходимы два предлагаемых устройства, каждое из которых обра 10 батывает соответствующую квадратурнуюсоставляющую сигнала, и выходы Вых.1 иВых.2 одного устройства подключаются соответственно к входам Вх.1 и Вх.2 другого устройства.Таким образом, функциональный преобразователь 9 вычисляет модуль комплексного числаЧ(п) = Х(п) + 1(п),где Ч(п) - и-я гармоника входного сигнала;Х (и) - действительная часть:Х(п)=фХ (2,(п)сов + 2,(п)з 1 п " )мйифаяУ(п)=.Ъ(2,(п)сов- - 2,(п)вп),Выход функционального преобразователя 9 соединен с входом АЦП 10, которыйс частотой Ь/Я (где 1 - частота выборкизначений из блока 2 регистров входных отсчетов) преобразует сигнал с выхода функционального...
Устройство для вычисления булевых производных
Номер патента: 1388843
Опубликовано: 15.04.1988
МПК: G06F 17/10, G06F 7/00
Метки: булевых, вычисления, производных
...14 и 14 арифметических ячеек 5 подблока 4 присутствуют величины 7(0,0,0) (0,0,1); Г(0,0,0)"(0,0,1); Р(0,1,0) (0,1,1); .(0,1,О) (0,1,1); Р(1,О,О) (1,0,); (1,0,0)(1,0,1); Г(1,1,0)(1,1,1); 7(1,1,0)Т(1,1,1). С выходов 14 и 14 арифметических ячеек 5 подблока 4, информация передается на входы подблока 4Благодаря соединениям на вуодах 13 и 13 арифметических ячеек 5 подблока 4 о присутствуют сигналы (О,О,О) (0,0,1); (0,1,0) (0,1,); (О,О,О). Г(О,О,); Г(0,1,0), Г(0,1,); 7(1,0,0) (1,О,1); У(11,0) (1,1,1); 2(1,0,0) (1,0,1); У(1,1,0) Х(1,1,1) соответственно, Через выходы 12, и 12 на адресные входы мультиплексоров 8, и 8арифметических ячеек 5 подблока 4поступает кодовая комбинация 00, В результате информация с первых информационных входов...