G06F 17/10 — комплексные математические операции
Устройство для воспроизведения функций
Номер патента: 1117647
Опубликовано: 07.10.1984
Авторы: Биушкин, Герасимов, Смолов, Угрюмов
МПК: G06F 17/10
Метки: воспроизведения, функций
...элемента И, частотным входом - к шине ввода первойопорной частоты, а кодовым входом -к выходу блока вычитания,соединенного первым входом с шиной ввода кода масштаба, а вторым входом - свыходом первого реверсивного счетчика и кодовым входом второго преобразователя код в .частота, подключенного частотным входом к шине вводавторой опорной частоты, а выходом -к вычитающему входу первого реверсивного счетчика, соединенного суммирующим входом с выходом первогоэлемента И, второй вход которогоподключен к шине ввода аргумента,причем выход третьего преобразователя код - частота подключен к первому входу второго элемента И, а выход четвертого преобразователя кодчастота соединен с вычитающим вхо1117647 4вы- ные значения которых пропорциональны й-...
Функциональный преобразователь
Номер патента: 1120343
Опубликовано: 23.10.1984
МПК: G06F 17/10
Метки: функциональный
...устройства является большой объем оборудования. Так, например, при воспроизведении экспоненты при и = 11(где и - разрядность числа) и емкости микросхем ф 1024 х 1 бит схема устройства содержит около 190 корпусов.Цель изобретения - сокращение аппаратурных затрат за счет использования одноразрядного блока памяти.Поставленная цель достигается тем, что функциональный преобразователь, содержащий блок памяти и счетчик адреса, счетный вход которого соединен с тактовым входом преобразователя и тактовым входом блока памяти, адресный вход которого подключен к выходу счетчика адреса, содержит реверсивный счетчик функции, реверсивный двоичный умножитель, триг гер режима, два элемента И и элемент ИЛИ, причем блок памяти выполнен одноразрядным,...
Вычислительное устройство
Номер патента: 1120344
Опубликовано: 23.10.1984
Авторы: Батршин, Дудыкевич, Козаков, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...счетчик, причем выход генератора импульсов соединен с первым входом элемента И, выход которого соединен с входом вычитающего счетчика и тактовым вхо дом накапливающего сумматора, выход которого соединен с входом первого регистра, содержит суммирующий счетчик, элемент сравнения, элемент задержки, причем вход накапливающего сумматора соединен с выходом первого регистра, тактовый вход которого соединен с выходом вычитающего счетчика, входом элемента задержки и входом суммирующего Счетчика, выходы разрядов котброго соединены с соответствующими входами приема вычитающего счетчика и входами первой группы элементов 1 равнения, входы второй группы которого соединены с соответствующими выходами второго регистра, выход элемента задержки...
Вычислительное устройство
Номер патента: 1120345
Опубликовано: 23.10.1984
Авторы: Батршин, Дудыкевич, Козаков, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...вход устройства триггер 8 переклю -чается в единицу, разрешая прохождение импульсов от генератора 1 импульсов через элемент И 2 на тактовыйвход накапливаюцего сумматора 3и вход вычитающего счетчика 5.Первый импульс, поступивший от 1 Огенератора 1 на тактовый вход накапливающего сумматора 3, прибавляет ксодержимому накапливающего сумматора3 содержимое регистра 4. Посколькув накапливающем сумматоре 3 записана 15единица, а в регистре 4 ноль, то,следовательно, состояние накапливающего сумматора 3 остается прежним,т.е. равным единице, что соответствует 11 . Этот же первый импульс от 20генератора 1 через элемент И 2 поступает на вход вычитающего счетчика5, в котором записана единица, иобнуляет его. На выходе обнуления,вычитающего...
Устройство для вычисления -функций
Номер патента: 1124321
Опубликовано: 15.11.1984
МПК: G06F 17/10
Метки: вычисления, функций
...к информационным входам второго и шестого блоков элементов И, выходы младших информационных разрядов сумматора подключены к адресным входам бло-, ка,постоянной памяти, выходы блока постоянной. памяти подключены к инфор мационным входам пятого и седьмого блоков элементов И, выходы разрядов первого умножителя подключены к информационным входам восьмого блока . элементов И, выходы шестого и вось мого блоков элементов И подключены к первой и второй группам входов второго блока элементов ИЛИ, выходы седьмого блока элементов И и выходы второго блока элементов ИЛИ подклю чены к входам разрядов делимого и делителя блока деления, выходы разрядов которого подключены к третьей группе входов первого блока элементов ИЛИ, входы первого дешифратора 10...
Функциональный преобразователь
Номер патента: 1126968
Опубликовано: 30.11.1984
Авторы: Плотников, Потапов, Флоренсов
МПК: G06F 17/10
Метки: функциональный
...выход которого подключен к входу делимого блока деления, блок умножения, третий и четвергый блок памяти, сумматор, выход которого связан с входом регистра ре зультатаНедостатком данного устройства является необходимость последовательного применения операций,целения и умножения, что существенно снижает их производительность,Цель изобретения - увеличение быстродействия устройства.Поставленная цель достигается тем, что в Функциональный преобразо- -"5 ватель, содержащий регистр старших разрядов аргумента, регистр младших разрядов аргумента, четыре, блока памяти, первьп сумматор, блок умножения, блок деления и регистр резуль 40 тата, информационныи вход которого соединен с выходом первого сумматора, выход регистра старших р.азрядов...
Устройство для вычисления булевых производных
Номер патента: 1128263
Опубликовано: 07.12.1984
Авторы: Березюк, Коробков, Ларченко, Холодный
МПК: G06F 17/10
Метки: булевых, вычисления, производных
...входов анализатора соединены соответственно с первыми и вторыми входами элементов И, первый и второй входы третьей группы входов соединены с первым и вторым входами следующего элемента И, третий вход третьей группы соединен с входами последнего эле- мента И, выходы элементов И соединены с входами элемента ИЛИ, выход которого соединен с выходом анализатора разряцов. Д(хПроизводной булевой функцией от функции 1 х) р хХ 1х 2 ррх по переменной х. называется функция, определяемая по формулеаех)Производная функция - Е(-",-характеризует изменение функции й(х) при изменении одной иэ ее переменных х и равна единице на тех входных наборах, на которых изменение переменной х; приводит к изменению Функции. Если рассмотреть булев куб функции й(х), то...
Устройство для вычисления коэффициентов полинома
Номер патента: 1130876
Опубликовано: 23.12.1984
МПК: G06F 17/10, G06F 17/12
Метки: вычисления, коэффициентов, полинома
...устройства - с информационным входом блока регистров, выход непревышения порога блока сравнения соединен с входом первого элемента задержки и с первыми входами элементов И пйрвой, второй и третьей групп, выход превышения порога блока сравнения соединен с входом останова генератора импульсов, а второй информационный вход блока сравнения соединен с информационным выходом счетчика тактов, счетный вход которого объединен со счетным входом счетчика переменных и подключен к выходу генератора импульсов, вход второго элемента задержки соединен с выходом первого элемента задержки, а выход - с первыми входами элементов И четвертой группы, вторые входы элементов И первой группы соединены поразрядно с информационным выходом счетчика...
Вычислительный узел цифровой сетки
Номер патента: 1132295
Опубликовано: 30.12.1984
Авторы: Башков, Боюн, Козлов, Ладыженский, Серга
МПК: G06F 17/10
Метки: вычислительный, сетки, узел, цифровой
...и четвертому входу дешифратора блока управления, выходыпервого и второго коммутаторов соединены соответственно с группой управляющих входов первого и второгопреобразователей кодов, управляющиевходы которых объединены с управляющими входами третьего и четвертогопреобразователей кодов и подключенык выходу первого элемента ИЛИ блокауправления, первый выход дешифратораблока управления и выход девятогоэлемента И блока управления подключены к управляющим входам регистраправой части, информационные входыкоторого соединены с информационными входами узла, выход регистра правой части соединен с вторым информационным входом регистра частных сумм, второй вход первого триггера блока 5 управления, седьмой установочный вход первого счетчика блока...
Устройство для вычисления значения полинома -й степени
Номер патента: 1134947
Опубликовано: 15.01.1985
МПК: G06F 17/10
Метки: вычисления, значения, полинома, степени
...к выходу элемента НЕ а выходВ исходном состоянии по сигналу. пуск(я+1 коэффициентов а (хо)загружаются во входные регистры- 4, а начальное значение=0 подаетсй иа мультиплексоры 19 - 24, выпол няющие функцию сдвига на ) разрядов вправо. Все операции выполняются на структуре вычисления в соответствии с соотношениями 14) с помощью сумматоров 9 - 18, мультиплексо- О ров 19 - 24 и представленной системы их связей. Так как мультиплексоры и сумматоры являются комбинационными схемами, то длительность такта вычислений.выбирается, исходя из 5 самой длительной операции при вычислении коэффициента Оо, после этого1промежуточный результат ОО,О, а О 1, который формируется на выходнйх 1регистрах(5 - 8 передается соответ ственно на входные регистры....
Матричное вычислительное устройство
Номер патента: 1134948
Опубликовано: 15.01.1985
Авторы: Волкогонов, Петров, Степанов
МПК: G06F 17/10, G06F 17/16
Метки: вычислительное, матричное
...соединены с информационнымивходами первого входного коммутатора,выходы первой группы которого соединены с первыми входами соответствующих элементов ИЛИ первой группы,выходы второго входного регистра соединены с информационными входами второго входного коммутатора, выходыпервой группы которого соединеныс вторыми. входами соответствующихэлементов ИЛИ первой группы, выходывторой группы второго входного.коммутатора соединены с первыми входамисоответствующих элементов ИЛИ второйгруппы, вторые входы элементов ИЛИ.второй группы кроме первого, соединены с первыми выходами соответствующих матричных коммутаторов, информационные входы которых соединены стретьими выходами соответствующихвычислительных ячеек первого столбцаматрицы, вторые...
Функциональный преобразователь квадратичной формы
Номер патента: 1136180
Опубликовано: 23.01.1985
Авторы: Зинин, Красновид, Федосеев
МПК: G06F 17/10
Метки: квадратичной, формы, функциональный
...вход (2+2)-го регистра соединен с выхо- файф дом первого умножителя, тактовыеЗевай входы с первого по (4+2)-й регистры ф 4 объединены и являются тактовым вхо- фф дом преобразователя. ав 4Составитель А. ЗориТехред 3. Палий,Редак Патруше Корректор М. Леонтюк аказ 0287/3 Тираж 710 ВНИИПИ Государственн по делам изобретен 13035, Москва, ЖПодписноео комитета СССРи открытийРаушская наб., д. 4. Ужгоро ал ППП "Патент" роектная,з 1 числять квадратичную форму в сколь-зящем окне при симметричной сдвнговой матрице.Устройство работает следующим образом.В регистрах 1; -1 хранятся отсчеты входной выборки у-у 1, В момент поступления нового отсчета происходит сдвив из одного регистра в другой на один отсчет, а новый отсчет записывается в регистр 1...
Устройство для перебора сочетаний
Номер патента: 1140127
Опубликовано: 15.02.1985
Автор: Лукоянов
МПК: G06F 17/10
...подключен к нулевому входу (тп)-го разряда регистра 111.Однако данное устройство позволяет перебирать сочетания из щ по и, только для Фиксированных значений щ. Если же возникает необходимость изменять число щ, то следует либо увеличить число триггеров и других логических элементов, либо уменьшить их до требуемого числа. Поэтому область использования известного . устройства в объектах вычислительной техники ограничена.Цель изобретения - расширение области применения устройства за счет обеспечения перебора сочетаний из к и п для любых и и 1 ( щ.Поставленная цель достигается тем, что устройство для перебора сочетаний содержтлт группу элементов запрета и элемент ИЛИ, причем 1-й вход задания количества элементов подключен к третьему входу...
Устройство для анализа характеристик спектра
Номер патента: 1142844
Опубликовано: 28.02.1985
Авторы: Зинин, Красновид, Федосеев
МПК: G06F 17/10
Метки: анализа, спектра, характеристик
...-ется четвертым выходом блока,информа -ционный выход первого счетчика являет, ся первым выходом блока и подключен ковторому входу первого дешифратора,выход которого является пятым выходом блока. 3входного сигнала оценка дисперсииполучается с большой погрешностью.Цель изобретения - увеличение точности вычисления оценок дисперсиипри малом количестве выборок,Поставленная цель достигается те:,что в устройство для анализа характеристик спектра, содержащее первыйнакапливающий сумматор, блок памяти,1 О информационный выход которого соединен с первым входом первого умножителя, второй вход которого подключен кинформационному выходу первого блокапостоянной памяти, первый квадратор,выходы разрядов которого соединеныс соответствующими...
Специализированный процессор
Номер патента: 1144117
Опубликовано: 07.03.1985
Авторы: Водяхо, Грушин, Лукоянычев, Плюснин, Пузанков, Смолов, Шаляпин
МПК: G06F 17/10, G06F 7/544
Метки: процессор, специализированный
...разряда регистра подключен к второмууправляющему входу первого коммутатора блока управления и счетномувходу второго счетчика, вход синхронизации которого является входомзапуска процессора, выход пятогоразряда регистра подключен к вторымвходам четырех сумматоров по модулюдва, выход шестого разряда регистраподключен к второму входу пятогоэлемента И, третий вход которогоподключен к первому информационномувыходу второго коммутатора блокауправленйя, второй информационныйвыход которого подключен к второмувходу четвертого элемента И, выходседьмого разряда регистра подключенк входу дешифратора, выход которогоподключен к первому управляющемувходу второго коммутатора блока управления, третий информационный вьгход которого является выходом...
Анализатор спектра
Номер патента: 1151987
Опубликовано: 23.04.1985
Автор: Белинский
МПК: G01R 23/16, G06F 17/10
Метки: анализатор, спектра
...блока памяти, первым входом второго умножителя, второй вход которого является первым входом опорных сигналов и вторым вхо-дом третьего сумматора, первый вход которого связан с вторйм входом опорньх сигналов и вторым входом первого умножителя, а выход подключен к второму входу третьего умножителя, первый вход связан с выходом третьего вычитателя,а выход - с вторым входом второговычитателя и первым входом второго сумматора, первый и второйвходы которых соответственно связа 5 ны с выходами первого и второгоумножителей, а выходы - с входамитретьего и второго блоков памяти,Схема устройства содержит умножители, затраты времени на вычисления10 в которых даже при специальной конФигурации аппаратуры .их микроэлектронной организации на...
Устройство для деления многочлена на многочлен
Номер патента: 1153330
Опубликовано: 30.04.1985
Авторы: Егоров, Зверев, Хмыров
МПК: G06F 17/10, G06F 7/544
Метки: деления, многочлен, многочлена
...И.Рыбченко Техред С.Йовжий Корректор С.Черни е Е Ч Ш щюЩЖ Заказ 250 б/40 Тираж 710 Подписное ВНИИПИ.Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4 Изобретение относится к технике связи, а именно к технике помехоустойчивого колирования, и может использоваться при построении кодирующих и декодирующих устройств для передачи сообщений с высокой достоверностью в системах доставки и обработки дискретной информации.Цель изобретения - расширение области применения устройства за счет обеспечения возможности деления на многочлен любой степени, не превышающей заданной, без замены элементов устройства,На чертеже изображена...
Устройство для вычисления элементарных функций
Номер патента: 1160429
Опубликовано: 07.06.1985
Авторы: Водяхо, Лукоянычев, Пузанков, Смолов, Шаляпин
МПК: G06F 17/10
Метки: вычисления, функций, элементарных
...сумматора, выход регистра функций соединен с выходомпроцессора 23Недостатком известного процессора является относительно низкая достоверность результатов вычисления, поскольку общий объем оборудования, ,входящего в состав процессора, достигает нескольких тысяч корпусов инте4291160гральных микросхем большой и среднейстепени интеграции. Положение усугубляется тем, что эмиттерно-связаннаялогика, на которой реализуются современные высокопроизводительные ЦВИ, 5обладает низкой помехозащищенностью.Поэтому вероятность сбоя в устройстве, в состав которого входят несколько тысяч микросхем эмиттерно-связанной логики, оказывается достаточно 10высокой. В ряде применений, напримерпри работе вычислительной систеМыв контуре управления, ошибка...
Аппроксимирующий функциональный преобразователь
Номер патента: 1160430
Опубликовано: 07.06.1985
Авторы: Глущенко, Дудыкевич, Маслий, Отенко, Стрилецкий
МПК: G06F 17/10
Метки: аппроксимирующий, функциональный
...вторым входом импульсного вычитателя, выходы импульсно-потенциальных элементов И второй группы соеди.нены с входами второго элемента ИЛИ,выход которого подключен к первому. входу первого импульсного сумматора, выход которого соединен с первым информационным входом первогокоммутатора, выход которого соединен с счетным входом реверсивногосчетчика, разрядные выходы второгосчетчика подключены к импульснымвходам импульсно-потенциальных элементов И третьей группы, выходы которых соединены с входами гретьегоэлемента ИЛИ, дополнительно введены.второй. импульсный сумматор, деши,фратор, блок памяти, второй управляемый делитель частоты, счетчик результата, второй и третий коммутаторы, третий счетчик, счетный вход которого соединен. с первым входом...
Устройство для вычисления многочленов
Номер патента: 1160431
Опубликовано: 07.06.1985
Авторы: Вариченко, Горошков, Жабин, Корнейчук, Макаров, Раков, Тарасенко, Томин
МПК: G06F 17/10
Метки: вычисления, многочленов
...- расширение Функциональных воэможностей путем Выход суммирующего блока 6 соединенс выходом устройства 7 и с информационным входом (в+1)-го регистра 4коэффициента, управляющий вход кото"рого подключен к первому управляющемувходу устройства 8. Выход (в+1)-горегистра 4 коэффициента подключенк (в+1)-му входу суммирующего блота 6. Управляющий вход входногорегистра 1 соединен с вторым управляющим входом устройства 9 Первый,второй, , о-й регистры 4 коэффициентов входят в состав блока 10коэффициентов,В первом блоке 2 постояннойпамяти записана таблица функции(х +х+х+,х ). Во втором блоке 2 постоянной памяти записана таблица для возведения чисел в квадрат, в третьем блоке 2 постоянной памяти записана таблица для возведения чисел в...
Устройство для вычисления элементарных функций
Номер патента: 1160454
Опубликовано: 07.06.1985
Авторы: Водяхо, Лукоянычев, Пузанков, Шаляпин
МПК: G06F 17/10
Метки: вычисления, функций, элементарных
...достигается тем, что в устройство для вычисления элементарных функций, содержащее два коммутатора, входной и выходной регистры, матричный умножитель, накапливающий сумматор, сдвигатель мантиссы, счетчик порядка, первый блок памяти и блок управления, содержащий сдвиговый регистр, дешифратор циклов, дешифратор признака, распределитель импульсов и элемент ИЛИ, входы котоФрого соединены с выходом разрядов сдвигового регистра и входом распределителя импульсов, выход которого соединен с. входом дешифратора циклов, выходы с первого по третий которого соединены с управляющими входами соот ветственно накапливающего сумматора, входного регистра и счетчика порядка, выход которого соединен с информационным входом сдвигового регистра и управляющим...
Устройство для оценки мореходных качеств судна
Номер патента: 1160457
Опубликовано: 07.06.1985
Авторы: Васильев, Добровольский, Калашник, Калинин
МПК: G06F 17/10
Метки: качеств, мореходных, оценки, судна
...(СУД). При этом введение откло". иений исполнительных органов в интегральную оценку повышает точность определения последней, так как позволяет учестьсопротивляемость судна качке при работе исполнительных органов (рулей, закрылков) от сигналов управления СУД.45Цель изобретения - повышение точности оценки мореходных качеств судна. Эта цезарь достигается тем, что в устройство для оценки мореходных 50 качеств судна введены последовательно соединенные датчик положения руля, второй усреднитель, инвертор, второй сумматор, блок определения модуля напряжения и масштабирующий усили тель, выход которого подключен к дополнительному входу первого сумматора, а выход датчика положения 7 груля соединен с другим входом второго сумматора.На чертеже...
Преобразователь формы представления логических функций
Номер патента: 1164728
Опубликовано: 30.06.1985
Авторы: Коробков, Ларченко, Фурманов, Холодный
МПК: G06F 17/10
Метки: логических, представления, формы, функций
...триггеров соединены между собой и подключены квходу подачи тактовых импульсов и все триггеры в исходном положении находятся в нулевом состоянии, в каждый тактовый момент времени С формируют на своих выходах потенциалы, соответствующие элементам й-й, строки матри.цы Б (О сй 2 -1).Обозначим состояние 1-го триггера (11 62"- 1) в такте е через 1(С). ТЧ-триггер функционирует в соответствии с уравнением ц(1+1) = =Т(1)Ч91(й), поэтому для нашегослучая имеем Я(+1)=Т(й)Я.,(С) О+ О+ Я 1.Отсюда получаем следующие значения Я(С):О 2 О О О О Таким образом, состояние 1-го триггера в такте й соответствует элементу 8 матрицы 8 . Так как прилюбом С элементы 8 тождественно равны единице, то рассмотренная схема из управляемых счетных триггеров формирует в...
Функциональный преобразователь двух переменных
Номер патента: 1168964
Опубликовано: 23.07.1985
Авторы: Корень, Трахтенберг
МПК: G06F 17/10
Метки: двух, переменных, функциональный
...Р - интерполирующий множи О тель по переменной х;Р - интерполирующий множитель по переменной у;1 1+ ,А,+ ,1.,;. - коды узловых точек аппроксимирующей поверхности.Преобразуем формулу (1( следующимобразом:2;,;=Г (х,у) =Р(1,.,; - 1;,) +Р(1., -1) + Р 2Р( 1+ ,(+1,+) -(1(+ ,- 1)(2) При этом Р (1;.; - 1) =Г(х,у; - функция одной переменной х при у=у; на участкех;+х;. ,Р(1;.,;. - 1,;.) = Г (х,у;.) - функцияодной переменной х при у=у,. на участкех; - х;. ,Р 2 (1 (+ - ) = г (хну) - функция одноипеременной у при х=х; на участке у,:=у+,С учетом этого формула (2( примет вид:Х= Г (х,у) = Г (х,у;) + Г (х;,1) +Формула (3) описывает двойную линейную интерполяцию при которой, во-первых, производится интерполяция между узловыми точками 1;.,;. и 1+, 1;.;...
Вычислительное устройство
Номер патента: 1170461
Опубликовано: 30.07.1985
Авторы: Батршин, Дудыкевич, Пархуць, Стрилецкий
МПК: G06F 17/10
Метки: вычислительное
...1 импульсов суммирует число 2 в накап" ливающем сумматоре 3 с числом 2 в счетчике 11, результат .будет равен 4. Этот же импульс уменьшает на "1" содержимое счетчика 13, т.е. в этом счетчике остается число 1. Четвертый импульс от.генератора 1 суммирует число 4 в накапливающем сумматоре 3 с числом 2 в счетчике 11 и записывает результат равный 6, соответствующий 3. Этот же четвертый импульс вычита" етиз вычитающего счетчика 13 единицу, счетчик 13 обнуляется и импуль" сом с выхода обнуления переписывает число 6 из накапливающего сумматора 3 в счетчик 11, прибавляет единицу в1170461 411 формируется код текущего значения, можно записать Йу=йх дх,(3) Йу с 1 ха-у а здвоичный счетчик 15, после чего в нем будет записано число 3, и через элемент...
Корреляционное устройство для определения периода гармонического сигнала
Номер патента: 1177821
Опубликовано: 07.09.1985
МПК: G06F 17/10, G06F 17/15
Метки: гармонического, корреляционное, периода, сигнала
...3 импульсов, Выход блока 5 умножения соединен с входом накапливающегосумматора 71 выход которого соединен с первым входом блока 8 сравнения, второй вход которого подключенк шине нулевого потещиала, авыход - к входу генератора 4 тактовых импульсов,В качестве коррелятора может быть 50использован прибор Х 4-6 для измерениякорреляционных характеристик,Предлагаемое корреляционноеустройство для определения периода гармонического сигнала определяет период входного периодического сигнала следующии образом,Пусть на входе обнаружителя имеется сигнал у(1)=х(1) + з, где х(с) - .периодический сигнал з (й) - шум,В точках Т = п д(п = 1,2,),где Д 1 - выбранный интервал времени, определяется оценка автокорреляционной функции 1 /и Ь 1.)...
Устройство для решения систем линейных алгебраических уравнений
Номер патента: 1179367
Опубликовано: 15.09.1985
МПК: G06F 17/10, G06F 17/12
Метки: алгебраических, линейных, решения, систем, уравнений
...тактовых импульсов.л ль ь Р 3 11793 и вторую матрицу размером и п групп элементов И соответственно 9 и 10, счетчик 11, шину 12 начальной установкиТак как записываемая в регистры 2 на каждом шаге информация (а именно, разряды неизвестных) имеет знак, а кодирование знаков в двоичной системе счисления осуществляется следующим образом: "-" - 0; "+1 - 1, то 10 отличительной чертой этих регистров от остальных является лишь увеличенная вдвое разрядность.Сумматор 4 конструктивно выполнен по комбинационной схеме и имеет (и+ 1 +1) р-разрядных входов.Вычисление значений корней СЛАУ с необходимой точностью (р разрядов) в устройстве производится до появления сигнала переноса счетчика 11. 2 О Этот сигнал при достижении счетчиком значения р...
Вычислительное устройство для решения целочисленных задач математического программирования
Номер патента: 1180925
Опубликовано: 23.09.1985
Авторы: Веревкин, Маркова, Мишенин
МПК: G06F 17/10, G06F 17/11
Метки: вычислительное, задач, математического, программирования, решения, целочисленных
...15-18 устройства, входы 19 и 20 устройства.30Устройство работает следуюцим образом.В исходном состоянии блоки 7 и 8 памяти Обнулены, на вход 19 подано напряжение, пропорциональное величи не Ь, коэффициенты передачи сумматора 9 установлены пропорционально величинам ь; . Для подготовки устройства к работе на -й счетчик с входа 13 записывается код,равный максимальному количеству отрезковдлины И;, а на счетчик 2 с входа 14 - код, пропорциональный 3 Ьм , после чего с входа 20 на вход записи блоков памяти подается импульс, обеспечиваю щий запись единицы в блоки 7 и 8 па-, мяти, причем в -й блок памяти единица записывается по адресу И, а в блок 8 памяти по адресу, равному з БфМауС. 50мак где д - вес единицы младшего разряда счетчика 2. Таким...
Устройство для воспроизведения функций
Номер патента: 1182539
Опубликовано: 30.09.1985
Автор: Казинов
МПК: G06F 17/10
Метки: воспроизведения, функций
...14 поступаетна управляющие входы регистров 1 и29, первый вход элемента И 20 и третийвход элемента И 23. В регистры 1 и29 заносятся коды текущих значений 20аргумента х и номера 3 воспроизводимой функпии, Код аргумента с выходарегистра 1 поступает на первый (суммирующий) вход блока 9 вычитания.В соответствии с кодом старшихразрядов аргумента и кодом номерафункции, поступающими на адресные входы блока 8 памяти, из блока памяти всчетчик 11 считывается код 1 предварительной установки. Этот код соот ветствует номеру участка аппроксимации, узловое значение абсциссы х"+которого является наибольшим из всехузловых значений абсцисс, для которыхвыполняется неравенство х .( х,11где (х 1 - текущее значение аргумента,в младших разрядах которого...
Цифровой функциональный преобразователь
Номер патента: 1188750
Опубликовано: 30.10.1985
Автор: Анишин
МПК: G06F 17/10
Метки: функциональный, цифровой
...с выходом дешифратора, входы которого соединены с входами контроля нулевого аргумента блока анализа сходимости, первый выход кода операции которого соединен с выходом первого сумматора по модулю два и через второй элемент НЕ с вторым выходом кода операции блока анализа сходи- мости. 2 ка 3 анализа сходности связаны с управляющими входами 24 режима работы сумматоров-вычитателей 1. Выходы 21 первого и второго регистров 2 связаны с входами подсуммирования 25 одноименных сумматоров-вычитателей. Выходы 26 старшего разряда регистров 2 связаны с входами элемента ИЛИ 4. Четыре входа (занесение аргументов) преобразователя связаны с входами занесения 27 сумматоров-вычитателей 1 10 и с входами занесения 28 регистров 2.Блок 5 управления (фиг....