G06F 17/10 — комплексные математические операции

Страница 8

Цифровое вычислительное устройство

Загрузка...

Номер патента: 752345

Опубликовано: 30.07.1980

Авторы: Суровцев, Чернышев, Шаповалов

МПК: G06F 17/10, G06F 19/00

Метки: вычислительное, цифровое

...блока 6 переписывается в 30- 1)-ый регистр, а содержимое первого регистра переписывается в сумматор. Затем по импульсу блока 9 управления происходит пуск арифметического блока 7 на выполнение операции умножения.По окончании выполнения операции умножения (условие Р 1 = 1) к произведению, полученному на сумматоре, прибавляется начальный вклад ГО(х)В результате этого на сумматоре получается значение ненормированной плотности распределения для первой точки разбиения интервала (а, Ь. Содержимое счетчика блока 9 управления уменьшается на 1. Одновре- ф 5 менно содержимое сумматора переписывается в последний регистр запоминающего блока 6. Затем проверяется логическое условиЕ. После вычисления значения ненормированной плотности 50...

Устройство для вычисления линейной функции

Загрузка...

Номер патента: 752346

Опубликовано: 30.07.1980

Авторы: Корнейчук, Косинов, Плехун, Покаржевский, Тарасенко, Щербина

МПК: G06F 17/10

Метки: вычисления, линейной, функции

...счетчика подключен к счетному входу счетчика операнда. На чертеже представлена струк -турная схема устройства. 5 10 15 20 25 ЗО 35 40 Устройство содержит вычитающийЧ-ый счетчик 1 операнда 1, реверсивный р-ый счетчик 2 результата,двоичные счетчики 3 и 4, генератор 5 импульсов, ключ б, регистр 7,триггер 8, декодирующий блок 9,блок 10 задания коэффициентов,элементы 11 и 12 И, группу элементов 13 И и блок 14 управления,управляющий вход 15, выход 16индикации занятой, выход 17 индикации знака.Устройство работает следующимобразом.Исходное состояние устройстваустанавливается по сигналу блока 14управления, сбрасывающему в нольсодержимое счетчиков 1,3 и 4,Затемблок 14 Управления выдает сигнална группу элементов 1 3 И и управляющий вход регистра...

Устройство для выполнения быстрого преобразования фурье

Загрузка...

Номер патента: 752348

Опубликовано: 30.07.1980

Авторы: Альховик, Байков, Долгодров, Кабанов, Петушков

МПК: G06F 17/10, G06F 17/14

Метки: быстрого, выполнения, преобразования, фурье

...слова устройства для выполнения БПф,и состоящий из двух.частей, в дальнейшем именуемыхсчетчиками итераций и шагов итераций.Вычисления в предлагаемом устройстве осуществляются в соответствиис выражениямиЮА = А+ Х В;(1)В =А - ХВ,х: еаза (-ЗютСн; Значения Х, у, 9 фиксируются врегистрах 1, 2 и 3, В блоке 10памяти хранятся константы Ь . Блоки5, б сдвига служат для умноженияна 2При обработке реального массивавхОдных данных может иметь местоследующее соотношение(4)О 3, Я ГНУ15гдеУ(0), Х(0) - знаковые РазРяды регистров .1п - вспомогательная функция;С - 4 о-;К (О о-ЯПоследняя Реализована при помощирегистра сдвига с начальной установкой Н= 2 и текущим содержимым Нфа,1 где 4 - номер итерации. З 0Устройство работает...

Многоканальный знаковый коррелометр

Загрузка...

Номер патента: 752349

Опубликовано: 30.07.1980

Авторы: Буров, Карякин, Якимович

МПК: G06F 17/10

Метки: знаковый, коррелометр, многоканальный

...на первые входы первой (второй) группы элементов 8 (9) равнозначности. Значения О; (Ь; ) поступают также на вторые входы второй (первой) группы элементов 9 (8) равнозначности. В М -ых элементах первой 8, второй 9 и третьей 11 групп элементов равнозначности формируются соответственно суммы О,(О 9 Ь;, д,=(О 1 д" К,:цра 1 гаеф - енек слаженна ао модулю 2. Значение С, поступает на первый управляющий вход с -го счетчика 10, Этот счетчик работает в режиме сложения, если с;г, = 1 и в режиме вычитания, еслибы;=0. Значение суммы Ь; поступает на, второй управлякций вход й -го счетчика. Потенциал, соответствующий единичному значению этой суммы, устанавливает В -ый счетчик в режим счета, а потенциал соответствующий нулевому значению суммы - в...

Устройство для вычисления координат

Загрузка...

Номер патента: 752350

Опубликовано: 30.07.1980

Авторы: Кривего, Маматказин, Мосяков, Узинский, Штейнберг, Шуленин, Яворская

МПК: G06F 17/10

Метки: вычисления, координат

...на прямую П.В соответствии с выражением (1) вычисление величин ОО производится в повернутых координатных осях на угол. Поворот координатных осей на уголв арифметических блоках 1 и 2 устройства производится перемножением координат центра окружности на заданные аргументы угла сС, При этом умножение производится в соответствии с необходиьнм числом анализируемых разрядов множителя.Анализ на состояние разрядов множителя производится в блоках 10 и 18 анализа разрядов множителя. С учетом проанализированных пар разрядов множителя через соответствующие группыэлементов И-ИЛИ 7 и 15, осуществляющих необходимый вид преобразования(прямую передачу, инверсную передачу,правый сдвиг, левый сдвиг), значение множимого подается на соответствующие...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 752351

Опубликовано: 30.07.1980

Авторы: Соломаха, Шевяков

МПК: G06F 17/10

Метки: функциональный, цифровой

...разбиенияВыражения (1) и (2) положены в основу построения преобразователя.Значения аргументов Х и У фиксиру- З 5 ются в соответствующих реверсивных счетчиках 1, 3 и 2, 4.Коды счетччков 3 и 4 интервалов подключены к адресной шине блока памяти, предназначенного для хранения кодов ор динат функции в узлах и определяют адрес ячейки памяти в которой хранится код, соответствующий ординвте ;) . Коды счетчиков 1 и 2 приращений соответствуют величинам (Х-Х,) и (-1)и поступают на ц блок 5 сравнения, выходной сигнал кото- рого 51 аков 3 и 4 интервалов на едиьчу, чтопозволяет выбрать из блока 8 памяти кодординаты1+ и суммировать его воф 1втором полутакте с содержимым накапливающего сумматора 9,Во втором такте содержимое счетчика3 уменьшается...

Многоканальный коррелятор

Загрузка...

Номер патента: 752352

Опубликовано: 30.07.1980

Авторы: Рубинов, Терновский, Цибулин

МПК: G06F 17/10, G06F 17/15

Метки: коррелятор, многоканальный

...входами связан с вертикальными шинами 7. Запоминающие сердечникинаходятся на пересечении шин 5, 6 и 7,Концы шин 5, 6 и 7, не связанные с блоками 2, 3 и 4, объединены и заземлены,причем первая диагональная шина, следующая за главной диагональной шиной, имеющей наибольшее число сердечников, является продолжением первой диагональной,вторая - второй и т.д. Число сердечников,пронизанных диагональными шинами, равночислу выходов коммутатора 2,Многоканальный кольцевой коммутатор2 разводит один из входных сигналов подиагональным шинам 5, Многоканальныйкольцевой коммутатор 3 разводит второйвходной сигнал по горизонтальным шинам6. Блок 4 интеграторов работает такимобразом, что сигналы, связанные с пере 52 ,фмагничиванием сердечников из...

Устройство для адаптивного сглаживания цифровой информации

Загрузка...

Номер патента: 752353

Опубликовано: 30.07.1980

Авторы: Афонин, Кузнецов, Опришко, Рабин, Соколов

МПК: G06F 17/10, G06F 17/17

Метки: адаптивного, информации, сглаживания, цифровой

...поступает сигнал ,с оответствующий коэффициенту сглаживания . На управляющий вход блока 6сглаживания поступает сигнал запуска С(третий вход устройства) через элемент 457 задержки. Информационный выход блока 6 сглаживания соединен с соответствующим входом блока 2 сглаживания свыходов которого снимается сигнал сглаженйого значения (первый выход устройства) у; и сигнал окончания работы С(второй выход устройства), Управляющийвыход блока 6 сглаживания соединен ссоответствующими входами блока 2 сглаживания и триггера 3. 55 Триггер 3 предназначен для хранения знака предыдущей разницы, т.е. б. Элеменгом 4 экв;валентности производится Устройство адаптивного сглаживания цифровой информации работает следующим образом.На выходе триггера...

Устройство для вычисления экспоненциальной и логарифмической функций

Загрузка...

Номер патента: 763903

Опубликовано: 15.09.1980

Авторы: Боюн, Козлов

МПК: G06F 17/10

Метки: вычисления, логарифмической, функций, экспоненциальной

...а выход - со вторым входом сумматора, выход элемента задержки соединен .со входом счетчика и третьим входом сумматора.Схема предлагаемого устройства представлена на чертеже и содержит двоичный счетчик 1, сумматор 2, пе,Р,ф":.63фф е ресчетный узел 3, группу элементов И 4 элемент задержки 5.Вход б устройства соединен с управляющим входом группы элементов И 4, входом пересчетного узла 3 и входом элемента задержки 5. Выходы двоичного. счетчика 1 соединены с информационными входами группы эле.ментов И 4, выходы которых соединены с первыми входами сумматора 2, второй вход которого подключен к выходу пересчетного узла 3. Выход элемента задержки 5 соединен со входом двоичного счетчика 1 и третьим входом сумматора 2.Начальное состояние...

Цифровой коррелометр

Загрузка...

Номер патента: 765810

Опубликовано: 23.09.1980

Авторы: Брайнина, Штанов

МПК: G06F 17/10

Метки: коррелометр, цифровой

...линии задержки 17 начинается Формирование последовательносменяющихся двоичных комбинаций адресов, которые поступают параллельно на адресные входы всех и оперативных запоминающих элементов 18 блока 2 оперативной памяти.С помощью блока согласования 8 исследуемый случайный;процесс Х(с), подвергается знаковому преобразованию, Делитель частоты 7 осуществляет деление по частоте поступающего на вход импульсного случайного процесса У(с) враей=1,2,3 и, Диаграммы напряжений на выходе делителя частоты 7 изображены на Фиг.2. Импульсные случайные процессы У(с) поступают одновременно на информационные входы соответствующего оперативного запоминающего элемента в составе блока 2 оперативной памяти, После эа олнения линии задержки 17 блока 10 пуска...

Число-импульсный функциональный преобразователь

Загрузка...

Номер патента: 767770

Опубликовано: 30.09.1980

Автор: Шевяков

МПК: G06F 17/10

Метки: функциональный, число-импульсный

...величину производной функ. ции. Рассмо"зим работу устройства в двух режимах, вжор которых определяется состоянием Р дополнительного разряда выходного кода блока 2 памяти.Выражения (1) и (2) реализуются с помощью блока 1 умножения, который может быть построен либо на основе двоичного умножителя, либо на основе накапго ливающего сумматора. На один вход блока 1 подается параллельный код Й 1, на второй - число импульсов, равное И, При этом величина У связана с И нМ соотношением М,;и2 аааа"1 (3) Следует заметить, что, Ц представляет собой двоичный код числа, которое может принимать значения от О до 2 и - 1. 30 Поэтому Х в результате всегда меньше И:Предположим, что Р"- О, В этом случае Р,; разрешает прохождение импульсов приращения ЬХ через...

Синтезатор функций

Загрузка...

Номер патента: 767771

Опубликовано: 30.09.1980

Авторы: Зинкович, Кенеман, Мартынов

МПК: G06F 17/10

Метки: синтезатор, функций

...- начальное значение 71 41 разности (И)-го порядка и так до-го сумматора 6, на ыходе которогоустаналивается начальное значение самого сигнала,С приходом каждого последующего импульса синхронизации с выхода генератора 9 импульсов на вход синхронизациирегистров 1 и 2 иэ регистра 1 памятимантисс последовательно переписываютсяна вход младшего разряда первого накапливающего сумматора 3 значения мантиссразностей И -го порядка, а значениязнаков разностей И -го порядка изрегистра 2 памяти знаков последовательнопереписываются на соединенные параллельно входы последующих разрядов этого сумматора. Таким образом, на выходепервого накапливающего сумматора 3 сприходом на вход синхронизации этогосумматора каждого импульса с выходагенератора 9...

Устройство для спектрального анализа

Загрузка...

Номер патента: 767774

Опубликовано: 30.09.1980

Авторы: Маслакова, Орлов, Шмерко

МПК: G06F 17/10

Метки: анализа, спектрального

...дешиф.ратором 2 кода, Количество различных кодовна выходе дешифратора 2 равно ти; Причем все коды отличаются друг от друга толькономером разряда, в котором записана единица.Каждый такой код определяет интервал пере.счета счетчика 3.Связь возможных состояний счетчика 3 иуправляющего кода на входе выражается соот.ношением=2 Ые-),6=4,аи И", 1 Ы. (4где )- функционально связанная и опре.деляемая параметром 7 последовательностьсостояний счетчика 3;- . номер разрядадвоичного управляющего кода, в котором записана единица 7 С1, д, ", ги-Таким образом, каждому номеэу циклаработы устройства (а на выходе дешифратора 2 формируется фактически код номера цик.ла в преобразованном виде) соответствует пе.ременное количество тактов, номера...

Вычислительный узел цифровой моделисетки для решения дифференциальных уравнений в частотных производных

Загрузка...

Номер патента: 769547

Опубликовано: 07.10.1980

Авторы: Башков, Боюн, Козлов, Ладыженский, Юрага

МПК: G06F 17/10, G06F 17/13

Метки: вычислительный, дифференциальных, моделисетки, производных, решения, узел, уравнений, цифровой, частотных

...но(мер строк(и и столбца в 20 сеточной области; 0(,) (,) - искомое решение задачи в узлах сетяи;где Устройство работает следующим образом. Зате(м в вычислительном узле реализу ется формула (2). В течение п тактов .работы устройства на сумматоре 1 осуществля ется суммирование последовательных кодов соответствующих слагаемых формулы (2), поступающих с выхода репистра 2. через 60 В исходном состоян(ни в регистре 2 находится (1,(,",+",. Далее реализуется формула З 1 (1). В течение п тактов,на сумматоре осуществляется суммьро(вание последовательиого кода (1,(,";+ поступающего с выхода регистра 2 через элемент И 4, и последова(й и (д ц , и 35 тельных кодов 0 0;(, О ;.поступающих с соседних выч(ислнтельных узлов сепки и блока правых частей....

Функциональный преобразователь

Загрузка...

Номер патента: 769548

Опубликовано: 07.10.1980

Авторы: Буров, Куля, Кутас, Смирнов

МПК: G06F 17/10

Метки: функциональный

...значений первых разностей продвигается:в ревистр б, образуя величину Л. Кодовые,комбинации с выходов репистров 5 и б подаются,на входы сумматора 7;и блока 8, на выходах ко торых образуются величины (Л+Л 1 г) и (Л 1 - Л 1) соответственно. В силу того, что по гмере удаления от интерполяционного узла в точке 11,к узлу в точке 1, увеличение .К производится постепенно, процедура ум ножения значения (Л - Л) на К может быть организована на сумматоре 9, на вход которого подаются кодовые комбинации с выхода блока 8. Умножение на 2 первого слагаемого:в выражении для,интерполя ционлого мноточлена сводится,к сдвигу на т разрядов влево. Оба слагаемых подаются на входы сумматора 10, на выходе которого образуется величина г 2"(Л 11+ +ЛЙ) +К(Л 11 - Л...

Цифровое устройство для воспроизведения кусочно-линейных функций

Загрузка...

Номер патента: 771671

Опубликовано: 15.10.1980

Авторы: Селезнев, Толокновский, Штейнберг

МПК: G06F 17/10, G06F 7/38

Метки: воспроизведения, кусочно-линейных, функций, цифровое

...прирашений аргумента, выходы счетчика числа участков аппроксимации подключены ко входам дешифратора, вы.ходы которого подключены ко входам шифра.тора, выходы которого соединены со вторымивходами элементов И первой группы, выходрегистра подключен ко входу счетчика прира.щений функции, выход которого подключенк управляющим входам элементов И третьейгруппы, выходы которых соединены со вторымвходом сумматора,На фиг, 1 прелставлена блок. схема предложенного устройства; на фи. 2 и 3 - графикифункций у = рх 5 1 О 1 20 25 ЗО 35 4Устройство содержит генератор 1 импульсов,ключевую схему 2, разрешающий вход 3 устройства, целитель 4 аргумента, счетчик 5 аргумен.та, элемент ИЛИ 6, счетчик 7 функции, выход8 устройства, регистр 9 приращений...

Устройство для вычисления логарифмических функций

Загрузка...

Номер патента: 771672

Опубликовано: 15.10.1980

Авторы: Толокновский, Штейнберг

МПК: G06F 17/10

Метки: вычисления, логарифмических, функций

...состоят из счетчика 15, дешифратора 16, элемента ИЛИ 17,Предложенное устройство работает следующим 45образом.Коэффициент пересчета счетчика 3 аргументаустанавливается равным заданному значению аргумента, в регистр 5 сдвига записывается единица, а триггер 13 устанавливается в состояние,при котором сумматор 14 импульсов фиксиру.ется в режиме сложения. На управляющих вхо.дах двоичного умножителя 9 устанавливаетсяткод первого углового коэффициента корректи.рующей функцииПри подаче сигнала пуска на ключ 2 он от.пирается и счетные импульсы с выхода генера.тора 1 поступают на вход двоичных умножите.лей 4, 6 и 9, Устройство обрабатывает аппроксимирующую функцию на первомучастке. Приотработке каждого участка коррекции на входсчетчика 10...

Устройство для классификации сигналов

Загрузка...

Номер патента: 771673

Опубликовано: 15.10.1980

Автор: Салтыковский

МПК: G06F 17/10

Метки: классификации, сигналов

...подключеннь 1 м к выходу устройства,На чертеже представлена блок-схема устрой.ства,Устройство Вклюцает блок сравненияпервые (Весовые 1 сумматоры 2, Выцэтслительные блоки 3. содержащие делители 4 ивычнтателп 5, селекторы б. Вырабатыва 1 ощнестробы определенной длительности, элемент за.держки 7 и второй сумматор 8.Устройство работает следутоцв 1 м образом,Смесь сигнала с шумом через элемент задержки 7 поступает на Входы первых сумма.торов 2, на выходе каждого иэ которых формируется суммарный сигнал, поступающий ввычислительный блок 3,НИИ Подписно Заказ 6699/61 Тираж 7 Филиал ППП "Патент", г. Ужгород, ул, Проектная, 4 3В вычислительном блоке 3 полученные сиг.палы делятся на заданную норму, определяемуювыходным сигналом со второго сумматора...

Детерминированно-вероятностный спектрокоррелометр

Загрузка...

Номер патента: 773625

Опубликовано: 23.10.1980

Авторы: Корчагин, Кравцов, Лакийчук, Садомов, Хохлов

МПК: G06F 17/10

Метки: детерминированно-вероятностный, спектрокоррелометр

...гармонических Функций 12 на регистр числа 5 заносится соответствующее значение косинуса и через него подается на вход блока сравнения 6, где сравнивае."ся с числом из генератора псевдослучайных чисел 8 и в виде случайной последовательности "1" и "О" поступают в блок синхронизации 4. Производится умно 773625жение ординаты случайного процесса на значение косинуса. При этом в блоке синхронизации анализируется последовательность "1" и "0", поступающая из блока сравнения б. При наличии "1" значение ординаты случайного5 ,процесса на сумматоре 11 складыва" ется с соответствующей оценкой ранее накопленной суммы А=;соМПри наличии "0" операция суммирования не производится. Процесс детерминированно-вероятностного умножения может повторяться в...

Устройство для вычисления функций

Загрузка...

Номер патента: 773626

Опубликовано: 23.10.1980

Автор: Изнюк

МПК: G06F 17/10

Метки: вычисления, функций

...блока6 постоянной памяти на один разрядвлево. На второй вход блока 8 вычисления приращения функции поступаетзначение (-Хаев Х) , полученноепутем сдвига на один разряд влево значения, полученного на выходе второгоблока 5 постоянной памяти. На выходеблока 8 вычисления приращения функцииобразуется значение -тт- в- , катод хХЕу Орое поступает на третий вход блока11 сумиронания.При вычислении функции вида сс" напервый вход блока 8 вычисления приращения функции поступает значениеИЮ 0 ЬХ + РоЬз 4 полученное путемсдвига значения, выбранного из третьего блока б постоянной памяти на одинразряд влево. На второй вход блокавычисления приращения функции поступает значение Х Юоа с выхода второго блока 5 постоянной птмяти. Навыходе блока 8...

Цифровой вычислитель функций синуса и косинуса

Загрузка...

Номер патента: 781817

Опубликовано: 23.11.1980

Авторы: Волкова, Киселев, Немькин

МПК: G06F 17/10, G06F 7/548

Метки: вычислитель, косинуса, синуса, функций, цифровой

...соответственно приращение косинуса и приращение синуса. Приращение синусас выхода сумматора 13 поступает на суммирующий вход регистра 8, а приращение косинуса с выхода сумматора 12 - на суммирую.щий вход регистра 9. Приращение функций насуммирующие входы регистров 8 и 9 поступают в виде наличия или отсутствия импульсас весом 2а содержимое этих регистров ме Эняется только после момента окончания импульсов на их суммирующих входах, На выходах регистра 8 вырабатывается 10-ти разряд.ный код 1 б 1 т 1 А 1, а на выходах регистра9 - 10-ти разрядный кодС бЬ А 1;,20Из описания работы вычислителя следует,что при поступлении на его вход импульса ар.гумента каждый цикл интегрирования содержитодин или два равноценных такта...

Устройство для вычисления синуса и косинуса

Загрузка...

Номер патента: 781818

Опубликовано: 23.11.1980

Автор: Грейз

МПК: G06F 17/10, G06F 7/548

Метки: вычисления, косинуса, синуса

...дели теля 2 пропорционально квадрату приращения" аргумента,а количество импульсовна выходе делителя 2 пропорционально приращению аргу. мента. Например, если ЬХ = 2, то(,д,х):4, при этом К= 2, Импульсы с выхода дели- зо теля 2 поступают на суммирующий вход счетчика 3 и на вычитающий вход счетчика 4. Так как количество этих импульсов пропор - ционально числу приращений аргумента, то всчетчике аргумента 3 синусакод пропорциона- з 5лен эначеййй х, а в счетчике аргумента 4 косинуса код пропорционален значению (- к ).На вход счетчика 5, как указывалось выше,йа-каждое приращение ь Х поступает коли О чество импульсов, равное (й зс ). Количество2. ймпульсов на выходе" двоичного умножителя10 равно- количество импульсов двоичного фМФ умножителя...

Генератор функций уолша

Загрузка...

Номер патента: 781819

Опубликовано: 23.11.1980

Авторы: Докучаев, Зенцов, Ржеуцкая, Свиньин

МПК: G06F 17/10, G06F 17/14

Метки: генератор, уолша, функций

...с, начиная с 4 = О. Каждое значение Я, (К) вычисля. ется за 1+1 тактов работы гейератора. После окончания вычисления одного значения функции на регистре 1 сохраняется код номера этой функции, а на регистре 2 - код аргумента. Знак вычисленной функции снимается с выхода 12 триггера 5, причем нулевому состоянию триггера соответствует знак "+, а единичному состоянию - знак "- . Модуль вычисленного значения функции снимается с параллельных выходов 13 преобразователя 4, После этого содержимое регистра 1 номера функции увели. чивается на единицу и повторяется процедура вычисления значения функции Й 1,1,Х) для следующего номера и т.д. В исходном состоянии на регистре 1 уста. новлен код номера функции, на регистре 2 установлен код...

Коррелятор

Загрузка...

Номер патента: 781820

Опубликовано: 23.11.1980

Авторы: Голубев, Скворцов

МПК: G06F 17/10

Метки: коррелятор

...5 синхронизации, разрядные входы которого соединены свыходом блока 9 определения периода, вход20которого соединен со вторым входом 15 устройства, импульсный выход блока 5 синхронизации соединен со входами синхронизации первого 1 и второго 2 блоков согласования, выходы которых соединены соответственно с25первым и вторым входами коммутатора 125остальные информационные входы которогосоединены с выходами блока 3 задержки, входсийхронизации и выход коммутатора 12 соединены соответственно с кодовым выходом бло 30ка 5 синхронизации и вторым входом блока 4умножения суммирования. Блок 3 задержкисодержит группы регистров 16 сдвига, входпервой иэ которых соединен со входом блока3, вход синхронизации которого соединен стактовыми входами групп...

Многоканальный цифровой фильтр

Загрузка...

Номер патента: 781821

Опубликовано: 23.11.1980

Авторы: Брунченко, Бутыльский, Гольденберг, Сотников

МПК: G06F 17/10, H03H 17/00

Метки: многоканальный, фильтр, цифровой

...чисел; каждое из которых представлено двумя соседними разрядами, Такойсумматор имеет 10 входов и два выхода. Бло.ки 2 - 6 умножения являются устройствамипоследовательно-параллельного типа (отсчетысигналов подаются в последовательном коде,а коэффициенты фильтра - в параллельном).4 Такие устройства могут осуществлять умноже.ние двух соседних разрядов последовательногокода за один такт. Регистры 7 в 19 и 7 - 191являются последовательными регистрами и содержат по Р/2 разрядов, причем в регистрах4осуществляется параллельный ввод сигналов,С помощью отмеченных регистров сигнал, представленный параллельным кодом на выходахблоков 2 - 6 умножения, преобразуется в после.довательный код, необходимый для работы сум.50матора 1. Предлагаемая...

Функциональный преобразователь

Загрузка...

Номер патента: 781822

Опубликовано: 23.11.1980

Авторы: Вангельева, Губка, Дергачев, Лысенко, Попов

МПК: G06F 17/10

Метки: функциональный

...триггеры, где производится его суммирование по модулю 2 с результатом предыдущего суммиронания (н исходном состоянии содержимое триггеров 000), По окончании 2 й тактов на выходах триггеров получается результат преобразовании.И таблице приведен пример для п = 3 преобразование функции Р =- = хххзух ххх,хх (сигнал Исходная функция 00110010(Гакт, Н Выход двоичного счетчика ВыходмультиплеКсора(4) Выход преобразователя кодов Вход счетных триггеров блока формирования:.( 2) 1111111 00000000 000 00000000 001 0101010 00000000 00000000 010 0011001 00110011 00110011 0001000 0000111 011 100 00100010 00000000 0 00000000 0000010 00100011 00000011 00100001 0000001 0000000 110 1. Функциональный преобразователь,содержащий счетчик, о т л и.ч а ющ и...

Многоканальный цифровой фильтр

Загрузка...

Номер патента: 783796

Опубликовано: 30.11.1980

Авторы: Брунченко, Бутыльский, Гольденберг, Сотников

МПК: G06F 17/10, H03H 17/00

Метки: многоканальный, фильтр, цифровой

...совокупность отсчетов первого х и второго х каналов для различных промежутков времени(тактов), чередующихсяпоследовательно: хп(1), хн(1+1),х+(1+2), хп, (1+3), хо+ (1+4),.,783796 Формула изобретения где индексы соответствуют номеру отсчета. Для указанной схемы сумматори устройства умножения не вносят задержки н прохождение гналов, агруппырегистров вносят задержку нацелое число тактов, Различиехарактеристик каналов обеспечивается различными коэффициентамипередаточных Функций, пере пючениекоторых осуществляется коммутаторами 14-18. Длина групп регистров иФункции переключения коммутатороввыбираются таким образом, чтобы навход сумматора поступали бы соответствующие преобразонанные отсчеты одного из каналов. Тогда регистры 7,8, 12 и 13...

Цифровой коррелометр

Загрузка...

Номер патента: 783797

Опубликовано: 30.11.1980

Авторы: Андреев, Демченко

МПК: G06F 17/10

Метки: коррелометр, цифровой

...от третьей группы разрядов 17 счетчика инвертируются и вы О даются на выход схемы занесения, При сравнении кодов выдается сигнал сравнения и запрет выдачи инверсных кодов.Выбор АЦП производится по командам, поступающим от выходов элементов И 10, 11. Разрешающие потенциалы прохождения сигналов выбора АЦП на элементы И 10, 11 поступают от первого 12 и второго 13 триггеров разрешения запуска АЦП. На второй вход первого ЗО элемента И 10 и на счетный вход первой группы разрядов 15 счетчика 14 подаются тактовые сигналы с периодом Ь 1 . На второй вход второго элемента И 11 поступают тактовые сигналы с пересчетом на С, т.е. через каждые с тактов на выходе будут появляться сигналы Л. Начало выбора АЦП определяется командой у "0", которая...

Устройство для вычисления логарифма

Загрузка...

Номер патента: 783798

Опубликовано: 30.11.1980

Автор: Маханов

МПК: G06F 17/10

Метки: вычисления, логарифма

...соответствии с выражением (3).Рассмотрим выполнение первого этаа вычисления логарифма в устройствев соответствии с уравнением (5). Накаждой -й итерации производятся следующие действия,На управляющие входы блока 4 сдвига подается значение циФР )Ь и 5;и)Ои со своими знаками соответственно с выходов -го и ( + 1)-го регистров 9-12 для.определения значения К, - 1 + 2На информационные входы блока 4 сдвига подается разрядные цифры преобразуемого аргумента со знаками с выходов -го, , + 1)-го, , п-го регистров 9-12. Так как в процессе выполнения предыдущих итераций разрядные цифры с 1-го по ( - 1)-й раэряд в соответствии с алгоритмом приняли нулевое значение, то их значения на входах сдвига не подаются на -й итерации.В блоке 4 сдвига...

Коррелометр

Загрузка...

Номер патента: 783799

Опубликовано: 30.11.1980

Авторы: Динкевич, Кузьмин, Маслов

МПК: G06F 17/10

Метки: коррелометр

...усреднения Й 4. Тактовые импульсы заполнения счетчика 12, Формируемые на третьем выходе генератора 11, сдвинуты относительно импульсов второго выхода генератора 11 на время, необходимое усредняющему блоку 6 для суммирования очередного элементарного произведения с уже на- о копленным результатом. Таким образом сигнаЛ с выхода Формирователя 13, возникающий синхронно с импульсами, поступающими с третьего выхода генера- . тора 11, открывает элемент И 7, когда результаты усреднения в блоках 6 уже сформированы. При этом результаты ус-. реднения, записываются в блоки 8 памяти, а блоки усреднения обнуляются с задержкой, определяемой элементом 19 задержки. Таким образом, к моменту по-О отупления (Я + 1)-го импульса от генератора 11 первая...